blob: 9b2babf7b9e22bc1f6361e2fb590e9abc483379d [file] [log] [blame]
Bill XIEc756be22023-03-16 16:37:22 +08001/* SPDX-License-Identifier: GPL-2.0-only */
2
3#include <southbridge/intel/common/gpio.h>
4
5static const struct pch_gpio_set1 pch_gpio_set1_mode = {
6 .gpio0 = GPIO_MODE_GPIO,
7 .gpio1 = GPIO_MODE_GPIO,
8 .gpio2 = GPIO_MODE_GPIO,
9 .gpio3 = GPIO_MODE_GPIO,
10 .gpio4 = GPIO_MODE_GPIO,
11 .gpio5 = GPIO_MODE_NATIVE,
12 .gpio6 = GPIO_MODE_GPIO,
13 .gpio7 = GPIO_MODE_GPIO,
14 .gpio8 = GPIO_MODE_GPIO,
15 .gpio9 = GPIO_MODE_NATIVE,
16 .gpio10 = GPIO_MODE_GPIO,
17 .gpio11 = GPIO_MODE_GPIO,
18 .gpio12 = GPIO_MODE_NATIVE,
19 .gpio13 = GPIO_MODE_GPIO,
20 .gpio14 = GPIO_MODE_GPIO,
21 .gpio15 = GPIO_MODE_GPIO,
22 .gpio16 = GPIO_MODE_GPIO,
23 .gpio17 = GPIO_MODE_GPIO,
24 .gpio18 = GPIO_MODE_GPIO,
25 .gpio19 = GPIO_MODE_NATIVE,
26 .gpio20 = GPIO_MODE_NATIVE,
27 .gpio21 = GPIO_MODE_GPIO,
28 .gpio22 = GPIO_MODE_GPIO,
29 .gpio23 = GPIO_MODE_GPIO,
30 .gpio24 = GPIO_MODE_GPIO,
31 .gpio25 = GPIO_MODE_NATIVE,
32 .gpio26 = GPIO_MODE_NATIVE,
33 .gpio27 = GPIO_MODE_GPIO,
34 .gpio28 = GPIO_MODE_GPIO,
35 .gpio29 = GPIO_MODE_GPIO,
36 .gpio30 = GPIO_MODE_NATIVE,
37 .gpio31 = GPIO_MODE_NATIVE,
38};
39
40static const struct pch_gpio_set1 pch_gpio_set1_direction = {
41 .gpio0 = GPIO_DIR_OUTPUT,
42 .gpio1 = GPIO_DIR_INPUT,
43 .gpio2 = GPIO_DIR_OUTPUT,
44 .gpio3 = GPIO_DIR_INPUT,
45 .gpio4 = GPIO_DIR_INPUT,
46 .gpio6 = GPIO_DIR_INPUT,
47 .gpio7 = GPIO_DIR_INPUT,
48 .gpio8 = GPIO_DIR_INPUT,
49 .gpio10 = GPIO_DIR_INPUT,
50 .gpio11 = GPIO_DIR_OUTPUT,
51 .gpio13 = GPIO_DIR_INPUT,
52 .gpio14 = GPIO_DIR_INPUT,
53 .gpio15 = GPIO_DIR_INPUT,
54 .gpio16 = GPIO_DIR_INPUT,
55 .gpio17 = GPIO_DIR_OUTPUT,
56 .gpio18 = GPIO_DIR_INPUT,
57 .gpio21 = GPIO_DIR_INPUT,
58 .gpio22 = GPIO_DIR_OUTPUT,
59 .gpio23 = GPIO_DIR_INPUT,
60 .gpio24 = GPIO_DIR_OUTPUT,
61 .gpio27 = GPIO_DIR_OUTPUT,
62 .gpio28 = GPIO_DIR_OUTPUT,
63 .gpio29 = GPIO_DIR_OUTPUT,
64};
65
66static const struct pch_gpio_set1 pch_gpio_set1_level = {
67 .gpio0 = GPIO_LEVEL_LOW,
68 .gpio2 = GPIO_LEVEL_HIGH,
69 .gpio8 = GPIO_LEVEL_LOW,
70 .gpio11 = GPIO_LEVEL_LOW,
71 .gpio17 = GPIO_LEVEL_HIGH,
72 .gpio22 = GPIO_LEVEL_HIGH,
73 .gpio24 = GPIO_LEVEL_LOW,
74 .gpio27 = GPIO_LEVEL_LOW,
75 .gpio28 = GPIO_LEVEL_LOW,
76 .gpio29 = GPIO_LEVEL_HIGH,
77};
78
79static const struct pch_gpio_set1 pch_gpio_set1_reset = {
80 .gpio24 = GPIO_RESET_RSMRST,
81 .gpio30 = GPIO_RESET_RSMRST,
82};
83
84static const struct pch_gpio_set1 pch_gpio_set1_invert = {
85 .gpio1 = GPIO_INVERT,
86 .gpio3 = GPIO_INVERT,
87 .gpio6 = GPIO_INVERT,
88 .gpio7 = GPIO_INVERT,
89 .gpio10 = GPIO_INVERT,
90 .gpio13 = GPIO_INVERT,
91 .gpio14 = GPIO_INVERT,
92};
93
94static const struct pch_gpio_set1 pch_gpio_set1_blink = {
95};
96
97static const struct pch_gpio_set2 pch_gpio_set2_mode = {
98 .gpio32 = GPIO_MODE_NATIVE,
99 .gpio33 = GPIO_MODE_GPIO,
100 .gpio34 = GPIO_MODE_GPIO,
101 .gpio35 = GPIO_MODE_GPIO,
102 .gpio36 = GPIO_MODE_GPIO,
103 .gpio37 = GPIO_MODE_GPIO,
104 .gpio38 = GPIO_MODE_GPIO,
105 .gpio39 = GPIO_MODE_GPIO,
106 .gpio40 = GPIO_MODE_NATIVE,
107 .gpio41 = GPIO_MODE_NATIVE,
108 .gpio42 = GPIO_MODE_NATIVE,
109 .gpio43 = GPIO_MODE_NATIVE,
110 .gpio44 = GPIO_MODE_GPIO,
111 .gpio45 = GPIO_MODE_NATIVE,
112 .gpio46 = GPIO_MODE_GPIO,
113 .gpio47 = GPIO_MODE_NATIVE,
114 .gpio48 = GPIO_MODE_GPIO,
115 .gpio49 = GPIO_MODE_GPIO,
116 .gpio50 = GPIO_MODE_GPIO,
117 .gpio51 = GPIO_MODE_GPIO,
118 .gpio52 = GPIO_MODE_GPIO,
119 .gpio53 = GPIO_MODE_GPIO,
120 .gpio54 = GPIO_MODE_GPIO,
121 .gpio55 = GPIO_MODE_GPIO,
122 .gpio56 = GPIO_MODE_NATIVE,
123 .gpio57 = GPIO_MODE_GPIO,
124 .gpio58 = GPIO_MODE_NATIVE,
125 .gpio59 = GPIO_MODE_NATIVE,
126 .gpio60 = GPIO_MODE_GPIO,
127 .gpio61 = GPIO_MODE_GPIO,
128 .gpio62 = GPIO_MODE_NATIVE,
129 .gpio63 = GPIO_MODE_NATIVE,
130};
131
132static const struct pch_gpio_set2 pch_gpio_set2_direction = {
133 .gpio33 = GPIO_DIR_OUTPUT,
134 .gpio34 = GPIO_DIR_INPUT,
135 .gpio35 = GPIO_DIR_OUTPUT,
136 .gpio36 = GPIO_DIR_OUTPUT,
137 .gpio37 = GPIO_DIR_OUTPUT,
138 .gpio38 = GPIO_DIR_INPUT,
139 .gpio39 = GPIO_DIR_INPUT,
140 .gpio44 = GPIO_DIR_INPUT,
141 .gpio46 = GPIO_DIR_INPUT,
142 .gpio48 = GPIO_DIR_INPUT,
143 .gpio49 = GPIO_DIR_OUTPUT,
144 .gpio50 = GPIO_DIR_INPUT,
145 .gpio51 = GPIO_DIR_INPUT,
146 .gpio52 = GPIO_DIR_INPUT,
147 .gpio53 = GPIO_DIR_OUTPUT,
148 .gpio54 = GPIO_DIR_INPUT,
149 .gpio55 = GPIO_DIR_INPUT,
150 .gpio57 = GPIO_DIR_OUTPUT,
151 .gpio60 = GPIO_DIR_OUTPUT,
152 .gpio61 = GPIO_DIR_OUTPUT,
153};
154
155static const struct pch_gpio_set2 pch_gpio_set2_level = {
156 .gpio33 = GPIO_LEVEL_LOW,
157 .gpio35 = GPIO_LEVEL_LOW,
158 .gpio36 = GPIO_LEVEL_LOW,
159 .gpio37 = GPIO_LEVEL_LOW,
160 .gpio46 = GPIO_LEVEL_LOW,
161 .gpio49 = GPIO_LEVEL_LOW,
162 .gpio53 = GPIO_LEVEL_HIGH,
163 .gpio57 = GPIO_LEVEL_HIGH,
164 .gpio60 = GPIO_LEVEL_HIGH,
165 .gpio61 = GPIO_LEVEL_LOW,
166};
167
168static const struct pch_gpio_set2 pch_gpio_set2_reset = {
169};
170
171static const struct pch_gpio_set3 pch_gpio_set3_mode = {
172 .gpio64 = GPIO_MODE_NATIVE,
173 .gpio65 = GPIO_MODE_NATIVE,
174 .gpio66 = GPIO_MODE_NATIVE,
175 .gpio67 = GPIO_MODE_NATIVE,
176 .gpio68 = GPIO_MODE_GPIO,
177 .gpio69 = GPIO_MODE_GPIO,
178 .gpio70 = GPIO_MODE_GPIO,
179 .gpio71 = GPIO_MODE_GPIO,
180 .gpio72 = GPIO_MODE_GPIO,
181 .gpio73 = GPIO_MODE_GPIO,
182 .gpio74 = GPIO_MODE_GPIO,
183 .gpio75 = GPIO_MODE_NATIVE,
184};
185
186static const struct pch_gpio_set3 pch_gpio_set3_direction = {
187 .gpio68 = GPIO_DIR_OUTPUT,
188 .gpio69 = GPIO_DIR_INPUT,
189 .gpio70 = GPIO_DIR_OUTPUT,
190 .gpio71 = GPIO_DIR_OUTPUT,
191 .gpio72 = GPIO_DIR_OUTPUT,
192 .gpio73 = GPIO_DIR_OUTPUT,
193 .gpio74 = GPIO_DIR_OUTPUT,
194};
195
196static const struct pch_gpio_set3 pch_gpio_set3_level = {
197 .gpio68 = GPIO_LEVEL_HIGH,
198 .gpio70 = GPIO_LEVEL_HIGH,
199 .gpio71 = GPIO_LEVEL_HIGH,
200 .gpio72 = GPIO_LEVEL_LOW,
201 .gpio73 = GPIO_LEVEL_HIGH,
202 .gpio74 = GPIO_LEVEL_HIGH,
203};
204
205static const struct pch_gpio_set3 pch_gpio_set3_reset = {
206};
207
208const struct pch_gpio_map mainboard_gpio_map = {
209 .set1 = {
210 .mode = &pch_gpio_set1_mode,
211 .direction = &pch_gpio_set1_direction,
212 .level = &pch_gpio_set1_level,
213 .blink = &pch_gpio_set1_blink,
214 .invert = &pch_gpio_set1_invert,
215 .reset = &pch_gpio_set1_reset,
216 },
217 .set2 = {
218 .mode = &pch_gpio_set2_mode,
219 .direction = &pch_gpio_set2_direction,
220 .level = &pch_gpio_set2_level,
221 .reset = &pch_gpio_set2_reset,
222 },
223 .set3 = {
224 .mode = &pch_gpio_set3_mode,
225 .direction = &pch_gpio_set3_direction,
226 .level = &pch_gpio_set3_level,
227 .reset = &pch_gpio_set3_reset,
228 },
229};