Patrick Rudolph | aae6e9c | 2016-12-30 17:02:04 +0100 | [diff] [blame^] | 1 | /* |
| 2 | * This file is part of the coreboot project. |
| 3 | * |
| 4 | * Copyright (C) 2008-2009 coresystems GmbH |
| 5 | * Copyright (C) 2016 Patrick Rudolph <siro@das-labor.org> |
| 6 | * |
| 7 | * This program is free software; you can redistribute it and/or |
| 8 | * modify it under the terms of the GNU General Public License as |
| 9 | * published by the Free Software Foundation; version 2 of |
| 10 | * the License. |
| 11 | * |
| 12 | * This program is distributed in the hope that it will be useful, |
| 13 | * but WITHOUT ANY WARRANTY; without even the implied warranty of |
| 14 | * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the |
| 15 | * GNU General Public License for more details. |
| 16 | */ |
| 17 | |
| 18 | #include <southbridge/intel/common/gpio.h> |
| 19 | const struct pch_gpio_set1 pch_gpio_set1_mode = { |
| 20 | .gpio0 = GPIO_MODE_GPIO, |
| 21 | .gpio1 = GPIO_MODE_GPIO, |
| 22 | .gpio2 = GPIO_MODE_GPIO, |
| 23 | .gpio3 = GPIO_MODE_GPIO, |
| 24 | .gpio4 = GPIO_MODE_GPIO, |
| 25 | .gpio5 = GPIO_MODE_GPIO, |
| 26 | .gpio6 = GPIO_MODE_GPIO, |
| 27 | .gpio7 = GPIO_MODE_GPIO, |
| 28 | .gpio8 = GPIO_MODE_GPIO, |
| 29 | .gpio12 = GPIO_MODE_GPIO, |
| 30 | .gpio13 = GPIO_MODE_GPIO, |
| 31 | .gpio15 = GPIO_MODE_GPIO, |
| 32 | .gpio16 = GPIO_MODE_GPIO, |
| 33 | .gpio17 = GPIO_MODE_GPIO, |
| 34 | .gpio19 = GPIO_MODE_GPIO, |
| 35 | .gpio21 = GPIO_MODE_GPIO, |
| 36 | .gpio22 = GPIO_MODE_GPIO, |
| 37 | .gpio23 = GPIO_MODE_GPIO, |
| 38 | .gpio24 = GPIO_MODE_GPIO, |
| 39 | .gpio27 = GPIO_MODE_GPIO, |
| 40 | .gpio28 = GPIO_MODE_GPIO, |
| 41 | .gpio29 = GPIO_MODE_GPIO, |
| 42 | .gpio30 = GPIO_MODE_GPIO, |
| 43 | }; |
| 44 | |
| 45 | const struct pch_gpio_set1 pch_gpio_set1_direction = { |
| 46 | .gpio0 = GPIO_DIR_OUTPUT, |
| 47 | .gpio1 = GPIO_DIR_INPUT, |
| 48 | .gpio2 = GPIO_DIR_OUTPUT, |
| 49 | .gpio3 = GPIO_DIR_INPUT, |
| 50 | .gpio4 = GPIO_DIR_OUTPUT, |
| 51 | .gpio5 = GPIO_DIR_OUTPUT, |
| 52 | .gpio6 = GPIO_DIR_INPUT, |
| 53 | .gpio7 = GPIO_DIR_INPUT, |
| 54 | .gpio8 = GPIO_DIR_OUTPUT, |
| 55 | .gpio12 = GPIO_DIR_OUTPUT, |
| 56 | .gpio13 = GPIO_DIR_OUTPUT, |
| 57 | .gpio15 = GPIO_DIR_OUTPUT, |
| 58 | .gpio16 = GPIO_DIR_INPUT, |
| 59 | .gpio17 = GPIO_DIR_INPUT, |
| 60 | .gpio19 = GPIO_DIR_OUTPUT, |
| 61 | .gpio21 = GPIO_DIR_OUTPUT, |
| 62 | .gpio22 = GPIO_DIR_INPUT, |
| 63 | .gpio23 = GPIO_DIR_OUTPUT, |
| 64 | .gpio24 = GPIO_DIR_OUTPUT, |
| 65 | .gpio27 = GPIO_DIR_OUTPUT, |
| 66 | .gpio28 = GPIO_DIR_OUTPUT, |
| 67 | .gpio29 = GPIO_DIR_OUTPUT, |
| 68 | .gpio30 = GPIO_DIR_OUTPUT, |
| 69 | }; |
| 70 | |
| 71 | const struct pch_gpio_set1 pch_gpio_set1_level = { |
| 72 | .gpio0 = GPIO_LEVEL_HIGH, |
| 73 | .gpio2 = GPIO_LEVEL_HIGH, |
| 74 | .gpio4 = GPIO_LEVEL_HIGH, |
| 75 | .gpio5 = GPIO_LEVEL_HIGH, |
| 76 | .gpio8 = GPIO_LEVEL_LOW, |
| 77 | .gpio12 = GPIO_LEVEL_LOW, |
| 78 | .gpio13 = GPIO_LEVEL_LOW, |
| 79 | .gpio15 = GPIO_LEVEL_LOW, |
| 80 | .gpio19 = GPIO_LEVEL_LOW, |
| 81 | .gpio21 = GPIO_LEVEL_LOW, |
| 82 | .gpio23 = GPIO_LEVEL_LOW, |
| 83 | .gpio24 = GPIO_LEVEL_HIGH, |
| 84 | .gpio27 = GPIO_LEVEL_HIGH, |
| 85 | .gpio28 = GPIO_LEVEL_HIGH, |
| 86 | .gpio29 = GPIO_LEVEL_HIGH, |
| 87 | .gpio30 = GPIO_LEVEL_HIGH, |
| 88 | }; |
| 89 | |
| 90 | const struct pch_gpio_set1 pch_gpio_set1_reset = { |
| 91 | .gpio24 = GPIO_RESET_RSMRST, |
| 92 | .gpio30 = GPIO_RESET_RSMRST, |
| 93 | }; |
| 94 | |
| 95 | const struct pch_gpio_set1 pch_gpio_set1_invert = { |
| 96 | .gpio1 = GPIO_INVERT, |
| 97 | .gpio6 = GPIO_INVERT, |
| 98 | }; |
| 99 | |
| 100 | const struct pch_gpio_set1 pch_gpio_set1_blink = { |
| 101 | }; |
| 102 | |
| 103 | const struct pch_gpio_set2 pch_gpio_set2_mode = { |
| 104 | .gpio33 = GPIO_MODE_GPIO, |
| 105 | .gpio35 = GPIO_MODE_GPIO, |
| 106 | .gpio36 = GPIO_MODE_GPIO, |
| 107 | .gpio37 = GPIO_MODE_GPIO, |
| 108 | .gpio38 = GPIO_MODE_GPIO, |
| 109 | .gpio39 = GPIO_MODE_GPIO, |
| 110 | .gpio40 = GPIO_MODE_GPIO, |
| 111 | .gpio41 = GPIO_MODE_GPIO, |
| 112 | .gpio48 = GPIO_MODE_GPIO, |
| 113 | .gpio49 = GPIO_MODE_GPIO, |
| 114 | .gpio50 = GPIO_MODE_GPIO, |
| 115 | .gpio51 = GPIO_MODE_GPIO, |
| 116 | .gpio52 = GPIO_MODE_GPIO, |
| 117 | .gpio53 = GPIO_MODE_GPIO, |
| 118 | .gpio54 = GPIO_MODE_GPIO, |
| 119 | .gpio55 = GPIO_MODE_GPIO, |
| 120 | .gpio57 = GPIO_MODE_GPIO, |
| 121 | .gpio59 = GPIO_MODE_GPIO, |
| 122 | .gpio60 = GPIO_MODE_GPIO, |
| 123 | .gpio61 = GPIO_MODE_GPIO, |
| 124 | }; |
| 125 | |
| 126 | const struct pch_gpio_set2 pch_gpio_set2_direction = { |
| 127 | .gpio33 = GPIO_DIR_OUTPUT, |
| 128 | .gpio35 = GPIO_DIR_OUTPUT, |
| 129 | .gpio36 = GPIO_DIR_INPUT, |
| 130 | .gpio37 = GPIO_DIR_INPUT, |
| 131 | .gpio38 = GPIO_DIR_INPUT, |
| 132 | .gpio39 = GPIO_DIR_INPUT, |
| 133 | .gpio40 = GPIO_DIR_INPUT, |
| 134 | .gpio41 = GPIO_DIR_INPUT, |
| 135 | .gpio48 = GPIO_DIR_INPUT, |
| 136 | .gpio49 = GPIO_DIR_INPUT, |
| 137 | .gpio50 = GPIO_DIR_OUTPUT, |
| 138 | .gpio51 = GPIO_DIR_OUTPUT, |
| 139 | .gpio52 = GPIO_DIR_OUTPUT, |
| 140 | .gpio53 = GPIO_DIR_OUTPUT, |
| 141 | .gpio54 = GPIO_DIR_OUTPUT, |
| 142 | .gpio55 = GPIO_DIR_OUTPUT, |
| 143 | .gpio57 = GPIO_DIR_INPUT, |
| 144 | .gpio60 = GPIO_DIR_OUTPUT, |
| 145 | .gpio61 = GPIO_DIR_OUTPUT, |
| 146 | }; |
| 147 | |
| 148 | const struct pch_gpio_set2 pch_gpio_set2_level = { |
| 149 | .gpio33 = GPIO_LEVEL_LOW, |
| 150 | .gpio35 = GPIO_LEVEL_HIGH, |
| 151 | .gpio50 = GPIO_LEVEL_HIGH, |
| 152 | .gpio51 = GPIO_LEVEL_HIGH, |
| 153 | .gpio52 = GPIO_LEVEL_HIGH, |
| 154 | .gpio53 = GPIO_LEVEL_HIGH, |
| 155 | .gpio54 = GPIO_LEVEL_LOW, |
| 156 | .gpio55 = GPIO_LEVEL_HIGH, |
| 157 | .gpio57 = GPIO_LEVEL_LOW, |
| 158 | .gpio60 = GPIO_LEVEL_LOW, |
| 159 | .gpio61 = GPIO_LEVEL_LOW, |
| 160 | }; |
| 161 | |
| 162 | const struct pch_gpio_set2 pch_gpio_set2_reset = { |
| 163 | }; |
| 164 | |
| 165 | const struct pch_gpio_set3 pch_gpio_set3_mode = { |
| 166 | .gpio64 = GPIO_MODE_GPIO, |
| 167 | .gpio65 = GPIO_MODE_GPIO, |
| 168 | .gpio66 = GPIO_MODE_GPIO, |
| 169 | .gpio67 = GPIO_MODE_GPIO, |
| 170 | .gpio68 = GPIO_MODE_GPIO, |
| 171 | .gpio69 = GPIO_MODE_GPIO, |
| 172 | .gpio70 = GPIO_MODE_GPIO, |
| 173 | .gpio71 = GPIO_MODE_GPIO, |
| 174 | }; |
| 175 | |
| 176 | const struct pch_gpio_set3 pch_gpio_set3_direction = { |
| 177 | .gpio64 = GPIO_DIR_OUTPUT, |
| 178 | .gpio65 = GPIO_DIR_OUTPUT, |
| 179 | .gpio66 = GPIO_DIR_OUTPUT, |
| 180 | .gpio67 = GPIO_DIR_INPUT, |
| 181 | .gpio68 = GPIO_DIR_INPUT, |
| 182 | .gpio69 = GPIO_DIR_OUTPUT, |
| 183 | .gpio70 = GPIO_DIR_OUTPUT, |
| 184 | .gpio71 = GPIO_DIR_OUTPUT, |
| 185 | }; |
| 186 | |
| 187 | const struct pch_gpio_set3 pch_gpio_set3_level = { |
| 188 | .gpio64 = GPIO_LEVEL_LOW, |
| 189 | .gpio65 = GPIO_LEVEL_LOW, |
| 190 | .gpio66 = GPIO_LEVEL_LOW, |
| 191 | .gpio69 = GPIO_LEVEL_LOW, |
| 192 | .gpio70 = GPIO_LEVEL_HIGH, |
| 193 | .gpio71 = GPIO_LEVEL_LOW, |
| 194 | }; |
| 195 | |
| 196 | const struct pch_gpio_set3 pch_gpio_set3_reset = { |
| 197 | }; |
| 198 | |
| 199 | const struct pch_gpio_map mainboard_gpio_map = { |
| 200 | .set1 = { |
| 201 | .mode = &pch_gpio_set1_mode, |
| 202 | .direction = &pch_gpio_set1_direction, |
| 203 | .level = &pch_gpio_set1_level, |
| 204 | .blink = &pch_gpio_set1_blink, |
| 205 | .invert = &pch_gpio_set1_invert, |
| 206 | .reset = &pch_gpio_set1_reset, |
| 207 | }, |
| 208 | .set2 = { |
| 209 | .mode = &pch_gpio_set2_mode, |
| 210 | .direction = &pch_gpio_set2_direction, |
| 211 | .level = &pch_gpio_set2_level, |
| 212 | .reset = &pch_gpio_set2_reset, |
| 213 | }, |
| 214 | .set3 = { |
| 215 | .mode = &pch_gpio_set3_mode, |
| 216 | .direction = &pch_gpio_set3_direction, |
| 217 | .level = &pch_gpio_set3_level, |
| 218 | .reset = &pch_gpio_set3_reset, |
| 219 | }, |
| 220 | }; |