blob: 39b7effffe058d19036c41f796048d401456125e [file] [log] [blame]
Angel Pons5f1bf2f2020-04-03 01:21:16 +02001/* SPDX-License-Identifier: GPL-2.0-only */
devmaster643f888ef2019-01-09 11:42:32 +05302
3#include <southbridge/intel/common/gpio.h>
4
5static const struct pch_gpio_set1 pch_gpio_set1_mode = {
6 .gpio0 = GPIO_MODE_GPIO,
7 .gpio1 = GPIO_MODE_GPIO,
8 .gpio2 = GPIO_MODE_GPIO,
9 .gpio3 = GPIO_MODE_GPIO,
10 .gpio4 = GPIO_MODE_GPIO,
11 .gpio5 = GPIO_MODE_GPIO,
12 .gpio6 = GPIO_MODE_GPIO,
13 .gpio7 = GPIO_MODE_GPIO,
14 .gpio8 = GPIO_MODE_GPIO,
15 .gpio9 = GPIO_MODE_NATIVE,
16 .gpio10 = GPIO_MODE_GPIO,
17 .gpio11 = GPIO_MODE_GPIO,
18 .gpio12 = GPIO_MODE_GPIO,
19 .gpio13 = GPIO_MODE_GPIO,
20 .gpio14 = GPIO_MODE_GPIO,
21 .gpio15 = GPIO_MODE_GPIO,
22 .gpio16 = GPIO_MODE_GPIO,
23 .gpio17 = GPIO_MODE_GPIO,
24 .gpio18 = GPIO_MODE_NATIVE,
25 .gpio19 = GPIO_MODE_GPIO,
26 .gpio20 = GPIO_MODE_GPIO,
27 .gpio21 = GPIO_MODE_GPIO,
28 .gpio22 = GPIO_MODE_GPIO,
29 .gpio23 = GPIO_MODE_GPIO,
30 .gpio24 = GPIO_MODE_GPIO,
31 .gpio25 = GPIO_MODE_NATIVE,
32 .gpio26 = GPIO_MODE_NATIVE,
33 .gpio27 = GPIO_MODE_GPIO,
34 .gpio28 = GPIO_MODE_GPIO,
35 .gpio29 = GPIO_MODE_GPIO,
36 .gpio30 = GPIO_MODE_GPIO,
37 .gpio31 = GPIO_MODE_GPIO,
38};
39
40static const struct pch_gpio_set1 pch_gpio_set1_direction = {
41 .gpio0 = GPIO_DIR_OUTPUT,
42 .gpio1 = GPIO_DIR_INPUT,
43 .gpio2 = GPIO_DIR_INPUT,
44 .gpio3 = GPIO_DIR_INPUT,
45 .gpio4 = GPIO_DIR_INPUT,
46 .gpio5 = GPIO_DIR_INPUT,
47 .gpio6 = GPIO_DIR_INPUT,
48 .gpio7 = GPIO_DIR_INPUT,
49 .gpio8 = GPIO_DIR_OUTPUT,
50 .gpio10 = GPIO_DIR_INPUT,
51 .gpio11 = GPIO_DIR_INPUT,
52 .gpio12 = GPIO_DIR_OUTPUT,
53 .gpio13 = GPIO_DIR_INPUT,
54 .gpio14 = GPIO_DIR_INPUT,
55 .gpio15 = GPIO_DIR_INPUT,
56 .gpio16 = GPIO_DIR_INPUT,
57 .gpio17 = GPIO_DIR_INPUT,
58 .gpio19 = GPIO_DIR_INPUT,
59 .gpio20 = GPIO_DIR_INPUT,
60 .gpio21 = GPIO_DIR_INPUT,
61 .gpio22 = GPIO_DIR_INPUT,
62 .gpio23 = GPIO_DIR_INPUT,
63 .gpio24 = GPIO_DIR_INPUT,
64 .gpio27 = GPIO_DIR_INPUT,
65 .gpio28 = GPIO_DIR_INPUT,
66 .gpio29 = GPIO_DIR_INPUT,
67 .gpio30 = GPIO_DIR_INPUT,
68 .gpio31 = GPIO_DIR_INPUT,
69};
70
71static const struct pch_gpio_set1 pch_gpio_set1_level = {
72 .gpio0 = GPIO_LEVEL_LOW,
73 .gpio8 = GPIO_LEVEL_HIGH,
74 .gpio12 = GPIO_LEVEL_LOW,
75};
76
77static const struct pch_gpio_set1 pch_gpio_set1_reset = {
78};
79
80static const struct pch_gpio_set1 pch_gpio_set1_invert = {
81 .gpio13 = GPIO_INVERT,
82};
83
84static const struct pch_gpio_set1 pch_gpio_set1_blink = {
85};
86
87static const struct pch_gpio_set2 pch_gpio_set2_mode = {
88 .gpio32 = GPIO_MODE_GPIO,
89 .gpio33 = GPIO_MODE_GPIO,
90 .gpio34 = GPIO_MODE_GPIO,
91 .gpio35 = GPIO_MODE_GPIO,
92 .gpio36 = GPIO_MODE_GPIO,
93 .gpio37 = GPIO_MODE_GPIO,
94 .gpio38 = GPIO_MODE_GPIO,
95 .gpio39 = GPIO_MODE_GPIO,
96 .gpio40 = GPIO_MODE_NATIVE,
97 .gpio41 = GPIO_MODE_GPIO,
98 .gpio42 = GPIO_MODE_GPIO,
99 .gpio43 = GPIO_MODE_GPIO,
100 .gpio44 = GPIO_MODE_GPIO,
101 .gpio45 = GPIO_MODE_GPIO,
102 .gpio46 = GPIO_MODE_GPIO,
103 .gpio47 = GPIO_MODE_NATIVE,
104 .gpio48 = GPIO_MODE_GPIO,
105 .gpio49 = GPIO_MODE_GPIO,
106 .gpio50 = GPIO_MODE_GPIO,
107 .gpio51 = GPIO_MODE_GPIO,
108 .gpio52 = GPIO_MODE_GPIO,
109 .gpio53 = GPIO_MODE_GPIO,
110 .gpio54 = GPIO_MODE_GPIO,
111 .gpio55 = GPIO_MODE_GPIO,
112 .gpio56 = GPIO_MODE_NATIVE,
113 .gpio57 = GPIO_MODE_GPIO,
114 .gpio58 = GPIO_MODE_GPIO,
115 .gpio59 = GPIO_MODE_GPIO,
116 .gpio60 = GPIO_MODE_GPIO,
117 .gpio61 = GPIO_MODE_GPIO,
118 .gpio62 = GPIO_MODE_GPIO,
119 .gpio63 = GPIO_MODE_GPIO,
120};
121
122static const struct pch_gpio_set2 pch_gpio_set2_direction = {
123 .gpio32 = GPIO_DIR_INPUT,
124 .gpio33 = GPIO_DIR_INPUT,
125 .gpio34 = GPIO_DIR_INPUT,
126 .gpio35 = GPIO_DIR_INPUT,
127 .gpio36 = GPIO_DIR_INPUT,
128 .gpio37 = GPIO_DIR_INPUT,
129 .gpio38 = GPIO_DIR_INPUT,
130 .gpio39 = GPIO_DIR_INPUT,
131 .gpio41 = GPIO_DIR_INPUT,
132 .gpio42 = GPIO_DIR_INPUT,
133 .gpio43 = GPIO_DIR_INPUT,
134 .gpio44 = GPIO_DIR_INPUT,
135 .gpio45 = GPIO_DIR_INPUT,
136 .gpio46 = GPIO_DIR_INPUT,
137 .gpio48 = GPIO_DIR_INPUT,
138 .gpio49 = GPIO_DIR_INPUT,
139 .gpio50 = GPIO_DIR_INPUT,
140 .gpio51 = GPIO_DIR_INPUT,
141 .gpio52 = GPIO_DIR_INPUT,
142 .gpio53 = GPIO_DIR_INPUT,
143 .gpio54 = GPIO_DIR_INPUT,
144 .gpio55 = GPIO_DIR_INPUT,
145 .gpio57 = GPIO_DIR_INPUT,
146 .gpio58 = GPIO_DIR_INPUT,
147 .gpio59 = GPIO_DIR_INPUT,
148 .gpio60 = GPIO_DIR_INPUT,
149 .gpio61 = GPIO_DIR_INPUT,
150 .gpio62 = GPIO_DIR_INPUT,
151 .gpio63 = GPIO_DIR_OUTPUT,
152};
153
154static const struct pch_gpio_set2 pch_gpio_set2_level = {
155 .gpio63 = GPIO_LEVEL_HIGH,
156};
157
158static const struct pch_gpio_set2 pch_gpio_set2_reset = {
159 .gpio63 = GPIO_RESET_RSMRST,
160};
161
162static const struct pch_gpio_set3 pch_gpio_set3_mode = {
163 .gpio64 = GPIO_MODE_GPIO,
164 .gpio65 = GPIO_MODE_GPIO,
165 .gpio66 = GPIO_MODE_GPIO,
166 .gpio67 = GPIO_MODE_NATIVE,
167 .gpio68 = GPIO_MODE_GPIO,
168 .gpio69 = GPIO_MODE_GPIO,
169 .gpio70 = GPIO_MODE_GPIO,
170 .gpio71 = GPIO_MODE_GPIO,
171 .gpio72 = GPIO_MODE_GPIO,
172 .gpio73 = GPIO_MODE_NATIVE,
173 .gpio74 = GPIO_MODE_GPIO,
174 .gpio75 = GPIO_MODE_GPIO,
175};
176
177static const struct pch_gpio_set3 pch_gpio_set3_direction = {
178 .gpio64 = GPIO_DIR_INPUT,
179 .gpio65 = GPIO_DIR_INPUT,
180 .gpio66 = GPIO_DIR_INPUT,
181 .gpio68 = GPIO_DIR_INPUT,
182 .gpio69 = GPIO_DIR_INPUT,
183 .gpio70 = GPIO_DIR_INPUT,
184 .gpio71 = GPIO_DIR_INPUT,
185 .gpio72 = GPIO_DIR_INPUT,
186 .gpio74 = GPIO_DIR_INPUT,
187 .gpio75 = GPIO_DIR_INPUT,
188};
189
190static const struct pch_gpio_set3 pch_gpio_set3_level = {
191};
192
193static const struct pch_gpio_set3 pch_gpio_set3_reset = {
194};
195
196const struct pch_gpio_map mainboard_gpio_map = {
197 .set1 = {
198 .mode = &pch_gpio_set1_mode,
199 .direction = &pch_gpio_set1_direction,
200 .level = &pch_gpio_set1_level,
201 .blink = &pch_gpio_set1_blink,
202 .invert = &pch_gpio_set1_invert,
203 .reset = &pch_gpio_set1_reset,
204 },
205 .set2 = {
206 .mode = &pch_gpio_set2_mode,
207 .direction = &pch_gpio_set2_direction,
208 .level = &pch_gpio_set2_level,
209 .reset = &pch_gpio_set2_reset,
210 },
211 .set3 = {
212 .mode = &pch_gpio_set3_mode,
213 .direction = &pch_gpio_set3_direction,
214 .level = &pch_gpio_set3_level,
215 .reset = &pch_gpio_set3_reset,
216 },
217};