blob: 92b1a97d19c27e2a60288c0025f48dff4b93b943 [file] [log] [blame]
Vladimir Serbinenkoe7e95022014-01-12 15:26:15 +01001/*
2 * This file is part of the coreboot project.
3 *
4 * Copyright (C) 2011 The Chromium OS Authors. All rights reserved.
Vladimir Serbinenkob2939f72014-01-22 17:12:35 +01005 * Copyright (C) 2014 Vladimir Serbinenko
Vladimir Serbinenkoe7e95022014-01-12 15:26:15 +01006 *
7 * This program is free software; you can redistribute it and/or modify
8 * it under the terms of the GNU General Public License as published by
9 * the Free Software Foundation; version 2 of the License.
10 *
11 * This program is distributed in the hope that it will be useful,
12 * but WITHOUT ANY WARRANTY; without even the implied warranty of
13 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
14 * GNU General Public License for more details.
Vladimir Serbinenkoe7e95022014-01-12 15:26:15 +010015 */
16
17#ifndef X230_GPIO_H
18#define X230_GPIO_H
19
Patrick Rudolphe8e66f42016-02-06 17:42:42 +010020#include <southbridge/intel/common/gpio.h>
Vladimir Serbinenkoe7e95022014-01-12 15:26:15 +010021
22const struct pch_gpio_set1 pch_gpio_set1_mode = {
23 .gpio0 = GPIO_MODE_GPIO,
24 .gpio1 = GPIO_MODE_GPIO,
25 .gpio2 = GPIO_MODE_GPIO,
26 .gpio3 = GPIO_MODE_GPIO,
27 .gpio4 = GPIO_MODE_GPIO,
28 .gpio5 = GPIO_MODE_GPIO,
29 .gpio6 = GPIO_MODE_GPIO,
30 .gpio7 = GPIO_MODE_GPIO,
31 .gpio8 = GPIO_MODE_GPIO,
32 .gpio9 = GPIO_MODE_NATIVE,
33 .gpio10 = GPIO_MODE_GPIO,
34 .gpio11 = GPIO_MODE_NATIVE,
35 .gpio12 = GPIO_MODE_NATIVE,
36 .gpio13 = GPIO_MODE_GPIO,
37 .gpio14 = GPIO_MODE_NATIVE,
38 .gpio15 = GPIO_MODE_GPIO,
39 .gpio16 = GPIO_MODE_NATIVE,
40 .gpio17 = GPIO_MODE_GPIO,
41 .gpio18 = GPIO_MODE_NATIVE,
42 .gpio19 = GPIO_MODE_NATIVE,
43 .gpio20 = GPIO_MODE_NATIVE,
44 .gpio21 = GPIO_MODE_GPIO,
45 .gpio22 = GPIO_MODE_GPIO,
46 .gpio23 = GPIO_MODE_NATIVE,
47 .gpio24 = GPIO_MODE_GPIO,
48 .gpio25 = GPIO_MODE_NATIVE,
49 .gpio26 = GPIO_MODE_NATIVE,
50 .gpio27 = GPIO_MODE_GPIO,
51 .gpio28 = GPIO_MODE_GPIO,
52 .gpio29 = GPIO_MODE_GPIO,
53 .gpio30 = GPIO_MODE_NATIVE,
54 .gpio31 = GPIO_MODE_NATIVE,
55};
56
57const struct pch_gpio_set1 pch_gpio_set1_direction = {
58 .gpio0 = GPIO_DIR_INPUT,
59 .gpio1 = GPIO_DIR_INPUT,
60 .gpio2 = GPIO_DIR_INPUT,
61 .gpio3 = GPIO_DIR_INPUT,
62 .gpio4 = GPIO_DIR_INPUT,
63 .gpio5 = GPIO_DIR_INPUT,
64 .gpio6 = GPIO_DIR_INPUT,
65 .gpio7 = GPIO_DIR_INPUT,
66 .gpio8 = GPIO_DIR_OUTPUT,
67 .gpio9 = GPIO_DIR_INPUT,
68 .gpio10 = GPIO_DIR_OUTPUT,
69 .gpio11 = GPIO_DIR_INPUT,
70 .gpio12 = GPIO_DIR_OUTPUT,
71 .gpio13 = GPIO_DIR_INPUT,
72 .gpio14 = GPIO_DIR_INPUT,
73 .gpio15 = GPIO_DIR_OUTPUT,
74 .gpio16 = GPIO_DIR_INPUT,
75 .gpio17 = GPIO_DIR_INPUT,
76 .gpio18 = GPIO_DIR_INPUT,
77 .gpio19 = GPIO_DIR_INPUT,
78 .gpio20 = GPIO_DIR_INPUT,
79 .gpio21 = GPIO_DIR_INPUT,
80 .gpio22 = GPIO_DIR_OUTPUT,
81 .gpio23 = GPIO_DIR_INPUT,
82 .gpio24 = GPIO_DIR_OUTPUT,
83 .gpio25 = GPIO_DIR_INPUT,
84 .gpio26 = GPIO_DIR_INPUT,
85 .gpio27 = GPIO_DIR_INPUT,
86 .gpio28 = GPIO_DIR_OUTPUT,
87 .gpio29 = GPIO_DIR_OUTPUT,
88 .gpio30 = GPIO_DIR_OUTPUT,
89 .gpio31 = GPIO_DIR_INPUT
90};
91
92const struct pch_gpio_set1 pch_gpio_set1_level = {
93 .gpio0 = GPIO_LEVEL_HIGH,
94 .gpio1 = GPIO_LEVEL_HIGH,
95 .gpio2 = GPIO_LEVEL_LOW,
96 .gpio3 = GPIO_LEVEL_HIGH,
97 .gpio4 = GPIO_LEVEL_HIGH,
98 .gpio5 = GPIO_LEVEL_HIGH,
99 .gpio6 = GPIO_LEVEL_HIGH,
100 .gpio7 = GPIO_LEVEL_HIGH,
101 .gpio8 = GPIO_LEVEL_LOW,
102 .gpio9 = GPIO_LEVEL_HIGH,
103 .gpio10 = GPIO_LEVEL_HIGH,
104 .gpio11 = GPIO_LEVEL_HIGH,
105 .gpio12 = GPIO_LEVEL_HIGH,
106 .gpio13 = GPIO_LEVEL_HIGH,
107 .gpio14 = GPIO_LEVEL_HIGH,
108 .gpio15 = GPIO_LEVEL_LOW,
109 .gpio16 = GPIO_LEVEL_HIGH,
110 .gpio17 = GPIO_LEVEL_HIGH,
111 .gpio18 = GPIO_LEVEL_HIGH,
112 .gpio19 = GPIO_LEVEL_HIGH,
113 .gpio20 = GPIO_LEVEL_HIGH,
114 .gpio21 = GPIO_LEVEL_HIGH,
115 .gpio22 = GPIO_LEVEL_HIGH,
116 .gpio23 = GPIO_LEVEL_HIGH,
117 .gpio24 = GPIO_LEVEL_LOW,
118 .gpio25 = GPIO_LEVEL_HIGH,
119 .gpio26 = GPIO_LEVEL_HIGH,
120 .gpio27 = GPIO_LEVEL_LOW,
121 .gpio28 = GPIO_LEVEL_LOW,
122 .gpio29 = GPIO_LEVEL_HIGH,
123 .gpio30 = GPIO_LEVEL_HIGH,
124 .gpio31 = GPIO_LEVEL_LOW,
125};
126
127const struct pch_gpio_set1 pch_gpio_set1_invert = {
128 .gpio1 = GPIO_INVERT,
129 .gpio6 = GPIO_INVERT,
130 .gpio13 = GPIO_INVERT,
131};
132
133const struct pch_gpio_set2 pch_gpio_set2_mode = {
134 .gpio32 = GPIO_MODE_NATIVE,
135 .gpio33 = GPIO_MODE_GPIO,
136 .gpio34 = GPIO_MODE_GPIO,
137 .gpio35 = GPIO_MODE_GPIO,
138 .gpio36 = GPIO_MODE_GPIO,
139 .gpio37 = GPIO_MODE_GPIO,
140 .gpio38 = GPIO_MODE_GPIO,
141 .gpio39 = GPIO_MODE_GPIO,
142 .gpio40 = GPIO_MODE_NATIVE,
143 .gpio41 = GPIO_MODE_NATIVE,
144 .gpio42 = GPIO_MODE_NATIVE,
145 .gpio43 = GPIO_MODE_GPIO,
146 .gpio44 = GPIO_MODE_NATIVE,
147 .gpio45 = GPIO_MODE_NATIVE,
148 .gpio46 = GPIO_MODE_NATIVE,
149 .gpio47 = GPIO_MODE_NATIVE,
150 .gpio48 = GPIO_MODE_GPIO,
151 .gpio49 = GPIO_MODE_GPIO,
152 .gpio50 = GPIO_MODE_GPIO,
153 .gpio51 = GPIO_MODE_GPIO,
154 .gpio52 = GPIO_MODE_GPIO,
155 .gpio53 = GPIO_MODE_GPIO,
156 .gpio54 = GPIO_MODE_GPIO,
157 .gpio55 = GPIO_MODE_GPIO,
158 .gpio56 = GPIO_MODE_NATIVE,
159 .gpio57 = GPIO_MODE_GPIO,
160 .gpio58 = GPIO_MODE_NATIVE,
161 .gpio59 = GPIO_MODE_NATIVE,
162 .gpio60 = GPIO_MODE_NATIVE,
163 .gpio61 = GPIO_MODE_NATIVE,
164 .gpio62 = GPIO_MODE_NATIVE,
165 .gpio63 = GPIO_MODE_NATIVE,
166};
167
168const struct pch_gpio_set2 pch_gpio_set2_direction = {
169 .gpio32 = GPIO_DIR_INPUT,
170 .gpio33 = GPIO_DIR_INPUT,
171 .gpio34 = GPIO_DIR_OUTPUT,
172 .gpio35 = GPIO_DIR_INPUT,
173 .gpio36 = GPIO_DIR_INPUT,
174 .gpio37 = GPIO_DIR_INPUT,
175 .gpio38 = GPIO_DIR_INPUT,
176 .gpio39 = GPIO_DIR_INPUT,
177 .gpio40 = GPIO_DIR_INPUT,
178 .gpio41 = GPIO_DIR_INPUT,
179 .gpio42 = GPIO_DIR_INPUT,
180 .gpio43 = GPIO_DIR_OUTPUT,
181 .gpio44 = GPIO_DIR_INPUT,
182 .gpio45 = GPIO_DIR_INPUT,
183 .gpio46 = GPIO_DIR_INPUT,
184 .gpio47 = GPIO_DIR_INPUT,
185 .gpio48 = GPIO_DIR_INPUT,
186 .gpio49 = GPIO_DIR_INPUT,
187 .gpio50 = GPIO_DIR_INPUT,
188 .gpio51 = GPIO_DIR_OUTPUT,
189 .gpio52 = GPIO_DIR_OUTPUT,
190 .gpio53 = GPIO_DIR_OUTPUT,
191 .gpio54 = GPIO_DIR_INPUT,
192 .gpio55 = GPIO_DIR_OUTPUT,
193 .gpio56 = GPIO_DIR_INPUT,
194 .gpio57 = GPIO_DIR_INPUT,
195 .gpio58 = GPIO_DIR_INPUT,
196 .gpio59 = GPIO_DIR_INPUT,
197 .gpio60 = GPIO_DIR_INPUT,
198 .gpio61 = GPIO_DIR_OUTPUT,
199 .gpio62 = GPIO_DIR_OUTPUT,
200 .gpio63 = GPIO_DIR_OUTPUT,
201};
202
203const struct pch_gpio_set2 pch_gpio_set2_level = {
204 .gpio32 = GPIO_LEVEL_HIGH,
205 .gpio33 = GPIO_LEVEL_HIGH,
206 .gpio34 = GPIO_LEVEL_LOW,
207 .gpio35 = GPIO_LEVEL_LOW,
208 .gpio36 = GPIO_LEVEL_LOW,
209 .gpio37 = GPIO_LEVEL_LOW,
210 .gpio38 = GPIO_LEVEL_HIGH,
211 .gpio39 = GPIO_LEVEL_LOW,
212 .gpio40 = GPIO_LEVEL_HIGH,
213 .gpio41 = GPIO_LEVEL_HIGH,
214 .gpio42 = GPIO_LEVEL_HIGH,
215 .gpio43 = GPIO_LEVEL_HIGH,
216 .gpio44 = GPIO_LEVEL_HIGH,
217 .gpio45 = GPIO_LEVEL_HIGH,
218 .gpio46 = GPIO_LEVEL_HIGH,
219 .gpio47 = GPIO_LEVEL_HIGH,
220 .gpio48 = GPIO_LEVEL_HIGH,
221 .gpio49 = GPIO_LEVEL_HIGH,
222 .gpio50 = GPIO_LEVEL_HIGH,
223 .gpio51 = GPIO_LEVEL_HIGH,
224 .gpio52 = GPIO_LEVEL_HIGH,
225 .gpio53 = GPIO_LEVEL_HIGH,
226 .gpio54 = GPIO_LEVEL_HIGH,
227 .gpio55 = GPIO_LEVEL_HIGH,
228 .gpio56 = GPIO_LEVEL_HIGH,
229 .gpio57 = GPIO_LEVEL_HIGH,
230 .gpio58 = GPIO_LEVEL_HIGH,
231 .gpio59 = GPIO_LEVEL_HIGH,
232 .gpio60 = GPIO_LEVEL_HIGH,
233 .gpio61 = GPIO_LEVEL_HIGH,
234 .gpio62 = GPIO_LEVEL_LOW,
235 .gpio63 = GPIO_LEVEL_HIGH,
236};
237
238const struct pch_gpio_set3 pch_gpio_set3_mode = {
239 .gpio64 = GPIO_MODE_GPIO,
240 .gpio65 = GPIO_MODE_GPIO,
241 .gpio66 = GPIO_MODE_GPIO,
242 .gpio67 = GPIO_MODE_GPIO,
243 .gpio68 = GPIO_MODE_GPIO,
244 .gpio69 = GPIO_MODE_GPIO,
245 .gpio70 = GPIO_MODE_GPIO,
246 .gpio71 = GPIO_MODE_GPIO,
247 .gpio72 = GPIO_MODE_NATIVE,
248 .gpio73 = GPIO_MODE_NATIVE,
249 .gpio74 = GPIO_MODE_NATIVE,
250 .gpio75 = GPIO_MODE_NATIVE,
251};
252
253const struct pch_gpio_set3 pch_gpio_set3_direction = {
254 .gpio64 = GPIO_DIR_INPUT,
255 .gpio65 = GPIO_DIR_INPUT,
256 .gpio66 = GPIO_DIR_INPUT,
257 .gpio67 = GPIO_DIR_INPUT,
258 .gpio68 = GPIO_DIR_INPUT,
259 .gpio69 = GPIO_DIR_INPUT,
260 .gpio70 = GPIO_DIR_INPUT,
261 .gpio71 = GPIO_DIR_INPUT,
262 .gpio72 = GPIO_DIR_INPUT,
263 .gpio73 = GPIO_DIR_INPUT,
264 .gpio74 = GPIO_DIR_INPUT,
265 .gpio75 = GPIO_DIR_INPUT,
266};
267
268const struct pch_gpio_set3 pch_gpio_set3_level = {
269 .gpio64 = GPIO_LEVEL_HIGH,
270 .gpio65 = GPIO_LEVEL_HIGH,
271 .gpio66 = GPIO_LEVEL_HIGH,
272 .gpio67 = GPIO_LEVEL_HIGH,
273 .gpio68 = GPIO_LEVEL_LOW,
274 .gpio69 = GPIO_LEVEL_LOW,
275 .gpio70 = GPIO_LEVEL_HIGH,
276 .gpio71 = GPIO_LEVEL_HIGH,
277 .gpio72 = GPIO_LEVEL_HIGH,
278 .gpio73 = GPIO_LEVEL_HIGH,
279 .gpio74 = GPIO_LEVEL_HIGH,
280 .gpio75 = GPIO_LEVEL_HIGH,
281};
282
Vladimir Serbinenkofa1d6882014-10-19 02:50:45 +0200283const struct pch_gpio_map mainboard_gpio_map = {
Vladimir Serbinenkoe7e95022014-01-12 15:26:15 +0100284 .set1 = {
285 .mode = &pch_gpio_set1_mode,
286 .direction = &pch_gpio_set1_direction,
287 .level = &pch_gpio_set1_level,
288 .invert = &pch_gpio_set1_invert,
289
290 },
291 .set2 = {
292 .mode = &pch_gpio_set2_mode,
293 .direction = &pch_gpio_set2_direction,
294 .level = &pch_gpio_set2_level,
295 },
296 .set3 = {
297 .mode = &pch_gpio_set3_mode,
298 .direction = &pch_gpio_set3_direction,
299 .level = &pch_gpio_set3_level,
300 },
301};
302#endif