blob: 597ceb6058a0afb722152860488a4144bbc043d2 [file] [log] [blame]
Patrick Rudolphe8e66f42016-02-06 17:42:42 +01001#include <southbridge/intel/common/gpio.h>
Nicolas Reinecke29d358e2015-01-31 19:20:50 +01002const struct pch_gpio_set1 pch_gpio_set1_mode = {
3 .gpio0 = GPIO_MODE_GPIO,
4 .gpio1 = GPIO_MODE_GPIO, // -EC_SCI - input
5 .gpio2 = GPIO_MODE_GPIO,
6 .gpio3 = GPIO_MODE_GPIO,
7 .gpio4 = GPIO_MODE_GPIO,
8 .gpio5 = GPIO_MODE_GPIO,
9 .gpio6 = GPIO_MODE_GPIO,
10 .gpio7 = GPIO_MODE_GPIO,
11 .gpio8 = GPIO_MODE_GPIO,
12 .gpio9 = GPIO_MODE_NATIVE, // OC5 - -USB_PORT9_OC5 - input
13 .gpio10 = GPIO_MODE_GPIO, // DRAMRST_GATE_ON - output
14 .gpio11 = GPIO_MODE_NATIVE,
15 .gpio12 = GPIO_MODE_NATIVE,
16 .gpio13 = GPIO_MODE_GPIO, // -EC_WAKE - input
17 .gpio14 = GPIO_MODE_NATIVE,
18 .gpio15 = GPIO_MODE_GPIO,
19 .gpio16 = GPIO_MODE_NATIVE,
20 .gpio17 = GPIO_MODE_GPIO,
21 .gpio18 = GPIO_MODE_NATIVE,
22 .gpio19 = GPIO_MODE_NATIVE,
23 .gpio20 = GPIO_MODE_NATIVE,
24 .gpio21 = GPIO_MODE_GPIO,
25 .gpio22 = GPIO_MODE_GPIO,
26 .gpio23 = GPIO_MODE_NATIVE,
27 .gpio24 = GPIO_MODE_GPIO,
28 .gpio25 = GPIO_MODE_NATIVE,
29 .gpio26 = GPIO_MODE_NATIVE,
30 .gpio27 = GPIO_MODE_GPIO,
31 .gpio28 = GPIO_MODE_GPIO,
32 .gpio29 = GPIO_MODE_GPIO,
33 .gpio30 = GPIO_MODE_NATIVE,
34 .gpio31 = GPIO_MODE_NATIVE,
35};
36
37const struct pch_gpio_set1 pch_gpio_set1_direction = {
38 .gpio0 = GPIO_DIR_INPUT,
39 .gpio1 = GPIO_DIR_INPUT,
40 .gpio2 = GPIO_DIR_INPUT,
41 .gpio3 = GPIO_DIR_INPUT,
42 .gpio4 = GPIO_DIR_INPUT,
43 .gpio5 = GPIO_DIR_INPUT,
44 .gpio6 = GPIO_DIR_INPUT,
45 .gpio7 = GPIO_DIR_INPUT,
46 .gpio8 = GPIO_DIR_OUTPUT,
47 .gpio9 = GPIO_DIR_INPUT,
48 .gpio10 = GPIO_DIR_OUTPUT,
49 .gpio11 = GPIO_DIR_INPUT,
50 .gpio12 = GPIO_DIR_OUTPUT,
51 .gpio13 = GPIO_DIR_INPUT,
52 .gpio14 = GPIO_DIR_INPUT,
53 .gpio15 = GPIO_DIR_OUTPUT,
54 .gpio16 = GPIO_DIR_INPUT,
55 .gpio17 = GPIO_DIR_INPUT,
56 .gpio18 = GPIO_DIR_INPUT,
57 .gpio19 = GPIO_DIR_INPUT,
58 .gpio20 = GPIO_DIR_INPUT,
59 .gpio21 = GPIO_DIR_INPUT,
60 .gpio22 = GPIO_DIR_OUTPUT,
61 .gpio23 = GPIO_DIR_INPUT,
62 .gpio24 = GPIO_DIR_OUTPUT,
63 .gpio25 = GPIO_DIR_INPUT,
64 .gpio26 = GPIO_DIR_INPUT,
65 .gpio27 = GPIO_DIR_OUTPUT,
66 .gpio28 = GPIO_DIR_OUTPUT,
67 .gpio29 = GPIO_DIR_OUTPUT,
68 .gpio30 = GPIO_DIR_OUTPUT,
69 .gpio31 = GPIO_DIR_INPUT,
70};
71
72const struct pch_gpio_set1 pch_gpio_set1_level = {
73 .gpio0 = GPIO_LEVEL_LOW,
74 .gpio1 = GPIO_LEVEL_HIGH,
75 .gpio2 = GPIO_LEVEL_LOW,
76 .gpio3 = GPIO_LEVEL_HIGH,
77 .gpio4 = GPIO_LEVEL_HIGH,
78 .gpio5 = GPIO_LEVEL_HIGH,
79 .gpio6 = GPIO_LEVEL_HIGH,
80 .gpio7 = GPIO_LEVEL_HIGH,
81 .gpio8 = GPIO_LEVEL_HIGH,
82 .gpio9 = GPIO_LEVEL_HIGH,
83 .gpio10 = GPIO_LEVEL_HIGH,
84 .gpio11 = GPIO_LEVEL_HIGH,
85 .gpio12 = GPIO_LEVEL_HIGH,
86 .gpio13 = GPIO_LEVEL_HIGH,
87 .gpio14 = GPIO_LEVEL_HIGH,
88 .gpio15 = GPIO_LEVEL_HIGH,
89 .gpio16 = GPIO_LEVEL_HIGH,
90 .gpio17 = GPIO_LEVEL_HIGH,
91 .gpio18 = GPIO_LEVEL_HIGH,
92 .gpio19 = GPIO_LEVEL_LOW,
93 .gpio20 = GPIO_LEVEL_HIGH,
94 .gpio21 = GPIO_LEVEL_HIGH,
95 .gpio22 = GPIO_LEVEL_LOW,
96 .gpio23 = GPIO_LEVEL_HIGH,
97 .gpio24 = GPIO_LEVEL_LOW,
98 .gpio25 = GPIO_LEVEL_HIGH,
99 .gpio26 = GPIO_LEVEL_HIGH,
100 .gpio27 = GPIO_LEVEL_HIGH,
101 .gpio28 = GPIO_LEVEL_LOW,
102 .gpio29 = GPIO_LEVEL_HIGH,
103 .gpio30 = GPIO_LEVEL_HIGH,
104 .gpio31 = GPIO_LEVEL_LOW,
105};
106
107const struct pch_gpio_set1 pch_gpio_set1_invert = {
108 .gpio1 = GPIO_INVERT,
109 .gpio6 = GPIO_INVERT,
110 .gpio13 = GPIO_INVERT,
111};
112
113const struct pch_gpio_set1 pch_gpio_set1_reset = {
114 .gpio24 = GPIO_RESET_RSMRST,
115};
116
117const struct pch_gpio_set1 pch_gpio_set1_blink = {
118 .gpio18 = GPIO_NO_BLINK,
119};
120
121const struct pch_gpio_set2 pch_gpio_set2_mode = {
122 .gpio32 = GPIO_MODE_NATIVE,
123 .gpio33 = GPIO_MODE_GPIO,
124 .gpio34 = GPIO_MODE_GPIO,
125 .gpio35 = GPIO_MODE_GPIO,
126 .gpio36 = GPIO_MODE_GPIO,
127 .gpio37 = GPIO_MODE_GPIO,
128 .gpio38 = GPIO_MODE_GPIO,
129 .gpio39 = GPIO_MODE_GPIO,
130 .gpio40 = GPIO_MODE_NATIVE, // OC1 -USB_PORT1_OC1 - input
131 .gpio41 = GPIO_MODE_NATIVE, // OC2 - pullup
132 .gpio42 = GPIO_MODE_NATIVE, // OC3 -USB_PORT2_OC3 - input
133 .gpio43 = GPIO_MODE_GPIO, // SMB_3B_EN - output
134 .gpio44 = GPIO_MODE_NATIVE,
135 .gpio45 = GPIO_MODE_NATIVE,
136 .gpio46 = GPIO_MODE_NATIVE,
137 .gpio47 = GPIO_MODE_NATIVE,
138 .gpio48 = GPIO_MODE_GPIO,
139 .gpio49 = GPIO_MODE_GPIO,
140 .gpio50 = GPIO_MODE_GPIO,
141 .gpio51 = GPIO_MODE_GPIO,
142 .gpio52 = GPIO_MODE_GPIO,
143 .gpio53 = GPIO_MODE_GPIO,
144 .gpio54 = GPIO_MODE_GPIO,
145 .gpio55 = GPIO_MODE_GPIO,
146 .gpio56 = GPIO_MODE_NATIVE,
147 .gpio57 = GPIO_MODE_GPIO,
148 .gpio58 = GPIO_MODE_NATIVE,
149 .gpio59 = GPIO_MODE_NATIVE, // OC0 -USB_PORT0_OC0 - input
150 .gpio60 = GPIO_MODE_NATIVE,
151 .gpio61 = GPIO_MODE_NATIVE,
152 .gpio62 = GPIO_MODE_NATIVE,
153 .gpio63 = GPIO_MODE_NATIVE,
154};
155
156const struct pch_gpio_set2 pch_gpio_set2_direction = {
157 .gpio32 = GPIO_DIR_INPUT,
158 .gpio33 = GPIO_DIR_OUTPUT,
159 .gpio34 = GPIO_DIR_INPUT,
160 .gpio35 = GPIO_DIR_INPUT,
161 .gpio36 = GPIO_DIR_INPUT,
162 .gpio37 = GPIO_DIR_INPUT,
163 .gpio38 = GPIO_DIR_INPUT,
164 .gpio39 = GPIO_DIR_INPUT,
165 .gpio40 = GPIO_DIR_INPUT,
166 .gpio41 = GPIO_DIR_INPUT,
167 .gpio42 = GPIO_DIR_INPUT,
168 .gpio43 = GPIO_DIR_OUTPUT,
169 .gpio44 = GPIO_DIR_INPUT,
170 .gpio45 = GPIO_DIR_INPUT,
171 .gpio46 = GPIO_DIR_INPUT,
172 .gpio47 = GPIO_DIR_INPUT,
173 .gpio48 = GPIO_DIR_INPUT,
174 .gpio49 = GPIO_DIR_INPUT,
175 .gpio50 = GPIO_DIR_INPUT,
176 .gpio51 = GPIO_DIR_OUTPUT,
177 .gpio52 = GPIO_DIR_OUTPUT,
178 .gpio53 = GPIO_DIR_OUTPUT,
179 .gpio54 = GPIO_DIR_INPUT,
180 .gpio55 = GPIO_DIR_OUTPUT,
181 .gpio56 = GPIO_DIR_INPUT,
182 .gpio57 = GPIO_DIR_INPUT,
183 .gpio58 = GPIO_DIR_INPUT,
184 .gpio59 = GPIO_DIR_INPUT,
185 .gpio60 = GPIO_DIR_INPUT,
186 .gpio61 = GPIO_DIR_OUTPUT,
187 .gpio62 = GPIO_DIR_OUTPUT,
188 .gpio63 = GPIO_DIR_OUTPUT,
189};
190
191const struct pch_gpio_set2 pch_gpio_set2_level = {
192 .gpio32 = GPIO_LEVEL_HIGH,
193 .gpio33 = GPIO_LEVEL_HIGH,
194 .gpio34 = GPIO_LEVEL_LOW,
195 .gpio35 = GPIO_LEVEL_LOW,
196 .gpio36 = GPIO_LEVEL_LOW,
197 .gpio37 = GPIO_LEVEL_LOW,
198 .gpio38 = GPIO_LEVEL_HIGH,
199 .gpio39 = GPIO_LEVEL_LOW,
200 .gpio40 = GPIO_LEVEL_HIGH,
201 .gpio41 = GPIO_LEVEL_HIGH,
202 .gpio42 = GPIO_LEVEL_HIGH,
203 .gpio43 = GPIO_LEVEL_HIGH,
204 .gpio44 = GPIO_LEVEL_HIGH,
205 .gpio45 = GPIO_LEVEL_HIGH,
206 .gpio46 = GPIO_LEVEL_HIGH,
207 .gpio47 = GPIO_LEVEL_HIGH,
208 .gpio48 = GPIO_LEVEL_HIGH,
209 .gpio49 = GPIO_LEVEL_LOW,
210 .gpio50 = GPIO_LEVEL_HIGH,
211 .gpio51 = GPIO_LEVEL_HIGH,
212 .gpio52 = GPIO_LEVEL_HIGH,
213 .gpio53 = GPIO_LEVEL_HIGH,
214 .gpio54 = GPIO_LEVEL_LOW,
215 .gpio55 = GPIO_LEVEL_HIGH,
216 .gpio56 = GPIO_LEVEL_HIGH,
217 .gpio57 = GPIO_LEVEL_HIGH,
218 .gpio58 = GPIO_LEVEL_HIGH,
219 .gpio59 = GPIO_LEVEL_HIGH,
220 .gpio60 = GPIO_LEVEL_HIGH,
221 .gpio61 = GPIO_LEVEL_HIGH,
222 .gpio62 = GPIO_LEVEL_LOW,
223 .gpio63 = GPIO_LEVEL_HIGH,
224};
225
226const struct pch_gpio_set3 pch_gpio_set3_mode = {
227 .gpio64 = GPIO_MODE_GPIO,
228 .gpio65 = GPIO_MODE_GPIO,
229 .gpio66 = GPIO_MODE_GPIO,
230 .gpio67 = GPIO_MODE_GPIO,
231 .gpio68 = GPIO_MODE_GPIO,
232 .gpio69 = GPIO_MODE_GPIO,
233 .gpio70 = GPIO_MODE_GPIO,
234 .gpio71 = GPIO_MODE_GPIO,
235 .gpio72 = GPIO_MODE_NATIVE,
236 .gpio73 = GPIO_MODE_NATIVE,
237 .gpio74 = GPIO_MODE_NATIVE,
238 .gpio75 = GPIO_MODE_NATIVE,
239};
240
241const struct pch_gpio_set3 pch_gpio_set3_direction = {
242 .gpio64 = GPIO_DIR_INPUT,
243 .gpio65 = GPIO_DIR_INPUT,
244 .gpio66 = GPIO_DIR_INPUT,
245 .gpio67 = GPIO_DIR_INPUT,
246 .gpio68 = GPIO_DIR_INPUT,
247 .gpio69 = GPIO_DIR_INPUT,
248 .gpio70 = GPIO_DIR_INPUT,
249 .gpio71 = GPIO_DIR_INPUT,
250 .gpio72 = GPIO_DIR_INPUT,
251 .gpio73 = GPIO_DIR_INPUT,
252 .gpio74 = GPIO_DIR_INPUT,
253 .gpio75 = GPIO_DIR_INPUT,
254};
255
256const struct pch_gpio_set3 pch_gpio_set3_level = {
257 .gpio64 = GPIO_LEVEL_HIGH,
258 .gpio65 = GPIO_LEVEL_HIGH,
259 .gpio66 = GPIO_LEVEL_HIGH,
260 .gpio67 = GPIO_LEVEL_HIGH,
261 .gpio68 = GPIO_LEVEL_LOW,
262 .gpio69 = GPIO_LEVEL_LOW,
263 .gpio70 = GPIO_LEVEL_LOW,
264 .gpio71 = GPIO_LEVEL_HIGH,
265 .gpio72 = GPIO_LEVEL_HIGH,
266 .gpio73 = GPIO_LEVEL_HIGH,
267 .gpio74 = GPIO_LEVEL_HIGH,
268 .gpio75 = GPIO_LEVEL_HIGH,
269};
270
271const struct pch_gpio_map mainboard_gpio_map = {
272 .set1 = {
273 .mode = &pch_gpio_set1_mode,
274 .direction = &pch_gpio_set1_direction,
275 .level = &pch_gpio_set1_level,
276 .invert = &pch_gpio_set1_invert,
277 .reset = &pch_gpio_set1_reset,
278 .blink = &pch_gpio_set1_blink,
279 },
280 .set2 = {
281 .mode = &pch_gpio_set2_mode,
282 .direction = &pch_gpio_set2_direction,
283 .level = &pch_gpio_set2_level,
284 },
285 .set3 = {
286 .mode = &pch_gpio_set3_mode,
287 .direction = &pch_gpio_set3_direction,
288 .level = &pch_gpio_set3_level,
289 },
290};