blob: d92269b0dd33a3392de0f75d8584527f28ef6d5c [file] [log] [blame]
Noah Glovskycc93ce72016-04-19 15:43:17 -06001/*
2 * This file is part of the coreboot project.
3 *
4 * This program is free software; you can redistribute it and/or modify
5 * it under the terms of the GNU General Public License as published by
6 * the Free Software Foundation; version 2 of the License.
7 *
8 * This program is distributed in the hope that it will be useful,
9 * but WITHOUT ANY WARRANTY; without even the implied warranty of
10 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
11 * GNU General Public License for more details.
12 */
13
Patrick Rudolphe8e66f42016-02-06 17:42:42 +010014#include <southbridge/intel/common/gpio.h>
Vladimir Serbinenko55f3e2f2015-05-29 22:07:29 +020015const struct pch_gpio_set1 pch_gpio_set1_mode = {
16 .gpio0 = GPIO_MODE_GPIO,
17 .gpio1 = GPIO_MODE_GPIO,
18 .gpio2 = GPIO_MODE_GPIO,
19 .gpio3 = GPIO_MODE_GPIO,
20 .gpio4 = GPIO_MODE_GPIO,
21 .gpio5 = GPIO_MODE_GPIO,
22 .gpio6 = GPIO_MODE_GPIO,
23 .gpio7 = GPIO_MODE_GPIO,
24 .gpio8 = GPIO_MODE_GPIO,
25 .gpio9 = GPIO_MODE_GPIO,
26 .gpio10 = GPIO_MODE_GPIO,
27 .gpio11 = GPIO_MODE_GPIO,
28 .gpio12 = GPIO_MODE_GPIO,
29 .gpio13 = GPIO_MODE_GPIO,
30 .gpio14 = GPIO_MODE_GPIO,
31 .gpio15 = GPIO_MODE_GPIO,
32 .gpio16 = GPIO_MODE_GPIO,
33 .gpio17 = GPIO_MODE_GPIO,
34 .gpio18 = GPIO_MODE_NATIVE,
35 .gpio19 = GPIO_MODE_GPIO,
36 .gpio20 = GPIO_MODE_GPIO,
37 .gpio21 = GPIO_MODE_GPIO,
38 .gpio22 = GPIO_MODE_GPIO,
39 .gpio23 = GPIO_MODE_GPIO,
40 .gpio24 = GPIO_MODE_GPIO,
41 .gpio25 = GPIO_MODE_GPIO,
42 .gpio26 = GPIO_MODE_NATIVE,
43 .gpio27 = GPIO_MODE_GPIO,
44 .gpio28 = GPIO_MODE_GPIO,
45 .gpio29 = GPIO_MODE_GPIO,
46 .gpio30 = GPIO_MODE_NATIVE,
47 .gpio31 = GPIO_MODE_NATIVE,
48};
49
50const struct pch_gpio_set1 pch_gpio_set1_direction = {
51 .gpio0 = GPIO_DIR_INPUT,
52 .gpio1 = GPIO_DIR_INPUT,
53 .gpio2 = GPIO_DIR_INPUT,
54 .gpio3 = GPIO_DIR_INPUT,
55 .gpio4 = GPIO_DIR_INPUT,
56 .gpio5 = GPIO_DIR_INPUT,
57 .gpio6 = GPIO_DIR_INPUT,
58 .gpio7 = GPIO_DIR_INPUT,
59 .gpio8 = GPIO_DIR_INPUT,
60 .gpio9 = GPIO_DIR_INPUT,
61 .gpio10 = GPIO_DIR_INPUT,
62 .gpio11 = GPIO_DIR_INPUT,
63 .gpio12 = GPIO_DIR_INPUT,
64 .gpio13 = GPIO_DIR_INPUT,
65 .gpio14 = GPIO_DIR_INPUT,
66 .gpio15 = GPIO_DIR_INPUT,
67 .gpio16 = GPIO_DIR_OUTPUT,
68 .gpio17 = GPIO_DIR_INPUT,
69 .gpio18 = GPIO_DIR_INPUT,
70 .gpio19 = GPIO_DIR_INPUT,
71 .gpio20 = GPIO_DIR_INPUT,
72 .gpio21 = GPIO_DIR_OUTPUT,
73 .gpio22 = GPIO_DIR_INPUT,
74 .gpio23 = GPIO_DIR_OUTPUT,
75 .gpio24 = GPIO_DIR_INPUT,
76 .gpio25 = GPIO_DIR_INPUT,
77 .gpio26 = GPIO_DIR_INPUT,
78 .gpio27 = GPIO_DIR_INPUT,
79 .gpio28 = GPIO_DIR_INPUT,
80 .gpio29 = GPIO_DIR_INPUT,
81 .gpio30 = GPIO_DIR_OUTPUT,
82 .gpio31 = GPIO_DIR_INPUT,
83};
84
85const struct pch_gpio_set1 pch_gpio_set1_level = {
86 .gpio0 = GPIO_LEVEL_HIGH,
87 .gpio1 = GPIO_LEVEL_HIGH,
88 .gpio2 = GPIO_LEVEL_HIGH,
89 .gpio3 = GPIO_LEVEL_LOW,
90 .gpio4 = GPIO_LEVEL_HIGH,
91 .gpio5 = GPIO_LEVEL_HIGH,
92 .gpio6 = GPIO_LEVEL_LOW,
93 .gpio7 = GPIO_LEVEL_HIGH,
94 .gpio8 = GPIO_LEVEL_LOW,
95 .gpio9 = GPIO_LEVEL_HIGH,
96 .gpio10 = GPIO_LEVEL_HIGH,
97 .gpio11 = GPIO_LEVEL_HIGH,
98 .gpio12 = GPIO_LEVEL_HIGH,
99 .gpio13 = GPIO_LEVEL_LOW,
100 .gpio14 = GPIO_LEVEL_HIGH,
101 .gpio15 = GPIO_LEVEL_LOW,
102 .gpio16 = GPIO_LEVEL_LOW,
103 .gpio17 = GPIO_LEVEL_HIGH,
104 .gpio18 = GPIO_LEVEL_HIGH,
105 .gpio19 = GPIO_LEVEL_LOW,
106 .gpio20 = GPIO_LEVEL_HIGH,
107 .gpio21 = GPIO_LEVEL_LOW,
108 .gpio22 = GPIO_LEVEL_LOW,
109 .gpio23 = GPIO_LEVEL_HIGH,
110 .gpio24 = GPIO_LEVEL_HIGH,
111 .gpio25 = GPIO_LEVEL_HIGH,
112 .gpio26 = GPIO_LEVEL_LOW,
113 .gpio27 = GPIO_LEVEL_HIGH,
114 .gpio28 = GPIO_LEVEL_HIGH,
115 .gpio29 = GPIO_LEVEL_HIGH,
116 .gpio30 = GPIO_LEVEL_HIGH,
117 .gpio31 = GPIO_LEVEL_HIGH,
118};
119
120const struct pch_gpio_set1 pch_gpio_set1_reset = {
121 .gpio0 = GPIO_RESET_PWROK,
122 .gpio1 = GPIO_RESET_PWROK,
123 .gpio2 = GPIO_RESET_PWROK,
124 .gpio3 = GPIO_RESET_PWROK,
125 .gpio4 = GPIO_RESET_PWROK,
126 .gpio5 = GPIO_RESET_PWROK,
127 .gpio6 = GPIO_RESET_PWROK,
128 .gpio7 = GPIO_RESET_PWROK,
129 .gpio8 = GPIO_RESET_PWROK,
130 .gpio9 = GPIO_RESET_PWROK,
131 .gpio10 = GPIO_RESET_PWROK,
132 .gpio11 = GPIO_RESET_PWROK,
133 .gpio12 = GPIO_RESET_PWROK,
134 .gpio13 = GPIO_RESET_PWROK,
135 .gpio14 = GPIO_RESET_PWROK,
136 .gpio15 = GPIO_RESET_PWROK,
137 .gpio16 = GPIO_RESET_PWROK,
138 .gpio17 = GPIO_RESET_PWROK,
139 .gpio18 = GPIO_RESET_PWROK,
140 .gpio19 = GPIO_RESET_PWROK,
141 .gpio20 = GPIO_RESET_PWROK,
142 .gpio21 = GPIO_RESET_PWROK,
143 .gpio22 = GPIO_RESET_PWROK,
144 .gpio23 = GPIO_RESET_PWROK,
145 .gpio24 = GPIO_RESET_RSMRST,
146 .gpio25 = GPIO_RESET_PWROK,
147 .gpio26 = GPIO_RESET_PWROK,
148 .gpio27 = GPIO_RESET_PWROK,
149 .gpio28 = GPIO_RESET_PWROK,
150 .gpio29 = GPIO_RESET_PWROK,
151 .gpio30 = GPIO_RESET_PWROK,
152 .gpio31 = GPIO_RESET_PWROK,
153};
154
155const struct pch_gpio_set1 pch_gpio_set1_invert = {
156 .gpio0 = GPIO_NO_INVERT,
157 .gpio1 = GPIO_INVERT,
158 .gpio2 = GPIO_NO_INVERT,
159 .gpio3 = GPIO_NO_INVERT,
160 .gpio4 = GPIO_INVERT,
161 .gpio5 = GPIO_INVERT,
162 .gpio6 = GPIO_NO_INVERT,
163 .gpio7 = GPIO_INVERT,
164 .gpio8 = GPIO_NO_INVERT,
165 .gpio9 = GPIO_INVERT,
166 .gpio10 = GPIO_NO_INVERT,
167 .gpio11 = GPIO_NO_INVERT,
168 .gpio12 = GPIO_NO_INVERT,
169 .gpio13 = GPIO_NO_INVERT,
170 .gpio14 = GPIO_NO_INVERT,
171 .gpio15 = GPIO_NO_INVERT,
172 .gpio16 = GPIO_NO_INVERT,
173 .gpio17 = GPIO_NO_INVERT,
174 .gpio18 = GPIO_NO_INVERT,
175 .gpio19 = GPIO_NO_INVERT,
176 .gpio20 = GPIO_NO_INVERT,
177 .gpio21 = GPIO_NO_INVERT,
178 .gpio22 = GPIO_NO_INVERT,
179 .gpio23 = GPIO_NO_INVERT,
180 .gpio24 = GPIO_NO_INVERT,
181 .gpio25 = GPIO_NO_INVERT,
182 .gpio26 = GPIO_NO_INVERT,
183 .gpio27 = GPIO_NO_INVERT,
184 .gpio28 = GPIO_NO_INVERT,
185 .gpio29 = GPIO_NO_INVERT,
186 .gpio30 = GPIO_NO_INVERT,
187 .gpio31 = GPIO_NO_INVERT,
188};
189
190const struct pch_gpio_set1 pch_gpio_set1_blink = {
191 .gpio0 = GPIO_NO_BLINK,
192 .gpio1 = GPIO_NO_BLINK,
193 .gpio2 = GPIO_NO_BLINK,
194 .gpio3 = GPIO_NO_BLINK,
195 .gpio4 = GPIO_NO_BLINK,
196 .gpio5 = GPIO_NO_BLINK,
197 .gpio6 = GPIO_NO_BLINK,
198 .gpio7 = GPIO_NO_BLINK,
199 .gpio8 = GPIO_NO_BLINK,
200 .gpio9 = GPIO_NO_BLINK,
201 .gpio10 = GPIO_NO_BLINK,
202 .gpio11 = GPIO_NO_BLINK,
203 .gpio12 = GPIO_NO_BLINK,
204 .gpio13 = GPIO_NO_BLINK,
205 .gpio14 = GPIO_NO_BLINK,
206 .gpio15 = GPIO_NO_BLINK,
207 .gpio16 = GPIO_NO_BLINK,
208 .gpio17 = GPIO_NO_BLINK,
209 .gpio18 = GPIO_NO_BLINK,
210 .gpio19 = GPIO_NO_BLINK,
211 .gpio20 = GPIO_NO_BLINK,
212 .gpio21 = GPIO_NO_BLINK,
213 .gpio22 = GPIO_NO_BLINK,
214 .gpio23 = GPIO_NO_BLINK,
215 .gpio24 = GPIO_NO_BLINK,
216 .gpio25 = GPIO_NO_BLINK,
217 .gpio26 = GPIO_NO_BLINK,
218 .gpio27 = GPIO_NO_BLINK,
219 .gpio28 = GPIO_NO_BLINK,
220 .gpio29 = GPIO_NO_BLINK,
221 .gpio30 = GPIO_NO_BLINK,
222 .gpio31 = GPIO_NO_BLINK,
223};
224
225const struct pch_gpio_set2 pch_gpio_set2_mode = {
226 .gpio32 = GPIO_MODE_NATIVE,
227 .gpio33 = GPIO_MODE_GPIO,
228 .gpio34 = GPIO_MODE_GPIO,
229 .gpio35 = GPIO_MODE_GPIO,
230 .gpio36 = GPIO_MODE_GPIO,
231 .gpio37 = GPIO_MODE_GPIO,
232 .gpio38 = GPIO_MODE_GPIO,
233 .gpio39 = GPIO_MODE_GPIO,
234 .gpio40 = GPIO_MODE_GPIO,
235 .gpio41 = GPIO_MODE_GPIO,
236 .gpio42 = GPIO_MODE_GPIO,
237 .gpio43 = GPIO_MODE_GPIO,
238 .gpio44 = GPIO_MODE_GPIO,
239 .gpio45 = GPIO_MODE_GPIO,
240 .gpio46 = GPIO_MODE_GPIO,
241 .gpio47 = GPIO_MODE_GPIO,
242 .gpio48 = GPIO_MODE_GPIO,
243 .gpio49 = GPIO_MODE_GPIO,
244 .gpio50 = GPIO_MODE_GPIO,
245 .gpio51 = GPIO_MODE_GPIO,
246 .gpio52 = GPIO_MODE_GPIO,
247 .gpio53 = GPIO_MODE_GPIO,
248 .gpio54 = GPIO_MODE_GPIO,
249 .gpio55 = GPIO_MODE_GPIO,
250 .gpio56 = GPIO_MODE_GPIO,
251 .gpio57 = GPIO_MODE_GPIO,
252 .gpio58 = GPIO_MODE_NATIVE,
253 .gpio59 = GPIO_MODE_GPIO,
254 .gpio60 = GPIO_MODE_GPIO,
255 .gpio61 = GPIO_MODE_NATIVE,
256 .gpio62 = GPIO_MODE_NATIVE,
257 .gpio63 = GPIO_MODE_NATIVE,
258};
259
260const struct pch_gpio_set2 pch_gpio_set2_direction = {
261 .gpio32 = GPIO_DIR_OUTPUT,
262 .gpio33 = GPIO_DIR_OUTPUT,
263 .gpio34 = GPIO_DIR_OUTPUT,
264 .gpio35 = GPIO_DIR_INPUT,
265 .gpio36 = GPIO_DIR_INPUT,
266 .gpio37 = GPIO_DIR_OUTPUT,
267 .gpio38 = GPIO_DIR_OUTPUT,
268 .gpio39 = GPIO_DIR_OUTPUT,
269 .gpio40 = GPIO_DIR_INPUT,
270 .gpio41 = GPIO_DIR_INPUT,
271 .gpio42 = GPIO_DIR_INPUT,
272 .gpio43 = GPIO_DIR_INPUT,
273 .gpio44 = GPIO_DIR_INPUT,
274 .gpio45 = GPIO_DIR_INPUT,
275 .gpio46 = GPIO_DIR_INPUT,
276 .gpio47 = GPIO_DIR_INPUT,
277 .gpio48 = GPIO_DIR_INPUT,
278 .gpio49 = GPIO_DIR_INPUT,
279 .gpio50 = GPIO_DIR_INPUT,
280 .gpio51 = GPIO_DIR_INPUT,
281 .gpio52 = GPIO_DIR_INPUT,
282 .gpio53 = GPIO_DIR_INPUT,
283 .gpio54 = GPIO_DIR_INPUT,
284 .gpio55 = GPIO_DIR_INPUT,
285 .gpio56 = GPIO_DIR_INPUT,
286 .gpio57 = GPIO_DIR_INPUT,
287 .gpio58 = GPIO_DIR_INPUT,
288 .gpio59 = GPIO_DIR_INPUT,
289 .gpio60 = GPIO_DIR_INPUT,
290 .gpio61 = GPIO_DIR_OUTPUT,
291 .gpio62 = GPIO_DIR_OUTPUT,
292 .gpio63 = GPIO_DIR_OUTPUT,
293};
294
295const struct pch_gpio_set2 pch_gpio_set2_level = {
296 .gpio32 = GPIO_LEVEL_LOW,
297 .gpio33 = GPIO_LEVEL_LOW,
298 .gpio34 = GPIO_LEVEL_HIGH,
299 .gpio35 = GPIO_LEVEL_LOW,
300 .gpio36 = GPIO_LEVEL_LOW,
301 .gpio37 = GPIO_LEVEL_LOW,
302 .gpio38 = GPIO_LEVEL_LOW,
303 .gpio39 = GPIO_LEVEL_LOW,
304 .gpio40 = GPIO_LEVEL_HIGH,
305 .gpio41 = GPIO_LEVEL_LOW,
306 .gpio42 = GPIO_LEVEL_HIGH,
307 .gpio43 = GPIO_LEVEL_HIGH,
308 .gpio44 = GPIO_LEVEL_HIGH,
309 .gpio45 = GPIO_LEVEL_LOW,
310 .gpio46 = GPIO_LEVEL_HIGH,
311 .gpio47 = GPIO_LEVEL_HIGH,
312 .gpio48 = GPIO_LEVEL_HIGH,
313 .gpio49 = GPIO_LEVEL_LOW,
314 .gpio50 = GPIO_LEVEL_HIGH,
315 .gpio51 = GPIO_LEVEL_LOW,
316 .gpio52 = GPIO_LEVEL_HIGH,
317 .gpio53 = GPIO_LEVEL_LOW,
318 .gpio54 = GPIO_LEVEL_HIGH,
319 .gpio55 = GPIO_LEVEL_LOW,
320 .gpio56 = GPIO_LEVEL_HIGH,
321 .gpio57 = GPIO_LEVEL_HIGH,
322 .gpio58 = GPIO_LEVEL_HIGH,
323 .gpio59 = GPIO_LEVEL_HIGH,
324 .gpio60 = GPIO_LEVEL_HIGH,
325 .gpio61 = GPIO_LEVEL_HIGH,
326 .gpio62 = GPIO_LEVEL_HIGH,
327 .gpio63 = GPIO_LEVEL_HIGH,
328};
329
330const struct pch_gpio_set2 pch_gpio_set2_reset = {
331 .gpio32 = GPIO_RESET_PWROK,
332 .gpio33 = GPIO_RESET_PWROK,
333 .gpio34 = GPIO_RESET_PWROK,
334 .gpio35 = GPIO_RESET_PWROK,
335 .gpio36 = GPIO_RESET_PWROK,
336 .gpio37 = GPIO_RESET_PWROK,
337 .gpio38 = GPIO_RESET_PWROK,
338 .gpio39 = GPIO_RESET_PWROK,
339 .gpio40 = GPIO_RESET_PWROK,
340 .gpio41 = GPIO_RESET_PWROK,
341 .gpio42 = GPIO_RESET_PWROK,
342 .gpio43 = GPIO_RESET_PWROK,
343 .gpio44 = GPIO_RESET_PWROK,
344 .gpio45 = GPIO_RESET_PWROK,
345 .gpio46 = GPIO_RESET_PWROK,
346 .gpio47 = GPIO_RESET_PWROK,
347 .gpio48 = GPIO_RESET_PWROK,
348 .gpio49 = GPIO_RESET_PWROK,
349 .gpio50 = GPIO_RESET_PWROK,
350 .gpio51 = GPIO_RESET_PWROK,
351 .gpio52 = GPIO_RESET_PWROK,
352 .gpio53 = GPIO_RESET_PWROK,
353 .gpio54 = GPIO_RESET_PWROK,
354 .gpio55 = GPIO_RESET_PWROK,
355 .gpio56 = GPIO_RESET_PWROK,
356 .gpio57 = GPIO_RESET_PWROK,
357 .gpio58 = GPIO_RESET_PWROK,
358 .gpio59 = GPIO_RESET_PWROK,
359 .gpio60 = GPIO_RESET_PWROK,
360 .gpio61 = GPIO_RESET_PWROK,
361 .gpio62 = GPIO_RESET_PWROK,
362 .gpio63 = GPIO_RESET_PWROK,
363};
364
365const struct pch_gpio_set3 pch_gpio_set3_mode = {
366 .gpio64 = GPIO_MODE_GPIO,
367 .gpio65 = GPIO_MODE_GPIO,
368 .gpio66 = GPIO_MODE_GPIO,
369 .gpio67 = GPIO_MODE_GPIO,
370 .gpio68 = GPIO_MODE_GPIO,
371 .gpio69 = GPIO_MODE_GPIO,
372 .gpio70 = GPIO_MODE_GPIO,
373 .gpio71 = GPIO_MODE_GPIO,
374 .gpio72 = GPIO_MODE_NATIVE,
375 .gpio73 = GPIO_MODE_GPIO,
376 .gpio74 = GPIO_MODE_GPIO,
377 .gpio75 = GPIO_MODE_NATIVE,
378};
379
380const struct pch_gpio_set3 pch_gpio_set3_direction = {
381 .gpio64 = GPIO_DIR_INPUT,
382 .gpio65 = GPIO_DIR_INPUT,
383 .gpio66 = GPIO_DIR_INPUT,
384 .gpio67 = GPIO_DIR_INPUT,
385 .gpio68 = GPIO_DIR_INPUT,
386 .gpio69 = GPIO_DIR_INPUT,
387 .gpio70 = GPIO_DIR_INPUT,
388 .gpio71 = GPIO_DIR_INPUT,
389 .gpio72 = GPIO_DIR_INPUT,
390 .gpio73 = GPIO_DIR_INPUT,
391 .gpio74 = GPIO_DIR_INPUT,
392 .gpio75 = GPIO_DIR_INPUT,
393};
394
395const struct pch_gpio_set3 pch_gpio_set3_level = {
396 .gpio64 = GPIO_LEVEL_LOW,
397 .gpio65 = GPIO_LEVEL_LOW,
398 .gpio66 = GPIO_LEVEL_LOW,
399 .gpio67 = GPIO_LEVEL_LOW,
400 .gpio68 = GPIO_LEVEL_LOW,
401 .gpio69 = GPIO_LEVEL_HIGH,
402 .gpio70 = GPIO_LEVEL_HIGH,
403 .gpio71 = GPIO_LEVEL_HIGH,
404 .gpio72 = GPIO_LEVEL_HIGH,
405 .gpio73 = GPIO_LEVEL_HIGH,
406 .gpio74 = GPIO_LEVEL_HIGH,
407 .gpio75 = GPIO_LEVEL_HIGH,
408};
409
410const struct pch_gpio_set3 pch_gpio_set3_reset = {
411 .gpio64 = GPIO_RESET_PWROK,
412 .gpio65 = GPIO_RESET_PWROK,
413 .gpio66 = GPIO_RESET_PWROK,
414 .gpio67 = GPIO_RESET_PWROK,
415 .gpio68 = GPIO_RESET_PWROK,
416 .gpio69 = GPIO_RESET_PWROK,
417 .gpio70 = GPIO_RESET_PWROK,
418 .gpio71 = GPIO_RESET_PWROK,
419 .gpio72 = GPIO_RESET_PWROK,
420 .gpio73 = GPIO_RESET_PWROK,
421 .gpio74 = GPIO_RESET_PWROK,
422 .gpio75 = GPIO_RESET_PWROK,
423};
424
425const struct pch_gpio_map mainboard_gpio_map = {
426 .set1 = {
427 .mode = &pch_gpio_set1_mode,
428 .direction = &pch_gpio_set1_direction,
429 .level = &pch_gpio_set1_level,
430 .blink = &pch_gpio_set1_blink,
431 .invert = &pch_gpio_set1_invert,
432 .reset = &pch_gpio_set1_reset,
433 },
434 .set2 = {
435 .mode = &pch_gpio_set2_mode,
436 .direction = &pch_gpio_set2_direction,
437 .level = &pch_gpio_set2_level,
438 .reset = &pch_gpio_set2_reset,
439 },
440 .set3 = {
441 .mode = &pch_gpio_set3_mode,
442 .direction = &pch_gpio_set3_direction,
443 .level = &pch_gpio_set3_level,
444 .reset = &pch_gpio_set3_reset,
445 },
446};