blob: 14dee2da0f7085943942a712ca5be02e31369b97 [file] [log] [blame]
Nicolas Reinecke572795b2014-12-29 19:57:29 +01001#include "southbridge/intel/bd82x6x/gpio.h"
2const struct pch_gpio_set1 pch_gpio_set1_mode = {
3 .gpio0 = GPIO_MODE_GPIO, // -USB30_SMIB - input
4 .gpio1 = GPIO_MODE_GPIO, // -EC_SCI - input
5 .gpio2 = GPIO_MODE_GPIO, // -LCD_PRESENCE - input
6 .gpio3 = GPIO_MODE_GPIO, // DOCKID0 - input
7 .gpio4 = GPIO_MODE_GPIO, // DOCKID1 - input
8 .gpio5 = GPIO_MODE_GPIO, // DOCKID2 - input
9 .gpio6 = GPIO_MODE_GPIO, // SYSTEM_DP_HPD - input
10 .gpio7 = GPIO_MODE_GPIO, // pullup
11 .gpio8 = GPIO_MODE_GPIO, // pulldown - INTEGRATED ENABLED(FCIM) 0 / DISABLED (BTM) 1
12 .gpio9 = GPIO_MODE_NATIVE, // OC5 - -USB_PORT9_OC5 - input
13 .gpio10 = GPIO_MODE_GPIO, // DRAMRST_GATE_ON - output
14 .gpio11 = GPIO_MODE_NATIVE, // SMBALERT# pullup
15 .gpio12 = GPIO_MODE_NATIVE, // LANPHYPC - output
16 .gpio13 = GPIO_MODE_GPIO, // -EC_WAKE - input
17 .gpio14 = GPIO_MODE_NATIVE, // OC7 - pullup
18 .gpio15 = GPIO_MODE_GPIO, // pullup - ME CRYPTO STRAP WITH TLS CONFIDENTIALITY
19 .gpio16 = GPIO_MODE_NATIVE, // SATA4GP - SATA_DOCK_DTCT - input from gpio33
20 .gpio17 = GPIO_MODE_GPIO, // DGFX_PW RGD - input
21 .gpio18 = GPIO_MODE_NATIVE, // PCIECLKRQ1 - -CLKREQ_WLAN - input
22 .gpio19 = GPIO_MODE_NATIVE, // SATA1GP - SATA_BAY_DTCT - input to gpio22
23 .gpio20 = GPIO_MODE_NATIVE, // PCIECLKRQ2 - pullup
24 .gpio21 = GPIO_MODE_GPIO, // -DISCRETE_GFX_PRESENCE - input
25 .gpio22 = GPIO_MODE_GPIO, // SATA_BAY_DTCT - output to SATA1GP
26 .gpio23 = GPIO_MODE_NATIVE, // LDRQ1 - TP84
27 .gpio24 = GPIO_MODE_GPIO, // pullup
28 .gpio25 = GPIO_MODE_NATIVE, // PCIECLKRQ3 - -CLKREQ_EXC - input
29 .gpio26 = GPIO_MODE_NATIVE, // PCIECLKRQ4 - pullup
30 .gpio27 = GPIO_MODE_GPIO, // -MSATA_DTCT - input
31 .gpio28 = GPIO_MODE_GPIO, // pulldown possible
32 .gpio29 = GPIO_MODE_GPIO, // SLP_LAN - -PCH_SLP_LAN
33 .gpio30 = GPIO_MODE_NATIVE, // SUSPWRDNACK - output
34 .gpio31 = GPIO_MODE_NATIVE, // ACPRESENT - input
35};
36
37const struct pch_gpio_set1 pch_gpio_set1_direction = {
38 .gpio0 = GPIO_DIR_INPUT,
39 .gpio1 = GPIO_DIR_INPUT,
40 .gpio2 = GPIO_DIR_INPUT,
41 .gpio3 = GPIO_DIR_INPUT,
42 .gpio4 = GPIO_DIR_INPUT,
43 .gpio5 = GPIO_DIR_INPUT,
44 .gpio6 = GPIO_DIR_INPUT,
45 .gpio7 = GPIO_DIR_INPUT,
46 .gpio8 = GPIO_DIR_OUTPUT,
47 .gpio9 = GPIO_DIR_INPUT,
48 .gpio10 = GPIO_DIR_OUTPUT,
49 .gpio11 = GPIO_DIR_INPUT,
50 .gpio12 = GPIO_DIR_OUTPUT,
51 .gpio13 = GPIO_DIR_INPUT,
52 .gpio14 = GPIO_DIR_INPUT,
53 .gpio15 = GPIO_DIR_OUTPUT,
54 .gpio16 = GPIO_DIR_INPUT,
55 .gpio17 = GPIO_DIR_INPUT,
56 .gpio18 = GPIO_DIR_INPUT,
57 .gpio19 = GPIO_DIR_INPUT,
58 .gpio20 = GPIO_DIR_INPUT,
59 .gpio21 = GPIO_DIR_INPUT,
60 .gpio22 = GPIO_DIR_OUTPUT,
61 .gpio23 = GPIO_DIR_INPUT,
62 .gpio24 = GPIO_DIR_OUTPUT,
63 .gpio25 = GPIO_DIR_INPUT,
64 .gpio26 = GPIO_DIR_INPUT,
65 .gpio27 = GPIO_DIR_OUTPUT,
66 .gpio28 = GPIO_DIR_OUTPUT,
67 .gpio29 = GPIO_DIR_OUTPUT,
68 .gpio30 = GPIO_DIR_OUTPUT,
69 .gpio31 = GPIO_DIR_INPUT
70};
71
72const struct pch_gpio_set1 pch_gpio_set1_level = {
73 .gpio0 = GPIO_LEVEL_HIGH,
74 .gpio1 = GPIO_LEVEL_HIGH,
75 .gpio2 = GPIO_LEVEL_LOW,
76 .gpio3 = GPIO_LEVEL_HIGH,
77 .gpio4 = GPIO_LEVEL_HIGH,
78 .gpio5 = GPIO_LEVEL_HIGH,
79 .gpio6 = GPIO_LEVEL_LOW,
80 .gpio7 = GPIO_LEVEL_HIGH,
81 .gpio8 = GPIO_LEVEL_HIGH,
82 .gpio9 = GPIO_LEVEL_HIGH,
83 .gpio10 = GPIO_LEVEL_HIGH,
84 .gpio11 = GPIO_LEVEL_HIGH,
85 .gpio12 = GPIO_LEVEL_HIGH,
86 .gpio13 = GPIO_LEVEL_HIGH,
87 .gpio14 = GPIO_LEVEL_HIGH,
88 .gpio15 = GPIO_LEVEL_LOW,
89 .gpio16 = GPIO_LEVEL_HIGH,
90 .gpio17 = GPIO_LEVEL_HIGH,
91 .gpio18 = GPIO_LEVEL_LOW,
92 .gpio19 = GPIO_LEVEL_HIGH,
93 .gpio20 = GPIO_LEVEL_HIGH,
94 .gpio21 = GPIO_LEVEL_LOW,
95 .gpio22 = GPIO_LEVEL_HIGH,
96 .gpio23 = GPIO_LEVEL_HIGH,
97 .gpio24 = GPIO_LEVEL_LOW,
98 .gpio25 = GPIO_LEVEL_LOW,
99 .gpio26 = GPIO_LEVEL_HIGH,
100 .gpio27 = GPIO_LEVEL_HIGH,
101 .gpio28 = GPIO_LEVEL_LOW,
102 .gpio29 = GPIO_LEVEL_HIGH,
103 .gpio30 = GPIO_LEVEL_HIGH,
104 .gpio31 = GPIO_LEVEL_HIGH,
105};
106
107const struct pch_gpio_set1 pch_gpio_set1_invert = {
108 .gpio0 = GPIO_INVERT,
109 .gpio1 = GPIO_INVERT,
110 .gpio13 = GPIO_INVERT,
111};
112
113const struct pch_gpio_set1 pch_gpio_set1_blink = {
114 .gpio18 = GPIO_NO_BLINK,
115};
116
117const struct pch_gpio_set2 pch_gpio_set2_mode = {
118 .gpio32 = GPIO_MODE_NATIVE, // CLKRUN - output
119 .gpio33 = GPIO_MODE_GPIO, // SATA_DOCK_DTCT - output to SATA4GP
120 .gpio34 = GPIO_MODE_GPIO, // DGFX_VRM_ID - input - HIGH: 1GB / LOW: 2GB
121 .gpio35 = GPIO_MODE_GPIO, // pullup
122 .gpio36 = GPIO_MODE_GPIO, // pulldown
123 .gpio37 = GPIO_MODE_GPIO, // pulldown
124 .gpio38 = GPIO_MODE_GPIO, // planarid2 - input - pulldown
125 .gpio39 = GPIO_MODE_GPIO, // planarid3 - input - pulldown
126 .gpio40 = GPIO_MODE_NATIVE, // OC1 - -USB_PORT1_OC1 - input
127 .gpio41 = GPIO_MODE_NATIVE, // OC2 - pullup
128 .gpio42 = GPIO_MODE_GPIO, // SMB_3B_EN - output
129 .gpio43 = GPIO_MODE_NATIVE, // OC4 - pullup
130 .gpio44 = GPIO_MODE_NATIVE, // PCIECLKRQ5 - -CLKREQ_GBE - input
131 .gpio45 = GPIO_MODE_NATIVE, // PCIECLKRQ6 - -CLKREQ_USB30_TR - input
132 .gpio46 = GPIO_MODE_NATIVE, // PCIECLKRQ7 - pullup
133 .gpio47 = GPIO_MODE_NATIVE, // PEG_A_CLKRQ# - input
134 .gpio48 = GPIO_MODE_GPIO, // planarid0 - input - PDV low / FVT high
135 .gpio49 = GPIO_MODE_GPIO, // planarid1 - input - pulldown
136 .gpio50 = GPIO_MODE_GPIO, // -SC_DTCT - input
137 .gpio51 = GPIO_MODE_GPIO, // pullup
138 .gpio52 = GPIO_MODE_GPIO, // OPTIMUS_ENABLE - output - high: igpu / low: dgpu
139 .gpio53 = GPIO_MODE_GPIO, // pullup
140 .gpio54 = GPIO_MODE_GPIO, // -BDC_PRESENCE - input
141 .gpio55 = GPIO_MODE_GPIO, // pullup
142 .gpio56 = GPIO_MODE_NATIVE, // PEG_B_CLKRQ - pullup
143 .gpio57 = GPIO_MODE_GPIO, // -DTPM_PRESENCE - input
144 .gpio58 = GPIO_MODE_NATIVE, // SML1CLK - EC_SCL2 - output
145 .gpio59 = GPIO_MODE_NATIVE, // OC0 - pullup
146 .gpio60 = GPIO_MODE_NATIVE, // SML0ALERT# - pullup
147 .gpio61 = GPIO_MODE_NATIVE, // SUS_STAT - output
148 .gpio62 = GPIO_MODE_NATIVE, // SUSCLK - output
149 .gpio63 = GPIO_MODE_NATIVE, // SLP_S5 - output
150};
151
152const struct pch_gpio_set2 pch_gpio_set2_direction = {
153 .gpio32 = GPIO_DIR_INPUT,
154 .gpio33 = GPIO_DIR_OUTPUT,
155 .gpio34 = GPIO_DIR_INPUT,
156 .gpio35 = GPIO_DIR_OUTPUT,
157 .gpio36 = GPIO_DIR_INPUT,
158 .gpio37 = GPIO_DIR_INPUT,
159 .gpio38 = GPIO_DIR_INPUT,
160 .gpio39 = GPIO_DIR_INPUT,
161 .gpio40 = GPIO_DIR_INPUT,
162 .gpio41 = GPIO_DIR_INPUT,
163 .gpio42 = GPIO_DIR_OUTPUT,
164 .gpio43 = GPIO_DIR_INPUT,
165 .gpio44 = GPIO_DIR_INPUT,
166 .gpio45 = GPIO_DIR_INPUT,
167 .gpio46 = GPIO_DIR_INPUT,
168 .gpio47 = GPIO_DIR_INPUT,
169 .gpio48 = GPIO_DIR_INPUT,
170 .gpio49 = GPIO_DIR_INPUT,
171 .gpio50 = GPIO_DIR_INPUT,
172 .gpio51 = GPIO_DIR_OUTPUT,
173 .gpio52 = GPIO_DIR_OUTPUT,
174 .gpio53 = GPIO_DIR_OUTPUT,
175 .gpio54 = GPIO_DIR_INPUT,
176 .gpio55 = GPIO_DIR_OUTPUT,
177 .gpio56 = GPIO_DIR_INPUT,
178 .gpio57 = GPIO_DIR_INPUT,
179 .gpio58 = GPIO_DIR_INPUT,
180 .gpio59 = GPIO_DIR_INPUT,
181 .gpio60 = GPIO_DIR_INPUT,
182 .gpio61 = GPIO_DIR_OUTPUT,
183 .gpio62 = GPIO_DIR_OUTPUT,
184 .gpio63 = GPIO_DIR_OUTPUT,
185};
186
187const struct pch_gpio_set2 pch_gpio_set2_level = {
188 .gpio32 = GPIO_LEVEL_HIGH,
189 .gpio33 = GPIO_LEVEL_HIGH,
190 .gpio34 = GPIO_LEVEL_HIGH,
191 .gpio35 = GPIO_LEVEL_LOW,
192 .gpio36 = GPIO_LEVEL_LOW,
193 .gpio37 = GPIO_LEVEL_LOW,
194 .gpio38 = GPIO_LEVEL_HIGH,
195 .gpio39 = GPIO_LEVEL_LOW,
196 .gpio40 = GPIO_LEVEL_HIGH,
197 .gpio41 = GPIO_LEVEL_HIGH,
198 .gpio42 = GPIO_LEVEL_HIGH,
199 .gpio43 = GPIO_LEVEL_HIGH,
200 .gpio44 = GPIO_LEVEL_HIGH,
201 .gpio45 = GPIO_LEVEL_LOW,
202 .gpio46 = GPIO_LEVEL_HIGH,
203 .gpio47 = GPIO_LEVEL_LOW,
204 .gpio48 = GPIO_LEVEL_HIGH,
205 .gpio49 = GPIO_LEVEL_HIGH,
206 .gpio50 = GPIO_LEVEL_HIGH,
207 .gpio51 = GPIO_LEVEL_HIGH,
208 .gpio52 = GPIO_LEVEL_HIGH,
209 .gpio53 = GPIO_LEVEL_HIGH,
210 .gpio54 = GPIO_LEVEL_LOW,
211 .gpio55 = GPIO_LEVEL_HIGH,
212 .gpio56 = GPIO_LEVEL_HIGH,
213 .gpio57 = GPIO_LEVEL_LOW,
214 .gpio58 = GPIO_LEVEL_HIGH,
215 .gpio59 = GPIO_LEVEL_HIGH,
216 .gpio60 = GPIO_LEVEL_HIGH,
217 .gpio61 = GPIO_LEVEL_HIGH,
218 .gpio62 = GPIO_LEVEL_LOW,
219 .gpio63 = GPIO_LEVEL_HIGH,
220};
221
222const struct pch_gpio_set3 pch_gpio_set3_mode = {
223 .gpio64 = GPIO_MODE_NATIVE, // NC
224 .gpio65 = GPIO_MODE_NATIVE, // VIDEO_CLK_27M_NSS - output
225 .gpio66 = GPIO_MODE_NATIVE, // NC
226 .gpio67 = GPIO_MODE_NATIVE, // VIDEO_CLK_27M_SS - output
227 .gpio68 = GPIO_MODE_GPIO, // -INT_MIC_DTCT - input
228 .gpio69 = GPIO_MODE_GPIO, // mic enable bit - low enable - pulldown
229 .gpio70 = GPIO_MODE_GPIO, // pullup
230 .gpio71 = GPIO_MODE_GPIO, // pullup
231 .gpio72 = GPIO_MODE_NATIVE, // BATLOW - input
232 .gpio73 = GPIO_MODE_NATIVE, // pullup
233 .gpio74 = GPIO_MODE_NATIVE, // pullup
234 .gpio75 = GPIO_MODE_NATIVE, // SML1DATA - EC_SDA2 - i/o
235};
236
237const struct pch_gpio_set3 pch_gpio_set3_direction = {
238 .gpio64 = GPIO_DIR_OUTPUT,
239 .gpio65 = GPIO_DIR_OUTPUT,
240 .gpio66 = GPIO_DIR_OUTPUT,
241 .gpio67 = GPIO_DIR_OUTPUT,
242 .gpio68 = GPIO_DIR_INPUT,
243 .gpio69 = GPIO_DIR_INPUT,
244 .gpio70 = GPIO_DIR_INPUT,
245 .gpio71 = GPIO_DIR_INPUT,
246 .gpio72 = GPIO_DIR_INPUT,
247 .gpio73 = GPIO_DIR_INPUT,
248 .gpio74 = GPIO_DIR_INPUT,
249 .gpio75 = GPIO_DIR_INPUT,
250};
251
252const struct pch_gpio_set3 pch_gpio_set3_level = {
253 .gpio64 = GPIO_LEVEL_HIGH,
254 .gpio65 = GPIO_LEVEL_HIGH,
255 .gpio66 = GPIO_LEVEL_HIGH,
256 .gpio67 = GPIO_LEVEL_HIGH,
257 .gpio68 = GPIO_LEVEL_LOW,
258 .gpio69 = GPIO_LEVEL_LOW,
259 .gpio70 = GPIO_LEVEL_LOW,
260 .gpio71 = GPIO_LEVEL_HIGH,
261 .gpio72 = GPIO_LEVEL_HIGH,
262 .gpio73 = GPIO_LEVEL_HIGH,
263 .gpio74 = GPIO_LEVEL_HIGH,
264 .gpio75 = GPIO_LEVEL_HIGH,
265};
266
267const struct pch_gpio_map mainboard_gpio_map = {
268 .set1 = {
269 .mode = &pch_gpio_set1_mode,
270 .direction = &pch_gpio_set1_direction,
271 .level = &pch_gpio_set1_level,
272 .invert = &pch_gpio_set1_invert,
273 .blink = &pch_gpio_set1_blink,
274 },
275 .set2 = {
276 .mode = &pch_gpio_set2_mode,
277 .direction = &pch_gpio_set2_direction,
278 .level = &pch_gpio_set2_level,
279 },
280 .set3 = {
281 .mode = &pch_gpio_set3_mode,
282 .direction = &pch_gpio_set3_direction,
283 .level = &pch_gpio_set3_level,
284 },
285};