blob: 10cd11ce48df79d94e804657eca01cffaaa24330 [file] [log] [blame]
Iru Cai56ed3452019-03-05 16:27:36 +08001/* SPDX-License-Identifier: GPL-2.0-or-later */
2
3#include <southbridge/intel/common/gpio.h>
4
5static const struct pch_gpio_set1 pch_gpio_set1_mode = {
6 .gpio0 = GPIO_MODE_GPIO,
7 .gpio1 = GPIO_MODE_GPIO,
8 .gpio2 = GPIO_MODE_GPIO,
9 .gpio3 = GPIO_MODE_GPIO,
10 .gpio4 = GPIO_MODE_GPIO,
11 .gpio5 = GPIO_MODE_NATIVE,
12 .gpio6 = GPIO_MODE_GPIO,
13 .gpio7 = GPIO_MODE_GPIO,
14 .gpio8 = GPIO_MODE_GPIO,
15 .gpio9 = GPIO_MODE_NATIVE,
16 .gpio10 = GPIO_MODE_GPIO,
17 .gpio11 = GPIO_MODE_GPIO,
18 .gpio12 = GPIO_MODE_NATIVE,
19 .gpio13 = GPIO_MODE_GPIO,
20 .gpio14 = GPIO_MODE_GPIO,
21 .gpio15 = GPIO_MODE_GPIO,
22 .gpio16 = GPIO_MODE_GPIO,
23 .gpio17 = GPIO_MODE_GPIO,
24 .gpio18 = GPIO_MODE_NATIVE,
25 .gpio19 = GPIO_MODE_GPIO,
26 .gpio20 = GPIO_MODE_NATIVE,
27 .gpio21 = GPIO_MODE_GPIO,
28 .gpio22 = GPIO_MODE_GPIO,
29 .gpio23 = GPIO_MODE_GPIO,
30 .gpio24 = GPIO_MODE_GPIO,
31 .gpio25 = GPIO_MODE_NATIVE,
32 .gpio26 = GPIO_MODE_NATIVE,
33 .gpio27 = GPIO_MODE_GPIO,
34 .gpio28 = GPIO_MODE_GPIO,
35 .gpio29 = GPIO_MODE_GPIO,
36 .gpio30 = GPIO_MODE_NATIVE,
37 .gpio31 = GPIO_MODE_NATIVE,
38};
39
40static const struct pch_gpio_set1 pch_gpio_set1_direction = {
41 .gpio0 = GPIO_DIR_OUTPUT,
42 .gpio1 = GPIO_DIR_INPUT,
43 .gpio2 = GPIO_DIR_INPUT,
44 .gpio3 = GPIO_DIR_INPUT,
45 .gpio4 = GPIO_DIR_INPUT,
46 .gpio6 = GPIO_DIR_INPUT,
47 .gpio7 = GPIO_DIR_INPUT,
48 .gpio8 = GPIO_DIR_INPUT,
49 .gpio10 = GPIO_DIR_INPUT,
50 .gpio11 = GPIO_DIR_OUTPUT,
51 .gpio13 = GPIO_DIR_INPUT,
52 .gpio14 = GPIO_DIR_INPUT,
53 .gpio15 = GPIO_DIR_INPUT,
54 .gpio16 = GPIO_DIR_INPUT,
55 .gpio17 = GPIO_DIR_OUTPUT,
56 .gpio19 = GPIO_DIR_INPUT,
57 .gpio21 = GPIO_DIR_INPUT,
58 .gpio22 = GPIO_DIR_OUTPUT,
59 .gpio23 = GPIO_DIR_INPUT,
60 .gpio24 = GPIO_DIR_OUTPUT,
61 .gpio27 = GPIO_DIR_OUTPUT,
62 .gpio28 = GPIO_DIR_OUTPUT,
63 .gpio29 = GPIO_DIR_OUTPUT,
64};
65
66static const struct pch_gpio_set1 pch_gpio_set1_level = {
67 .gpio0 = GPIO_LEVEL_LOW,
68 .gpio11 = GPIO_LEVEL_LOW,
69 .gpio17 = GPIO_LEVEL_HIGH,
70 .gpio22 = GPIO_LEVEL_HIGH,
71 .gpio24 = GPIO_LEVEL_HIGH,
72 .gpio27 = GPIO_LEVEL_LOW,
73 .gpio28 = GPIO_LEVEL_LOW,
74 .gpio29 = GPIO_LEVEL_HIGH,
75};
76
77static const struct pch_gpio_set1 pch_gpio_set1_reset = {
78 .gpio24 = GPIO_RESET_RSMRST,
79 .gpio30 = GPIO_RESET_RSMRST,
80};
81
82static const struct pch_gpio_set1 pch_gpio_set1_invert = {
83 .gpio1 = GPIO_INVERT,
84 .gpio3 = GPIO_INVERT,
85 .gpio6 = GPIO_INVERT,
86 .gpio7 = GPIO_INVERT,
87 .gpio10 = GPIO_INVERT,
88 .gpio13 = GPIO_INVERT,
89 .gpio14 = GPIO_INVERT,
90};
91
92static const struct pch_gpio_set1 pch_gpio_set1_blink = {
93};
94
95static const struct pch_gpio_set2 pch_gpio_set2_mode = {
96 .gpio32 = GPIO_MODE_NATIVE,
97 .gpio33 = GPIO_MODE_GPIO,
98 .gpio34 = GPIO_MODE_GPIO,
99 .gpio35 = GPIO_MODE_GPIO,
100 .gpio36 = GPIO_MODE_NATIVE,
101 .gpio37 = GPIO_MODE_GPIO,
102 .gpio38 = GPIO_MODE_GPIO,
103 .gpio39 = GPIO_MODE_GPIO,
104 .gpio40 = GPIO_MODE_NATIVE,
105 .gpio41 = GPIO_MODE_NATIVE,
106 .gpio42 = GPIO_MODE_NATIVE,
107 .gpio43 = GPIO_MODE_NATIVE,
108 .gpio44 = GPIO_MODE_GPIO,
109 .gpio45 = GPIO_MODE_NATIVE,
110 .gpio46 = GPIO_MODE_GPIO,
111 .gpio47 = GPIO_MODE_NATIVE,
112 .gpio48 = GPIO_MODE_GPIO,
113 .gpio49 = GPIO_MODE_GPIO,
114 .gpio50 = GPIO_MODE_GPIO,
115 .gpio51 = GPIO_MODE_GPIO,
116 .gpio52 = GPIO_MODE_GPIO,
117 .gpio53 = GPIO_MODE_GPIO,
118 .gpio54 = GPIO_MODE_GPIO,
119 .gpio55 = GPIO_MODE_GPIO,
120 .gpio56 = GPIO_MODE_NATIVE,
121 .gpio57 = GPIO_MODE_GPIO,
122 .gpio58 = GPIO_MODE_NATIVE,
123 .gpio59 = GPIO_MODE_NATIVE,
124 .gpio60 = GPIO_MODE_GPIO,
125 .gpio61 = GPIO_MODE_GPIO,
126 .gpio62 = GPIO_MODE_NATIVE,
127 .gpio63 = GPIO_MODE_NATIVE,
128};
129
130static const struct pch_gpio_set2 pch_gpio_set2_direction = {
131 .gpio33 = GPIO_DIR_OUTPUT,
132 .gpio34 = GPIO_DIR_INPUT,
133 .gpio35 = GPIO_DIR_OUTPUT,
134 .gpio37 = GPIO_DIR_OUTPUT,
135 .gpio38 = GPIO_DIR_INPUT,
136 .gpio39 = GPIO_DIR_INPUT,
137 .gpio44 = GPIO_DIR_INPUT,
138 .gpio46 = GPIO_DIR_INPUT,
139 .gpio48 = GPIO_DIR_INPUT,
140 .gpio49 = GPIO_DIR_OUTPUT,
141 .gpio50 = GPIO_DIR_INPUT,
142 .gpio51 = GPIO_DIR_INPUT,
143 .gpio52 = GPIO_DIR_INPUT,
144 .gpio53 = GPIO_DIR_OUTPUT,
145 .gpio54 = GPIO_DIR_INPUT,
146 .gpio55 = GPIO_DIR_INPUT,
147 .gpio57 = GPIO_DIR_OUTPUT,
148 .gpio60 = GPIO_DIR_OUTPUT,
149 .gpio61 = GPIO_DIR_OUTPUT,
150};
151
152static const struct pch_gpio_set2 pch_gpio_set2_level = {
153 .gpio33 = GPIO_LEVEL_LOW,
154 .gpio35 = GPIO_LEVEL_LOW,
155 .gpio37 = GPIO_LEVEL_LOW,
156 .gpio49 = GPIO_LEVEL_LOW,
157 .gpio53 = GPIO_LEVEL_HIGH,
158 .gpio57 = GPIO_LEVEL_HIGH,
159 .gpio60 = GPIO_LEVEL_HIGH,
160 .gpio61 = GPIO_LEVEL_HIGH,
161};
162
163static const struct pch_gpio_set2 pch_gpio_set2_reset = {
164};
165
166static const struct pch_gpio_set3 pch_gpio_set3_mode = {
167 .gpio64 = GPIO_MODE_NATIVE,
168 .gpio65 = GPIO_MODE_NATIVE,
169 .gpio66 = GPIO_MODE_NATIVE,
170 .gpio67 = GPIO_MODE_NATIVE,
171 .gpio68 = GPIO_MODE_GPIO,
172 .gpio69 = GPIO_MODE_GPIO,
173 .gpio70 = GPIO_MODE_GPIO,
174 .gpio71 = GPIO_MODE_GPIO,
175 .gpio72 = GPIO_MODE_GPIO,
176 .gpio73 = GPIO_MODE_GPIO,
177 .gpio74 = GPIO_MODE_GPIO,
178 .gpio75 = GPIO_MODE_NATIVE,
179};
180
181static const struct pch_gpio_set3 pch_gpio_set3_direction = {
182 .gpio68 = GPIO_DIR_OUTPUT,
183 .gpio69 = GPIO_DIR_INPUT,
184 .gpio70 = GPIO_DIR_OUTPUT,
185 .gpio71 = GPIO_DIR_OUTPUT,
186 .gpio72 = GPIO_DIR_OUTPUT,
187 .gpio73 = GPIO_DIR_OUTPUT,
188 .gpio74 = GPIO_DIR_OUTPUT,
189};
190
191static const struct pch_gpio_set3 pch_gpio_set3_level = {
192 .gpio68 = GPIO_LEVEL_HIGH,
193 .gpio70 = GPIO_LEVEL_HIGH,
194 .gpio71 = GPIO_LEVEL_HIGH,
195 .gpio72 = GPIO_LEVEL_LOW,
196 .gpio73 = GPIO_LEVEL_HIGH,
197 .gpio74 = GPIO_LEVEL_HIGH,
198};
199
200static const struct pch_gpio_set3 pch_gpio_set3_reset = {
201};
202
203const struct pch_gpio_map mainboard_gpio_map = {
204 .set1 = {
205 .mode = &pch_gpio_set1_mode,
206 .direction = &pch_gpio_set1_direction,
207 .level = &pch_gpio_set1_level,
208 .blink = &pch_gpio_set1_blink,
209 .invert = &pch_gpio_set1_invert,
210 .reset = &pch_gpio_set1_reset,
211 },
212 .set2 = {
213 .mode = &pch_gpio_set2_mode,
214 .direction = &pch_gpio_set2_direction,
215 .level = &pch_gpio_set2_level,
216 .reset = &pch_gpio_set2_reset,
217 },
218 .set3 = {
219 .mode = &pch_gpio_set3_mode,
220 .direction = &pch_gpio_set3_direction,
221 .level = &pch_gpio_set3_level,
222 .reset = &pch_gpio_set3_reset,
223 },
224};