Michał Kopeć | 2d8edeb | 2022-04-05 10:40:03 +0200 | [diff] [blame^] | 1 | #ifndef GPIO_NAMES_ALDERLAKE_H |
| 2 | #define GPIO_NAMES_ALDERLAKE_H |
| 3 | |
| 4 | #include "gpio_groups.h" |
| 5 | |
| 6 | /* ----------------------------- Alder Lake H ----------------------------- */ |
| 7 | |
| 8 | const char *const alderlake_pch_h_group_a_names[] = { |
| 9 | "GPP_A0", "ESPI_IO0", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_A0", |
| 10 | "GPP_A1", "ESPI_IO1", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_A1", |
| 11 | "GPP_A2", "ESPI_IO2", "SUSWARN# / SUSPWRDNACK", "n/a", "n/a", "n/a", "USB_C_GPP_A2", |
| 12 | "GPP_A3", "ESPI_IO3", "SUSACK#", "n/a", "n/a", "n/a", "USB_C_GPP_A3", |
| 13 | "GPP_A4", "ESPI_CS0#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_A4", |
| 14 | "GPP_A5", "ESPI_CLK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_A5", |
| 15 | "GPP_A6", "ESPI_RESET#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_A6", |
| 16 | "GPP_A7", "ESPI_CS1#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_A7", |
| 17 | "GPP_A8", "ESPI_CS2#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_A8", |
| 18 | "GPP_A9", "ESPI_CS3#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_A9", |
| 19 | "GPP_A10", "ESPI_ALERT0#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_A10", |
| 20 | "GPP_A11", "ESPI_ALERT1#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_A11", |
| 21 | "GPP_A12", "ESPI_ALERT2#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_A12", |
| 22 | "GPP_A13", "ESPI_ALERT3#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_A13", |
| 23 | "GPP_A14", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_A14", |
| 24 | "ESPI_CLK_LOOPBK", "ESPI_CLK_LOOPBK", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 25 | }; |
| 26 | |
| 27 | const struct gpio_group alderlake_pch_h_group_a = { |
| 28 | .display = "------- GPIO Group GPP_A -------", |
| 29 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_a_names) / 7, |
| 30 | .func_count = 7, |
| 31 | .pad_names = alderlake_pch_h_group_a_names, |
| 32 | }; |
| 33 | |
| 34 | const char *const alderlake_pch_h_group_b_names[] = { |
| 35 | "GPP_B0", "PCIE_LNK_DOWN", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B0", |
| 36 | "GPP_B1", "ISH_UART0_RTS#", "GSPI2_CS1#", "n/a", "n/a", "n/a", "USB_C_GPP_B1", |
| 37 | "GPP_B2", "VRALERT#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B2", |
| 38 | "GPP_B3", "CPU_GP2", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B3", |
| 39 | "GPP_B4", "CPU_GP3", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B4", |
| 40 | "GPP_B5", "SX_EXIT_HOLDOFF#", "ISH_GP6", "n/a", "n/a", "n/a", "USB_C_GPP_B5", |
| 41 | "GPP_B6", "CLKOUT_48", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B6", |
| 42 | "GPP_B7", "ISH_GP7", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B7", |
| 43 | "GPP_B8", "ISH_GP0", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B8", |
| 44 | "GPP_B9", "ISH_GP1", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B9", |
| 45 | "GPP_B10", "ISH_GP2", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B10", |
| 46 | "GPP_B11", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B11", |
| 47 | "GPP_B12", "SLP_S0#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B12", |
| 48 | "GPP_B13", "PLTRST#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B13", |
| 49 | "GPP_B14", "SPKR", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B14", |
| 50 | "GPP_B15", "ISH_GP3", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B15", |
| 51 | "GPP_B16", "ISH_GP4", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B16", |
| 52 | "GPP_B17", "ISH_GP5", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B17", |
| 53 | "GPP_B18", "PMCALERT#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B18", |
| 54 | "GPP_B19", "RSVD", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B19", |
| 55 | "GPP_B20", "RSVD", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B20", |
| 56 | "GPP_B21", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B21", |
| 57 | "GPP_B22", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_B22", |
| 58 | "GPP_B23", "SML1ALERT#", "PCHHOT#", "n/a", "n/a", "n/a", "USB_C_GPP_B23", |
| 59 | }; |
| 60 | |
| 61 | const struct gpio_group alderlake_pch_h_group_b = { |
| 62 | .display = "------- GPIO Group GPP_B -------", |
| 63 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_b_names) / 7, |
| 64 | .func_count = 7, |
| 65 | .pad_names = alderlake_pch_h_group_b_names, |
| 66 | }; |
| 67 | |
| 68 | const char *const alderlake_pch_h_group_c_names[] = { |
| 69 | "GPP_C0", "SMBCLK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C0", |
| 70 | "GPP_C1", "SMBDATA", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C1", |
| 71 | "GPP_C2", "SMBALERT#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C2", |
| 72 | "GPP_C3", "ISH_UART0_RXD", "n/a", "I2C2_SDA", "n/a", "n/a", "USB_C_GPP_C3", |
| 73 | "GPP_C4", "ISH_UART0_TXD", "n/a", "I2C2_SCL", "n/a", "n/a", "USB_C_GPP_C4", |
| 74 | "GPP_C5", "SML0ALERT#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C5", |
| 75 | "GPP_C6", "ISH_I2C2_SDA", "I2C3_SDA", "n/a", "n/a", "n/a", "USB_C_GPP_C6", |
| 76 | "GPP_C7", "ISH_I2C2_SCL", "I2C3_SCL", "n/a", "n/a", "n/a", "USB_C_GPP_C7", |
| 77 | "GPP_C8", "UART0_RXD", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C8", |
| 78 | "GPP_C9", "UART0_TXD", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C9", |
| 79 | "GPP_C10", "UART0_RTS#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C10", |
| 80 | "GPP_C11", "UART0_CTS#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C11", |
| 81 | "GPP_C12", "UART1_RXD", "ISH_UART1_RXD", "n/a", "n/a", "n/a", "USB_C_GPP_C12", |
| 82 | "GPP_C13", "UART1_TXD", "ISH_UART1_TXD", "n/a", "n/a", "n/a", "USB_C_GPP_C13", |
| 83 | "GPP_C14", "UART1_RTS#", "ISH_UART1_RTS#", "n/a", "n/a", "n/a", "USB_C_GPP_C14", |
| 84 | "GPP_C15", "UART1_CTS#", "ISH_UART1_CTS#", "n/a", "n/a", "n/a", "USB_C_GPP_C15", |
| 85 | "GPP_C16", "I2C0_SDA", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C16", |
| 86 | "GPP_C17", "I2C0_SCL", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C17", |
| 87 | "GPP_C18", "I2C1_SDA", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C18", |
| 88 | "GPP_C19", "I2C1_SCL", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C19", |
| 89 | "GPP_C20", "UART2_RXD", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C20", |
| 90 | "GPP_C21", "UART2_TXD", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C21", |
| 91 | "GPP_C22", "UART2_RTS#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C22", |
| 92 | "GPP_C23", "UART2_CTS#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_C23", |
| 93 | }; |
| 94 | |
| 95 | const struct gpio_group alderlake_pch_h_group_c = { |
| 96 | .display = "------- GPIO Group GPP_C -------", |
| 97 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_c_names) / 7, |
| 98 | .func_count = 7, |
| 99 | .pad_names = alderlake_pch_h_group_c_names, |
| 100 | }; |
| 101 | |
| 102 | const char *const alderlake_pch_h_group_d_names[] = { |
| 103 | "GPP_D0", "SRCCLKREQ0#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D0", |
| 104 | "GPP_D1", "SRCCLKREQ1#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D1", |
| 105 | "GPP_D2", "SRCCLKREQ2#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D2", |
| 106 | "GPP_D3", "SRCCLKREQ3#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D3", |
| 107 | "GPP_D4", "SML1CLK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D4", |
| 108 | "GPP_D5", "n/a", "CNV_RF_RESET#", "n/a", "n/a", "n/a", "USB_C_GPP_D5", |
| 109 | "GPP_D6", "n/a", "n/a", "MODEM_CLKREQ", "n/a", "n/a", "USB_C_GPP_D6", |
| 110 | "GPP_D7", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D7", |
| 111 | "GPP_D8", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D8", |
| 112 | "GPP_D9", "SML0CLK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D9", |
| 113 | "GPP_D10", "SML0DATA", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D10", |
| 114 | "GPP_D11", "SRCCLKREQ4#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D11", |
| 115 | "GPP_D12", "SRCCLKREQ5#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D12", |
| 116 | "GPP_D13", "SRCCLKREQ6#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D13", |
| 117 | "GPP_D14", "SRCCLKREQ7#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D14", |
| 118 | "GPP_D15", "SML1DATA", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D15", |
| 119 | "GPP_D16", "GSPI3_CS0#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D16", |
| 120 | "GPP_D17", "GSPI3_CLK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D17", |
| 121 | "GPP_D18", "GSPI3_MISO", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D18", |
| 122 | "GPP_D19", "GSPI3_MOSI", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D19", |
| 123 | "GPP_D20", "UART3_RXD", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D20", |
| 124 | "GPP_D21", "UART3_TXD", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D21", |
| 125 | "GPP_D22", "UART3_RTS#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D22", |
| 126 | "GPP_D23", "UART3_CTS#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_D23", |
| 127 | }; |
| 128 | |
| 129 | const struct gpio_group alderlake_pch_h_group_d = { |
| 130 | .display = "------- GPIO Group GPP_D -------", |
| 131 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_d_names) / 7, |
| 132 | .func_count = 7, |
| 133 | .pad_names = alderlake_pch_h_group_d_names, |
| 134 | }; |
| 135 | |
| 136 | const char *const alderlake_pch_h_group_e_names[] = { |
| 137 | "GPP_E0", "SATAXPCIE0", "SATAGP0", "n/a", "n/a", "n/a", "USB_C_GPP_E0", |
| 138 | "GPP_E1", "SATAXPCIE1", "SATAGP1", "n/a", "n/a", "n/a", "USB_C_GPP_E1", |
| 139 | "GPP_E2", "SATAXPCIE2", "SATAGP2", "n/a", "n/a", "n/a", "USB_C_GPP_E2", |
| 140 | "GPP_E3", "CPU_GP0", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E3", |
| 141 | "GPP_E4", "SATA_DEVSLP0", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E4", |
| 142 | "GPP_E5", "SATA_DEVSLP1", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E5", |
| 143 | "GPP_E6", "SATA_DEVSLP2", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E6", |
| 144 | "GPP_E7", "CPU_GP1", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E7", |
| 145 | "GPP_E8", "SATALED#", "SPI1_CS1#", "n/a", "n/a", "n/a", "USB_C_GPP_E8", |
| 146 | "GPP_E9", "USB_OC0#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E9", |
| 147 | "GPP_E10", "USB_OC1#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E10", |
| 148 | "GPP_E11", "USB_OC2#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E11", |
| 149 | "GPP_E12", "USB_OC3#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E12", |
| 150 | "GPP_E13", "n/a", "n/a", "SBK0", "BK0", "n/a", "USB_C_GPP_E13", |
| 151 | "GPP_E14", "n/a", "n/a", "SBK1", "BK1", "n/a", "USB_C_GPP_E14", |
| 152 | "GPP_E15", "n/a", "n/a", "SBK2", "BK2", "n/a", "USB_C_GPP_E15", |
| 153 | "GPP_E16", "n/a", "n/a", "SBK3", "BK3", "n/a", "USB_C_GPP_E16", |
| 154 | "GPP_E17", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E17", |
| 155 | "GPP_E18", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E18", |
| 156 | "GPP_E19", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E19", |
| 157 | "GPP_E20", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E20", |
| 158 | "GPP_E21", "ISH_UART0_CTS#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_E21", |
| 159 | "SPI1_THC0_CLK_LOOPBK", "SPI1_THC0_CLK_LOOPBK", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 160 | }; |
| 161 | |
| 162 | const struct gpio_group alderlake_pch_h_group_e = { |
| 163 | .display = "------- GPIO Group GPP_E -------", |
| 164 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_e_names) / 7, |
| 165 | .func_count = 7, |
| 166 | .pad_names = alderlake_pch_h_group_e_names, |
| 167 | }; |
| 168 | |
| 169 | const char *const alderlake_pch_h_group_f_names[] = { |
| 170 | "GPP_F0", "SATAXPCIE3", "SATAGP3", "n/a", "n/a", "n/a", "USB_C_GPP_F0", |
| 171 | "GPP_F1", "SATAXPCIE4", "SATAGP4", "n/a", "n/a", "n/a", "USB_C_GPP_F1", |
| 172 | "GPP_F2", "SATAXPCIE5", "SATAGP5", "n/a", "n/a", "n/a", "USB_C_GPP_F2", |
| 173 | "GPP_F3", "SATAXPCIE6", "SATAGP6", "n/a", "n/a", "n/a", "USB_C_GPP_F3", |
| 174 | "GPP_F4", "SATAXPCIE7", "SATAGP7", "n/a", "n/a", "n/a", "USB_C_GPP_F4", |
| 175 | "GPP_F5", "SATA_DEVSLP3", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F5", |
| 176 | "GPP_F6", "SATA_DEVSLP4", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F6", |
| 177 | "GPP_F7", "SATA_DEVSLP5", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F7", |
| 178 | "GPP_F8", "SATA_DEVSLP6", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F8", |
| 179 | "GPP_F9", "SATA_DEVSLP7", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F9", |
| 180 | "GPP_F10", "SATA_SCLOCK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F10", |
| 181 | "GPP_F11", "SATA_SLOAD", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F11", |
| 182 | "GPP_F12", "SATA_SDATAOUT1", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F12", |
| 183 | "GPP_F13", "SATA_SDATAOUT0", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F13", |
| 184 | "GPP_F14", "PS_ON#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F14", |
| 185 | "GPP_F15", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F15", |
| 186 | "GPP_F16", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F16", |
| 187 | "GPP_F17", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F17", |
| 188 | "GPP_F18", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F18", |
| 189 | "GPP_F19", "eDP_VDDEN", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F19", |
| 190 | "GPP_F20", "eDP_BKLTEN", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F20", |
| 191 | "GPP_F21", "eDP_BKLTCTL", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F21", |
| 192 | "GPP_F22", "VNN_CTRL", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F22", |
| 193 | "GPP_F23", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_F23", |
| 194 | }; |
| 195 | |
| 196 | const struct gpio_group alderlake_pch_h_group_f = { |
| 197 | .display = "------- GPIO Group GPP_F -------", |
| 198 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_f_names) / 7, |
| 199 | .func_count = 7, |
| 200 | .pad_names = alderlake_pch_h_group_f_names, |
| 201 | }; |
| 202 | |
| 203 | const char *const alderlake_pch_h_group_g_names[] = { |
| 204 | "GPP_G0", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_G0", |
| 205 | "GPP_G1", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_G1", |
| 206 | "GPP_G2", "DNX_FORCE_RELOAD", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_G2", |
| 207 | "GPP_G3", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_G3", |
| 208 | "GPP_G4", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_G4", |
| 209 | "GPP_G5", "SLP_DRAM#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_G5", |
| 210 | "GPP_G6", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_G6", |
| 211 | "GPP_G7", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_G7", |
| 212 | }; |
| 213 | |
| 214 | const struct gpio_group alderlake_pch_h_group_g = { |
| 215 | .display = "------- GPIO Group GPP_G -------", |
| 216 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_g_names) / 7, |
| 217 | .func_count = 7, |
| 218 | .pad_names = alderlake_pch_h_group_g_names, |
| 219 | }; |
| 220 | |
| 221 | const char *const alderlake_pch_h_group_h_names[] = { |
| 222 | "GPP_H0", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H0", |
| 223 | "GPP_H1", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H1", |
| 224 | "GPP_H2", "SRCCLKREQ8#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H2", |
| 225 | "GPP_H3", "SRCCLKREQ9#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H3", |
| 226 | "GPP_H4", "SRCCLKREQ10#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H4", |
| 227 | "GPP_H5", "SRCCLKREQ11#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H5", |
| 228 | "GPP_H6", "SRCCLKREQ12#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H6", |
| 229 | "GPP_H7", "SRCCLKREQ13#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H7", |
| 230 | "GPP_H8", "SRCCLKREQ14#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H8", |
| 231 | "GPP_H9", "SRCCLKREQ15#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H9", |
| 232 | "GPP_H10", "SML2CLK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H10", |
| 233 | "GPP_H11", "SML2DATA", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H11", |
| 234 | "GPP_H12", "SML2ALERT#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H12", |
| 235 | "GPP_H13", "SML3CLK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H13", |
| 236 | "GPP_H14", "SML3DATA", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H14", |
| 237 | "GPP_H15", "SML3ALERT#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H15", |
| 238 | "GPP_H16", "SML4CLK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H16", |
| 239 | "GPP_H17", "SML4DATA", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H17", |
| 240 | "GPP_H18", "SML4ALERT#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H18", |
| 241 | "GPP_H19", "ISH_I2C0_SDA", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H19", |
| 242 | "GPP_H20", "ISH_I2C0_SCL", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H20", |
| 243 | "GPP_H21", "ISH_I2C1_SDA", "SMI#", "n/a", "n/a", "n/a", "USB_C_GPP_H21", |
| 244 | "GPP_H22", "ISH_I2C1_SCL", "NMI#", "n/a", "n/a", "n/a", "USB_C_GPP_H22", |
| 245 | "GPP_H23", "TIME_SYNC0", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_H23", |
| 246 | |
| 247 | }; |
| 248 | |
| 249 | const struct gpio_group alderlake_pch_h_group_h = { |
| 250 | .display = "------- GPIO Group GPP_H -------", |
| 251 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_h_names) / 7, |
| 252 | .func_count = 7, |
| 253 | .pad_names = alderlake_pch_h_group_h_names, |
| 254 | }; |
| 255 | |
| 256 | const char *const alderlake_pch_h_group_i_names[] = { |
| 257 | "GPP_I0", "EXT_PWR_GATE#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_I0", |
| 258 | "GPP_I1", "DDSP_HPD1", "DISP_MISC1", "n/a", "n/a", "n/a", "USB_C_GPP_I1", |
| 259 | "GPP_I2", "DDSP_HPD2", "DISP_MISC2", "n/a", "n/a", "n/a", "USB_C_GPP_I2", |
| 260 | "GPP_I3", "DDSP_HPD3", "DISP_MISC3", "n/a", "n/a", "n/a", "USB_C_GPP_I3", |
| 261 | "GPP_I4", "DDSP_HPD4", "DISP_MISC4", "n/a", "n/a", "n/a", "USB_C_GPP_I4", |
| 262 | "GPP_I5", "DDPB_CTRLCLK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_I5", |
| 263 | "GPP_I6", "DDPB_CTRLDATA", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_I6", |
| 264 | "GPP_I7", "DDPC_CTRLCLK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_I7", |
| 265 | "GPP_I8", "DDPC_CTRLDATA", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_I8", |
| 266 | "GPP_I9", "GSPI0_CS1#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_I9", |
| 267 | "GPP_I10", "GSPI1_CS1#", "TIME_SYNC1", "n/a", "n/a", "n/a", "USB_C_GPP_I10", |
| 268 | "GPP_I11", "USB_OC4#", "I2C4_SDA", "n/a", "n/a", "n/a", "USB_C_GPP_I11", |
| 269 | "GPP_I12", "USB_OC5#", "I2C4_SCL", "n/a", "n/a", "n/a", "USB_C_GPP_I12", |
| 270 | "GPP_I13", "USB_OC6#", "I2C5_SDA", "n/a", "n/a", "n/a", "USB_C_GPP_I13", |
| 271 | "GPP_I14", "USB_OC7#", "I2C5_SCL", "n/a", "n/a", "n/a", "USB_C_GPP_I14", |
| 272 | "GPP_I15", "GSPI0_CS0#", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 273 | "GPP_I16", "GSPI0_CLK", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 274 | "GPP_I17", "GSPI0_MISO", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 275 | "GPP_I18", "GSPI0_MOSI", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 276 | "GPP_I19", "GSPI1_CS0#", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 277 | "GPP_I20", "GSPI1_CLK", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 278 | "GPP_I21", "GSPI1_MISO", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 279 | "GPP_I22", "GSPI1_MOSI", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 280 | "GSPI0_CLK_LOOPBK", "GSPI0_CLK_LOOPBK", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 281 | "GSPI1_CLK_LOOPBK", "GSPI1_CLK_LOOPBK", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 282 | |
| 283 | }; |
| 284 | |
| 285 | const struct gpio_group alderlake_pch_h_group_i = { |
| 286 | .display = "------- GPIO Group GPP_I -------", |
| 287 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_i_names) / 7, |
| 288 | .func_count = 7, |
| 289 | .pad_names = alderlake_pch_h_group_i_names, |
| 290 | }; |
| 291 | |
| 292 | const char *const alderlake_pch_h_group_j_names[] = { |
| 293 | "GPP_J0", "CNV_PA_BLANKING", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_J0", |
| 294 | "GPP_J1", "CPU_C10_GATE#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_J1", |
| 295 | "GPP_J2", "CNV_BRI_DT", "UART0_RTS#", "n/a", "n/a", "n/a", "USB_C_GPP_J2", |
| 296 | "GPP_J3", "CNV_BRI_RSP", "UART0_RXD", "n/a", "n/a", "n/a", "USB_C_GPP_J3", |
| 297 | "GPP_J4", "CNV_RGI_DT", "UART0_TXD", "n/a", "n/a", "n/a", "USB_C_GPP_J4", |
| 298 | "GPP_J5", "CNV_RGI_RSP", "UART0_CTS#", "n/a", "n/a", "n/a", "USB_C_GPP_J5", |
| 299 | "GPP_J6", "CNV_MFUART2_RXD", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_J6", |
| 300 | "GPP_J7", "CNV_MFUART2_TXD", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_J7", |
| 301 | "GPP_J8", "SRCCLKREQ16#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_J8", |
| 302 | "GPP_J9", "SRCCLKREQ17#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_J9", |
| 303 | "GPP_J10", "BSSB_LS_RX", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 304 | "GPP_J11", "BSSB_LS_TX", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 305 | |
| 306 | }; |
| 307 | |
| 308 | const struct gpio_group alderlake_pch_h_group_j = { |
| 309 | .display = "------- GPIO Group GPP_J -------", |
| 310 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_j_names) / 7, |
| 311 | .func_count = 7, |
| 312 | .pad_names = alderlake_pch_h_group_j_names, |
| 313 | }; |
| 314 | |
| 315 | |
| 316 | const char *const alderlake_pch_h_group_k_names[] = { |
| 317 | "GPP_K0", "GSXDOUT", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_K0", |
| 318 | "GPP_K1", "GSXSLOAD", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_K1", |
| 319 | "GPP_K2", "GSXDIN", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_K2", |
| 320 | "GPP_K3", "GSXSRESET#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_K3", |
| 321 | "GPP_K4", "GSXCLK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_K4", |
| 322 | "GPP_K5", "ADR_COMPLETE", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_K5", |
| 323 | "GPP_K6", "n/a", "n/a", "n/a", "n/a", "n/a", "n/a", /* Not available */ |
| 324 | "GPP_K7", "n/a", "n/a", "n/a", "n/a", "n/a", "n/a", /* Not available */ |
| 325 | "GPP_K8", "CORE_VID0", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_K8", |
| 326 | "GPP_K9", "CORE_VID1", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_K9", |
| 327 | "GPP_K10", "n/a", "n/a", "n/a", "n/a", "n/a", "n/a", /* Not available */ |
| 328 | "GPP_K11", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_K11", |
| 329 | "SYS_PWROK", "SYS_PWROK", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 330 | "SYS_RESETB", "SYS_RESETB", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 331 | "MLK_RSTB", "MLK_RSTB", "n/a", "n/a", "n/a", "n/a", "n/a" |
| 332 | }; |
| 333 | |
| 334 | const struct gpio_group alderlake_pch_h_group_k = { |
| 335 | .display = "------- GPIO Group GPP_K -------", |
| 336 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_k_names) / 7, |
| 337 | .func_count = 7, |
| 338 | .pad_names = alderlake_pch_h_group_k_names, |
| 339 | }; |
| 340 | |
| 341 | const char *const alderlake_pch_h_group_r_names[] = { |
| 342 | "GPP_R0", "HDA_BCLK", "n/a", "n/a", "HDACPU_BCLK", "n/a", "USB_C_GPP_R0", |
| 343 | "GPP_R1", "HDA_SYNC", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_R1", |
| 344 | "GPP_R2", "HDA_SDO", "n/a", "n/a", "HDACPU_SDO", "n/a", "USB_C_GPP_R2", |
| 345 | "GPP_R3", "HDA_SDI0", "n/a", "n/a", "HDACPU_SDI", "n/a", "USB_C_GPP_R3", |
| 346 | "GPP_R4", "HDA_RST#", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_R4", |
| 347 | "GPP_R5", "HDA_SDI1", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_R5", |
| 348 | "GPP_R6", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_R6", |
| 349 | "GPP_R7", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_R7", |
| 350 | "GPP_R8", "n/a", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_R8", |
| 351 | "GPP_R9", "DDSP_HPDA", "DISP_MISCA", "n/a", "n/a", "n/a", "USB_C_GPP_R9", |
| 352 | "GPP_R10", "DDSP_HPDB", "DISP_MISCB", "n/a", "n/a", "n/a", "USB_C_GPP_R10", |
| 353 | "GPP_R11", "DDSP_HPDC", "DISP_MISCC", "n/a", "n/a", "n/a", "USB_C_GPP_R11", |
| 354 | "GPP_R12", "ISH_SPI_CS#", "DDP3_CTRLCLK", "GSPI2_CS0#", "n/a", "n/a", "USB_C_GPP_R12", |
| 355 | "GPP_R13", "ISH_SPI_CLK", "DDP3_CTRLDATA", "GSPI2_CLK", "n/a", "n/a", "USB_C_GPP_R13", |
| 356 | "GPP_R14", "ISH_SPI_MISO", "DDP4_CTRLCLK", "GSPI2_MISO", "n/a", "n/a", "USB_C_GPP_R14", |
| 357 | "GPP_R15", "ISH_SPI_MOSI", "DDP4_CTRLDATA", "GSPI2_MOSI", "n/a", "n/a", "USB_C_GPP_R15", |
| 358 | "GPP_R16", "DDP1_CTRLCLK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_R16", |
| 359 | "GPP_R17", "DDP1_CTRLDATA", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_R17", |
| 360 | "GPP_R18", "DDP2_CTRLCLK", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_R18", |
| 361 | "GPP_R19", "DDP2_CTRLDATA", "n/a", "n/a", "n/a", "n/a", "USB_C_GPP_R19", |
| 362 | "GPP_R20", "DDPA_CTRLCLK", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 363 | "GPP_R21", "DDPA_CTRLDATA", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 364 | "GSPI2_CLK_LOOPBK", "GSPI2_CLK_LOOPBK", "n/a", "n/a", "n/a", "n/a", "n/a", |
| 365 | }; |
| 366 | |
| 367 | const struct gpio_group alderlake_pch_h_group_r = { |
| 368 | .display = "------- GPIO Group GPP_R -------", |
| 369 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_r_names) / 7, |
| 370 | .func_count = 7, |
| 371 | .pad_names = alderlake_pch_h_group_r_names, |
| 372 | }; |
| 373 | |
| 374 | const char *const alderlake_pch_h_group_s_names[] = { |
| 375 | "GPP_S0", "SNDW1_CLK", "n/a", |
| 376 | "GPP_S1", "SNDW1_DATA", "n/a", |
| 377 | "GPP_S2", "SNDW2_CLK", "DMIC_CLKB0", |
| 378 | "GPP_S3", "SNDW2_DATA", "DMIC_CLKB1", |
| 379 | "GPP_S4", "SNDW3_CLK", "DMIC_CLKA1", |
| 380 | "GPP_S5", "SNDW3_DATA", "DMIC_DATA1", |
| 381 | "GPP_S6", "SNDW4_CLK", "DMIC_CLKA0", |
| 382 | "GPP_S7", "SNDW4_DATA", "DMIC_DATA0", |
| 383 | }; |
| 384 | |
| 385 | const struct gpio_group alderlake_pch_h_group_s = { |
| 386 | .display = "------- GPIO Group GPP_S -------", |
| 387 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_s_names) / 3, |
| 388 | .func_count = 3, |
| 389 | .pad_names = alderlake_pch_h_group_s_names, |
| 390 | }; |
| 391 | |
| 392 | const char *const alderlake_pch_h_group_gpd_names[] = { |
| 393 | "GPD0", "BATLOW#", |
| 394 | "GPD1", "ACPRESENT", |
| 395 | "GPD2", "LAN_WAKE#", |
| 396 | "GPD3", "PWRBTN#", |
| 397 | "GPD4", "SLP_S3#", |
| 398 | "GPD5", "SLP_S4#", |
| 399 | "GPD6", "SLP_A#", |
| 400 | "GPD7", "n/a", |
| 401 | "GPD8", "SUSCLK", |
| 402 | "GPD9", "SLP_WLAN#", |
| 403 | "GPD10", "SLP_S5#", |
| 404 | "GPD11", "LANPHYPC", |
| 405 | "GPD12", "n/a", |
| 406 | }; |
| 407 | |
| 408 | const struct gpio_group alderlake_pch_h_group_gpd = { |
| 409 | .display = "------- GPIO Group GPD -------", |
| 410 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_gpd_names) / 2, |
| 411 | .func_count = 2, |
| 412 | .pad_names = alderlake_pch_h_group_gpd_names, |
| 413 | }; |
| 414 | |
| 415 | const char *const alderlake_pch_h_group_vgpio_names[] = { |
| 416 | "VGPIO_0", "VGPIO_0", |
| 417 | "VGPIO_4", "VGPIO_4", |
| 418 | "VGPIO_5", "VGPIO_5", |
| 419 | "VGPIO_6", "VGPIO_6", |
| 420 | "VGPIO_7", "VGPIO_7", |
| 421 | "VGPIO_8", "VGPIO_8", |
| 422 | "VGPIO_9", "VGPIO_9", |
| 423 | "VGPIO_10", "VGPIO_10", |
| 424 | "VGPIO_11", "VGPIO_11", |
| 425 | "VGPIO_12", "VGPIO_12", |
| 426 | "VGPIO_13", "VGPIO_13", |
| 427 | "VGPIO_18", "VGPIO_18", |
| 428 | "VGPIO_19", "VGPIO_19", |
| 429 | "VGPIO_20", "VGPIO_20", |
| 430 | "VGPIO_21", "VGPIO_21", |
| 431 | "VGPIO_22", "VGPIO_22", |
| 432 | "VGPIO_23", "VGPIO_23", |
| 433 | "VGPIO_24", "VGPIO_24", |
| 434 | "VGPIO_25", "VGPIO_25", |
| 435 | "VGPIO_30", "VGPIO_30", |
| 436 | "VGPIO_31", "VGPIO_31", |
| 437 | "VGPIO_32", "VGPIO_32", |
| 438 | "VGPIO_33", "VGPIO_33", |
| 439 | "VGPIO_34", "VGPIO_34", |
| 440 | "VGPIO_35", "VGPIO_35", |
| 441 | "VGPIO_36", "VGPIO_36", |
| 442 | "VGPIO_37", "VGPIO_37", |
| 443 | }; |
| 444 | |
| 445 | const struct gpio_group alderlake_pch_h_group_vgpio = { |
| 446 | .display = "------- GPIO Group vGPIO -------", |
| 447 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_vgpio_names) / 2, |
| 448 | .func_count = 2, |
| 449 | .pad_names = alderlake_pch_h_group_vgpio_names, |
| 450 | }; |
| 451 | |
| 452 | const char *const alderlake_pch_h_group_vgpio_0_names[] = { |
| 453 | "VGPIO_USB_0", "VGPIO_USB_0", |
| 454 | "VGPIO_USB_1", "VGPIO_USB_1", |
| 455 | "VGPIO_USB_2", "VGPIO_USB_2", |
| 456 | "VGPIO_USB_3", "VGPIO_USB_3", |
| 457 | "VGPIO_USB_8", "VGPIO_USB_8", |
| 458 | "VGPIO_USB_9", "VGPIO_USB_9", |
| 459 | "VGPIO_USB_10", "VGPIO_USB_10", |
| 460 | "VGPIO_USB_11", "VGPIO_USB_11", |
| 461 | }; |
| 462 | |
| 463 | const struct gpio_group alderlake_pch_h_group_vgpio_0 = { |
| 464 | .display = "------- GPIO Group vGPIO_0 -------", |
| 465 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_vgpio_0_names) / 2, |
| 466 | .func_count = 2, |
| 467 | .pad_names = alderlake_pch_h_group_vgpio_0_names, |
| 468 | }; |
| 469 | |
| 470 | const char *const alderlake_pch_h_group_spi_names[] = { |
| 471 | "SPI0_IO_2", "SPI0_IO_2", |
| 472 | "SPI0_IO_3", "SPI0_IO_3", |
| 473 | "SPI0_MOSI_IO_0", "SPI0_MOSI_IO_0", |
| 474 | "SPI0_MISO_IO_1", "SPI0_MISO_IO_1", |
| 475 | "SPI0_TPM_CSB", "SPI0_TPM_CSB", |
| 476 | "SPI0_FLASH_0_CSB", "SPI0_FLASH_0_CSB", |
| 477 | "SPI0_FLASH_1_CSB", "SPI0_FLASH_1_CSB", |
| 478 | "SPI0_CLK", "SPI0_CLK", |
| 479 | "SPI0_CLK_LOOPBK", "SPI0_CLK_LOOPBK", |
| 480 | }; |
| 481 | |
| 482 | const struct gpio_group alderlake_pch_h_group_spi = { |
| 483 | .display = "------- GPIO Group SPI -------", |
| 484 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_spi_names) / 2, |
| 485 | .func_count = 2, |
| 486 | .pad_names = alderlake_pch_h_group_spi_names, |
| 487 | }; |
| 488 | |
| 489 | const char *const alderlake_pch_h_group_vgpio_3_names[] = { |
| 490 | "VGPIO_PCIE_0", "VGPIO_PCIE_0", |
| 491 | "VGPIO_PCIE_1", "VGPIO_PCIE_1", |
| 492 | "VGPIO_PCIE_2", "VGPIO_PCIE_2", |
| 493 | "VGPIO_PCIE_3", "VGPIO_PCIE_3", |
| 494 | "VGPIO_PCIE_4", "VGPIO_PCIE_4", |
| 495 | "VGPIO_PCIE_5", "VGPIO_PCIE_5", |
| 496 | "VGPIO_PCIE_6", "VGPIO_PCIE_6", |
| 497 | "VGPIO_PCIE_7", "VGPIO_PCIE_7", |
| 498 | "VGPIO_PCIE_8", "VGPIO_PCIE_8", |
| 499 | "VGPIO_PCIE_9", "VGPIO_PCIE_9", |
| 500 | "VGPIO_PCIE_10", "VGPIO_PCIE_10", |
| 501 | "VGPIO_PCIE_11", "VGPIO_PCIE_11", |
| 502 | "VGPIO_PCIE_12", "VGPIO_PCIE_12", |
| 503 | "VGPIO_PCIE_13", "VGPIO_PCIE_13", |
| 504 | "VGPIO_PCIE_14", "VGPIO_PCIE_14", |
| 505 | "VGPIO_PCIE_15", "VGPIO_PCIE_15", |
| 506 | "VGPIO_PCIE_16", "VGPIO_PCIE_16", |
| 507 | "VGPIO_PCIE_17", "VGPIO_PCIE_17", |
| 508 | "VGPIO_PCIE_18", "VGPIO_PCIE_18", |
| 509 | "VGPIO_PCIE_19", "VGPIO_PCIE_19", |
| 510 | "VGPIO_PCIE_20", "VGPIO_PCIE_20", |
| 511 | "VGPIO_PCIE_21", "VGPIO_PCIE_21", |
| 512 | "VGPIO_PCIE_22", "VGPIO_PCIE_22", |
| 513 | "VGPIO_PCIE_23", "VGPIO_PCIE_23", |
| 514 | "VGPIO_PCIE_24", "VGPIO_PCIE_24", |
| 515 | "VGPIO_PCIE_25", "VGPIO_PCIE_25", |
| 516 | "VGPIO_PCIE_26", "VGPIO_PCIE_26", |
| 517 | "VGPIO_PCIE_27", "VGPIO_PCIE_27", |
| 518 | "VGPIO_PCIE_28", "VGPIO_PCIE_28", |
| 519 | "VGPIO_PCIE_29", "VGPIO_PCIE_29", |
| 520 | "VGPIO_PCIE_30", "VGPIO_PCIE_30", |
| 521 | "VGPIO_PCIE_31", "VGPIO_PCIE_31", |
| 522 | "VGPIO_PCIE_32", "VGPIO_PCIE_32", |
| 523 | "VGPIO_PCIE_33", "VGPIO_PCIE_33", |
| 524 | "VGPIO_PCIE_34", "VGPIO_PCIE_34", |
| 525 | "VGPIO_PCIE_35", "VGPIO_PCIE_35", |
| 526 | "VGPIO_PCIE_36", "VGPIO_PCIE_36", |
| 527 | "VGPIO_PCIE_37", "VGPIO_PCIE_37", |
| 528 | "VGPIO_PCIE_38", "VGPIO_PCIE_38", |
| 529 | "VGPIO_PCIE_39", "VGPIO_PCIE_39", |
| 530 | "VGPIO_PCIE_40", "VGPIO_PCIE_40", |
| 531 | "VGPIO_PCIE_41", "VGPIO_PCIE_41", |
| 532 | "VGPIO_PCIE_42", "VGPIO_PCIE_42", |
| 533 | "VGPIO_PCIE_43", "VGPIO_PCIE_43", |
| 534 | "VGPIO_PCIE_44", "VGPIO_PCIE_44", |
| 535 | "VGPIO_PCIE_45", "VGPIO_PCIE_45", |
| 536 | "VGPIO_PCIE_46", "VGPIO_PCIE_46", |
| 537 | "VGPIO_PCIE_47", "VGPIO_PCIE_47", |
| 538 | "VGPIO_PCIE_48", "VGPIO_PCIE_48", |
| 539 | "VGPIO_PCIE_49", "VGPIO_PCIE_49", |
| 540 | "VGPIO_PCIE_50", "VGPIO_PCIE_50", |
| 541 | "VGPIO_PCIE_51", "VGPIO_PCIE_51", |
| 542 | "VGPIO_PCIE_52", "VGPIO_PCIE_52", |
| 543 | "VGPIO_PCIE_53", "VGPIO_PCIE_53", |
| 544 | "VGPIO_PCIE_54", "VGPIO_PCIE_54", |
| 545 | "VGPIO_PCIE_55", "VGPIO_PCIE_55", |
| 546 | "VGPIO_PCIE_56", "VGPIO_PCIE_56", |
| 547 | "VGPIO_PCIE_57", "VGPIO_PCIE_57", |
| 548 | "VGPIO_PCIE_58", "VGPIO_PCIE_58", |
| 549 | "VGPIO_PCIE_59", "VGPIO_PCIE_59", |
| 550 | "VGPIO_PCIE_60", "VGPIO_PCIE_60", |
| 551 | "VGPIO_PCIE_61", "VGPIO_PCIE_61", |
| 552 | "VGPIO_PCIE_62", "VGPIO_PCIE_62", |
| 553 | "VGPIO_PCIE_63", "VGPIO_PCIE_63", |
| 554 | "VGPIO_PCIE_64", "VGPIO_PCIE_64", |
| 555 | "VGPIO_PCIE_65", "VGPIO_PCIE_65", |
| 556 | "VGPIO_PCIE_66", "VGPIO_PCIE_66", |
| 557 | "VGPIO_PCIE_67", "VGPIO_PCIE_67", |
| 558 | "VGPIO_PCIE_68", "VGPIO_PCIE_68", |
| 559 | "VGPIO_PCIE_69", "VGPIO_PCIE_69", |
| 560 | "VGPIO_PCIE_70", "VGPIO_PCIE_70", |
| 561 | "VGPIO_PCIE_71", "VGPIO_PCIE_71", |
| 562 | "VGPIO_PCIE_72", "VGPIO_PCIE_72", |
| 563 | "VGPIO_PCIE_73", "VGPIO_PCIE_73", |
| 564 | "VGPIO_PCIE_74", "VGPIO_PCIE_74", |
| 565 | "VGPIO_PCIE_75", "VGPIO_PCIE_75", |
| 566 | "VGPIO_PCIE_76", "VGPIO_PCIE_76", |
| 567 | "VGPIO_PCIE_77", "VGPIO_PCIE_77", |
| 568 | "VGPIO_PCIE_78", "VGPIO_PCIE_78", |
| 569 | "VGPIO_PCIE_79", "VGPIO_PCIE_79", |
| 570 | "VGPIO_PCIE_80", "VGPIO_PCIE_80", |
| 571 | "VGPIO_PCIE_81", "VGPIO_PCIE_81", |
| 572 | "VGPIO_PCIE_82", "VGPIO_PCIE_82", |
| 573 | "VGPIO_PCIE_83", "VGPIO_PCIE_83", |
| 574 | }; |
| 575 | |
| 576 | const struct gpio_group alderlake_pch_h_group_vgpio_3 = { |
| 577 | .display = "------- GPIO Group vGPIO_3 -------", |
| 578 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_vgpio_3_names) / 2, |
| 579 | .func_count = 2, |
| 580 | .pad_names = alderlake_pch_h_group_vgpio_3_names, |
| 581 | }; |
| 582 | |
| 583 | const char *const alderlake_pch_h_group_jtag_names[] = { |
| 584 | "JTAG_TDO", "JTAG_TDO", |
| 585 | "JTAGX", "JTAGX", |
| 586 | "PRDYB", "PRDYB", |
| 587 | "PREQB", "PREQB", |
| 588 | "JTAG_TDI", "JTAG_TDI", |
| 589 | "JTAG_TMS", "JTAG_TMS", |
| 590 | "JTAG_TCK", "JTAG_TCK", |
| 591 | "DBG_PMODE", "DBG_PMODE", |
| 592 | "CPU_TRSTB", "CPU_TRSTB", |
| 593 | }; |
| 594 | |
| 595 | const struct gpio_group alderlake_pch_h_group_jtag = { |
| 596 | .display = "------- GPIO Group JTAG -------", |
| 597 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_jtag_names) / 2, |
| 598 | .func_count = 2, |
| 599 | .pad_names = alderlake_pch_h_group_jtag_names, |
| 600 | }; |
| 601 | |
| 602 | const char *const alderlake_pch_h_group_cpu_names[] = { |
| 603 | "HDACPU_SDI", "HDACPU_SDI", |
| 604 | "HDACPU_SDO", "HDACPU_SDO", |
| 605 | "HDACPU_SCLK", "HDACPU_SCLK", |
| 606 | "PM_SYNC", "PM_SYNC", |
| 607 | "PECI", "PECI", |
| 608 | "CPUPWRGD", "CPUPWRGD", |
| 609 | "THRMTRIPB", "THRMTRIPB", |
| 610 | "PLTRST_CPUB", "PLTRST_CPUB", |
| 611 | "PM_DOWN", "PM_DOWN", |
| 612 | "TRIGGER_IN", "TRIGGER_IN", |
| 613 | "TRIGGER_OUT", "TRIGGER_OUT", |
| 614 | "CLKOUT_CPURTC", "CLKOUT_CPURTC", |
| 615 | "VCCST_OVERRIDE", "VCCST_OVERRIDE", |
| 616 | "C10_WAKE", "C10_WAKE", |
| 617 | }; |
| 618 | |
| 619 | const struct gpio_group alderlake_pch_h_group_cpu = { |
| 620 | .display = "------- GPIO Group CPU -------", |
| 621 | .pad_count = ARRAY_SIZE(alderlake_pch_h_group_cpu_names) / 2, |
| 622 | .func_count = 2, |
| 623 | .pad_names = alderlake_pch_h_group_cpu_names, |
| 624 | }; |
| 625 | |
| 626 | const struct gpio_group *const alderlake_pch_h_community_0_groups[] = { |
| 627 | &alderlake_pch_h_group_i, |
| 628 | &alderlake_pch_h_group_r, |
| 629 | &alderlake_pch_h_group_j, |
| 630 | &alderlake_pch_h_group_vgpio, |
| 631 | &alderlake_pch_h_group_vgpio_0, |
| 632 | }; |
| 633 | |
| 634 | const struct gpio_community alderlake_pch_h_community_0 = { |
| 635 | .name = "------- GPIO Community 0 -------", |
| 636 | .pcr_port_id = 0x6e, |
| 637 | .group_count = ARRAY_SIZE(alderlake_pch_h_community_0_groups), |
| 638 | .groups = alderlake_pch_h_community_0_groups, |
| 639 | }; |
| 640 | |
| 641 | const struct gpio_group *const alderlake_pch_h_community_1_groups[] = { |
| 642 | &alderlake_pch_h_group_b, |
| 643 | &alderlake_pch_h_group_g, |
| 644 | &alderlake_pch_h_group_h, |
| 645 | }; |
| 646 | const struct gpio_community alderlake_pch_h_community_1 = { |
| 647 | .name = "------- GPIO Community 1 -------", |
| 648 | .pcr_port_id = 0x6d, |
| 649 | .group_count = ARRAY_SIZE(alderlake_pch_h_community_1_groups), |
| 650 | .groups = alderlake_pch_h_community_1_groups, |
| 651 | }; |
| 652 | |
| 653 | const struct gpio_group *const alderlake_pch_h_community_2_groups[] = { |
| 654 | &alderlake_pch_h_group_gpd, |
| 655 | }; |
| 656 | |
| 657 | const struct gpio_community alderlake_pch_h_community_2 = { |
| 658 | .name = "------- GPIO Community 2 -------", |
| 659 | .pcr_port_id = 0x6c, |
| 660 | .group_count = ARRAY_SIZE(alderlake_pch_h_community_2_groups), |
| 661 | .groups = alderlake_pch_h_community_2_groups, |
| 662 | }; |
| 663 | |
| 664 | const struct gpio_group *const alderlake_pch_h_community_3_groups[] = { |
| 665 | &alderlake_pch_h_group_spi, |
| 666 | &alderlake_pch_h_group_a, |
| 667 | &alderlake_pch_h_group_c, |
| 668 | &alderlake_pch_h_group_vgpio_3, |
| 669 | }; |
| 670 | |
| 671 | const struct gpio_community alderlake_pch_h_community_3 = { |
| 672 | .name = "------- GPIO Community 3 -------", |
| 673 | .pcr_port_id = 0x6b, |
| 674 | .group_count = ARRAY_SIZE(alderlake_pch_h_community_3_groups), |
| 675 | .groups = alderlake_pch_h_community_3_groups, |
| 676 | }; |
| 677 | |
| 678 | const struct gpio_group *const alderlake_pch_h_community_4_groups[] = { |
| 679 | &alderlake_pch_h_group_s, |
| 680 | &alderlake_pch_h_group_e, |
| 681 | &alderlake_pch_h_group_k, |
| 682 | &alderlake_pch_h_group_f, |
| 683 | }; |
| 684 | |
| 685 | const struct gpio_community alderlake_pch_h_community_4 = { |
| 686 | .name = "------- GPIO Community 4 -------", |
| 687 | .pcr_port_id = 0x6a, |
| 688 | .group_count = ARRAY_SIZE(alderlake_pch_h_community_4_groups), |
| 689 | .groups = alderlake_pch_h_community_4_groups, |
| 690 | }; |
| 691 | |
| 692 | const struct gpio_group *const alderlake_pch_h_community_5_groups[] = { |
| 693 | &alderlake_pch_h_group_d, |
| 694 | &alderlake_pch_h_group_jtag, |
| 695 | &alderlake_pch_h_group_cpu, |
| 696 | }; |
| 697 | |
| 698 | const struct gpio_community alderlake_pch_h_community_5 = { |
| 699 | .name = "------- GPIO Community 5 -------", |
| 700 | .pcr_port_id = 0x69, |
| 701 | .group_count = ARRAY_SIZE(alderlake_pch_h_community_5_groups), |
| 702 | .groups = alderlake_pch_h_community_5_groups, |
| 703 | }; |
| 704 | |
| 705 | const struct gpio_community *const alderlake_pch_h_communities[] = { |
| 706 | &alderlake_pch_h_community_0, |
| 707 | &alderlake_pch_h_community_1, |
| 708 | &alderlake_pch_h_community_2, |
| 709 | &alderlake_pch_h_community_3, |
| 710 | &alderlake_pch_h_community_4, |
| 711 | &alderlake_pch_h_community_5, |
| 712 | }; |
| 713 | |
| 714 | #endif |