blob: 562259a255c0d29d62a5dd9064fc0a15b12689cd [file] [log] [blame]
Nicolas Reinecke35d5ea92014-08-22 16:47:07 +02001/*
2 * This file is part of the coreboot project.
3 *
4 * Copyright (C) 2011 The Chromium OS Authors. All rights reserved.
5 *
6 * This program is free software; you can redistribute it and/or modify
7 * it under the terms of the GNU General Public License as published by
8 * the Free Software Foundation; version 2 of the License.
9 *
10 * This program is distributed in the hope that it will be useful,
11 * but WITHOUT ANY WARRANTY; without even the implied warranty of
12 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
13 * GNU General Public License for more details.
14 *
15 * You should have received a copy of the GNU General Public License
16 * along with this program; if not, write to the Free Software
17 * Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA 02110-1301 USA
18 */
19
20#ifndef T520_GPIO_H
21#define T520_GPIO_H
22
23#include "southbridge/intel/bd82x6x/gpio.h"
24
Nicolas Reinecke35d5ea92014-08-22 16:47:07 +020025const struct pch_gpio_set1 pch_gpio_set1_mode = {
26 .gpio0 = GPIO_MODE_GPIO, // -USB30_SMI - input
27 .gpio1 = GPIO_MODE_GPIO, // -EC_SCI - input
28 .gpio2 = GPIO_MODE_GPIO, // -LCD_PRESENCE - input
29 .gpio3 = GPIO_MODE_GPIO, // DOCKID0 - input
30 .gpio4 = GPIO_MODE_GPIO, // DOCKID1 - input
31 .gpio5 = GPIO_MODE_GPIO, // DOCKID2 - input
32 .gpio6 = GPIO_MODE_GPIO, // SYSTEM_DPCRT_HPD - input
33 .gpio7 = GPIO_MODE_GPIO, // -eSATA_CD - input
34 .gpio8 = GPIO_MODE_GPIO, // pulldown - INTEGRATED ENABLED(FCIM) 0 / DISABLED (BTM) 1
35 .gpio9 = GPIO_MODE_NATIVE, // OC5 - -USB_PORT9_OC5 - input
36 .gpio10 = GPIO_MODE_GPIO, // DRAMRST_GATE_ON - output
37 .gpio11 = GPIO_MODE_NATIVE, // SMBALERT# pullup
38 .gpio12 = GPIO_MODE_NATIVE, // LANPHYPC - output
39 .gpio13 = GPIO_MODE_GPIO, // -EC_WAKE - input
40 .gpio14 = GPIO_MODE_NATIVE, // OC7 - pullup
41 .gpio15 = GPIO_MODE_GPIO, // pullup - ME CRYPTO STRAP WITH TLS CONFIDENTIALITY
42 .gpio16 = GPIO_MODE_NATIVE, // SATA4GP - SATA_DOCK_DTCT - input from gpio33
43 .gpio17 = GPIO_MODE_GPIO, // DGFX_PW RGD - input
44 .gpio18 = GPIO_MODE_NATIVE, // PCIECLKRQ1 - -CLKREQ_WLAN_TR - input
45 .gpio19 = GPIO_MODE_NATIVE, // SATA1GP - SATA_BAY_DTCT - input to gpio22
46 .gpio20 = GPIO_MODE_NATIVE, // PCIECLKRQ2 - pullup
47 .gpio21 = GPIO_MODE_GPIO, // -DISCRETE_GFX_PRESENCE - input
48 .gpio22 = GPIO_MODE_GPIO, // SATA_BAY_DTCT - output to SATA1GP
49 .gpio23 = GPIO_MODE_NATIVE, // LDRQ1 - nc
50 .gpio24 = GPIO_MODE_GPIO, // pullup
51 .gpio25 = GPIO_MODE_NATIVE, // PCIECLKRQ3 - -CLKREQ_EXC - input
52 .gpio26 = GPIO_MODE_NATIVE, // PCIECLKRQ4 - -CLKREQ_MCC_TR - input
53 .gpio27 = GPIO_MODE_GPIO, // -MSATA_DTCT - input
54 .gpio28 = GPIO_MODE_GPIO, // pullup possible
55 .gpio29 = GPIO_MODE_GPIO, // SLP_LAN - -PCH_SLP_LAN - output
56 .gpio30 = GPIO_MODE_NATIVE, // SUSPWRDNACK - output
57 .gpio31 = GPIO_MODE_NATIVE, // ACPRESENT - input
58};
59
60const struct pch_gpio_set1 pch_gpio_set1_direction = {
61 .gpio0 = GPIO_DIR_INPUT,
62 .gpio1 = GPIO_DIR_INPUT,
63 .gpio2 = GPIO_DIR_INPUT,
64 .gpio3 = GPIO_DIR_INPUT,
65 .gpio4 = GPIO_DIR_INPUT,
66 .gpio5 = GPIO_DIR_INPUT,
67 .gpio6 = GPIO_DIR_INPUT,
68 .gpio7 = GPIO_DIR_INPUT,
69 .gpio8 = GPIO_DIR_OUTPUT,
70 .gpio9 = GPIO_DIR_INPUT,
71 .gpio10 = GPIO_DIR_OUTPUT,
72 .gpio11 = GPIO_DIR_INPUT,
73 .gpio12 = GPIO_DIR_OUTPUT,
74 .gpio13 = GPIO_DIR_INPUT,
75 .gpio14 = GPIO_DIR_INPUT,
76 .gpio15 = GPIO_DIR_OUTPUT,
77 .gpio16 = GPIO_DIR_INPUT,
78 .gpio17 = GPIO_DIR_INPUT,
79 .gpio18 = GPIO_DIR_INPUT,
80 .gpio19 = GPIO_DIR_INPUT,
81 .gpio20 = GPIO_DIR_INPUT,
82 .gpio21 = GPIO_DIR_INPUT,
83 .gpio22 = GPIO_DIR_OUTPUT,
84 .gpio23 = GPIO_DIR_INPUT,
85 .gpio24 = GPIO_DIR_OUTPUT,
86 .gpio25 = GPIO_DIR_INPUT,
87 .gpio26 = GPIO_DIR_INPUT,
88 .gpio27 = GPIO_DIR_INPUT,
89 .gpio28 = GPIO_DIR_OUTPUT,
90 .gpio29 = GPIO_DIR_OUTPUT,
91 .gpio30 = GPIO_DIR_OUTPUT,
92 .gpio31 = GPIO_DIR_INPUT
93};
94
95const struct pch_gpio_set1 pch_gpio_set1_level = {
96 .gpio0 = GPIO_LEVEL_HIGH,
97 .gpio1 = GPIO_LEVEL_HIGH,
98 .gpio2 = GPIO_LEVEL_LOW,
99 .gpio3 = GPIO_LEVEL_HIGH,
100 .gpio4 = GPIO_LEVEL_HIGH,
101 .gpio5 = GPIO_LEVEL_HIGH,
102 .gpio6 = GPIO_LEVEL_LOW,
103 .gpio7 = GPIO_LEVEL_LOW,
104 .gpio8 = GPIO_LEVEL_HIGH,
105 .gpio9 = GPIO_LEVEL_HIGH,
106 .gpio10 = GPIO_LEVEL_HIGH,
107 .gpio11 = GPIO_LEVEL_HIGH,
108 .gpio12 = GPIO_LEVEL_HIGH,
109 .gpio13 = GPIO_LEVEL_HIGH,
110 .gpio14 = GPIO_LEVEL_HIGH,
111 .gpio15 = GPIO_LEVEL_LOW,
112 .gpio16 = GPIO_LEVEL_HIGH,
113 .gpio17 = GPIO_LEVEL_LOW,
114 .gpio18 = GPIO_LEVEL_HIGH,
115 .gpio19 = GPIO_LEVEL_LOW,
116 .gpio20 = GPIO_LEVEL_HIGH,
117 .gpio21 = GPIO_LEVEL_LOW,
118 .gpio22 = GPIO_LEVEL_LOW,
119 .gpio23 = GPIO_LEVEL_HIGH,
120 .gpio24 = GPIO_LEVEL_LOW,
121 .gpio25 = GPIO_LEVEL_HIGH,
122 .gpio26 = GPIO_LEVEL_HIGH,
123 .gpio27 = GPIO_LEVEL_LOW,
124 .gpio28 = GPIO_LEVEL_LOW,
125 .gpio29 = GPIO_LEVEL_HIGH,
126 .gpio30 = GPIO_LEVEL_HIGH,
127 .gpio31 = GPIO_LEVEL_LOW,
128};
129
130const struct pch_gpio_set1 pch_gpio_set1_invert = {
Nicolas Reinecke1bcb4072014-09-06 14:09:52 +0200131 .gpio1 = GPIO_INVERT,
132 .gpio7 = GPIO_INVERT,
Nicolas Reinecke35d5ea92014-08-22 16:47:07 +0200133 .gpio13 = GPIO_INVERT,
134};
135
136const struct pch_gpio_set1 pch_gpio_set1_blink = {
137 .gpio18 = GPIO_NO_BLINK,
138};
139
140const struct pch_gpio_set2 pch_gpio_set2_mode = {
141 .gpio32 = GPIO_MODE_NATIVE, // CLKRUN - output
142 .gpio33 = GPIO_MODE_GPIO, // SATA_DOCK_DTCT - output to SATA4GP
143 .gpio34 = GPIO_MODE_GPIO, // VRAM_SIZE_ID - input - HIGH: 1GB / LOW: 2GB
144 .gpio35 = GPIO_MODE_GPIO, // ESATA_DTCT to SATA3GP
145 .gpio36 = GPIO_MODE_GPIO, // pulldown
146 .gpio37 = GPIO_MODE_NATIVE, // SATA3GP - ESATA_DTCT to GPIO 34
147 .gpio38 = GPIO_MODE_GPIO, // planarid2 - input
148 .gpio39 = GPIO_MODE_GPIO, // planarid3 - input
Nicolas Reinecke1bcb4072014-09-06 14:09:52 +0200149 .gpio40 = GPIO_MODE_NATIVE, // OC1 - -USB_PORT1_OC1 - input
150 .gpio41 = GPIO_MODE_GPIO, // OC2 -MDC_KILL
151 .gpio42 = GPIO_MODE_GPIO, // SMB_3B_EN - output
152 .gpio43 = GPIO_MODE_NATIVE, // OC4 - pullup
Nicolas Reinecke35d5ea92014-08-22 16:47:07 +0200153 .gpio44 = GPIO_MODE_NATIVE, // PCIECLKRQ5 - -CLKREQ_GBE - input
154 .gpio45 = GPIO_MODE_NATIVE, // PCIECLKRQ6 - -CLKREQ_USB30_TR - input
155 .gpio46 = GPIO_MODE_NATIVE, // PCIECLKRQ7 - pullup
156 .gpio47 = GPIO_MODE_NATIVE, // PEG_A_CLKRQ# - input
157 .gpio48 = GPIO_MODE_GPIO, // planarid0 - input
158 .gpio49 = GPIO_MODE_GPIO, // planarid1 - input
159 .gpio50 = GPIO_MODE_GPIO, // -SC_DTCT - input
160 .gpio51 = GPIO_MODE_GPIO, // pullup
161 .gpio52 = GPIO_MODE_GPIO, // OPTIMUS_ENABLE - output - high: igpu / low: dgpu
162 .gpio53 = GPIO_MODE_GPIO, // pullup
163 .gpio54 = GPIO_MODE_GPIO, // -BDC_PRESENCE - input
164 .gpio55 = GPIO_MODE_GPIO, // pullup
165 .gpio56 = GPIO_MODE_NATIVE, // PEG_B_CLKRQ - pullup
166 .gpio57 = GPIO_MODE_GPIO, // -DTPM_PRESENCE - input
167 .gpio58 = GPIO_MODE_NATIVE, // SML1CLK - EC_SCL2 - output
168 .gpio59 = GPIO_MODE_NATIVE, // OC0 - pullup
169 .gpio60 = GPIO_MODE_NATIVE, // SML0ALERT# - pullup
170 .gpio61 = GPIO_MODE_NATIVE, // SUS_STAT - output
171 .gpio62 = GPIO_MODE_NATIVE, // SUSCLK - output
172 .gpio63 = GPIO_MODE_NATIVE, // SLP_S5 - output
173};
174
175const struct pch_gpio_set2 pch_gpio_set2_direction = {
176 .gpio32 = GPIO_DIR_INPUT,
177 .gpio33 = GPIO_DIR_OUTPUT,
178 .gpio34 = GPIO_DIR_INPUT,
179 .gpio35 = GPIO_DIR_OUTPUT,
180 .gpio36 = GPIO_DIR_INPUT,
181 .gpio37 = GPIO_DIR_INPUT,
182 .gpio38 = GPIO_DIR_INPUT,
183 .gpio39 = GPIO_DIR_INPUT,
184 .gpio40 = GPIO_DIR_INPUT,
185 .gpio41 = GPIO_DIR_OUTPUT,
186 .gpio42 = GPIO_DIR_OUTPUT,
187 .gpio43 = GPIO_DIR_INPUT,
188 .gpio44 = GPIO_DIR_INPUT,
189 .gpio45 = GPIO_DIR_INPUT,
190 .gpio46 = GPIO_DIR_INPUT,
191 .gpio47 = GPIO_DIR_INPUT,
192 .gpio48 = GPIO_DIR_INPUT,
193 .gpio49 = GPIO_DIR_INPUT,
194 .gpio50 = GPIO_DIR_INPUT,
195 .gpio51 = GPIO_DIR_OUTPUT,
196 .gpio52 = GPIO_DIR_OUTPUT,
197 .gpio53 = GPIO_DIR_OUTPUT,
198 .gpio54 = GPIO_DIR_INPUT,
199 .gpio55 = GPIO_DIR_OUTPUT,
200 .gpio56 = GPIO_DIR_INPUT,
201 .gpio57 = GPIO_DIR_INPUT,
202 .gpio58 = GPIO_DIR_INPUT,
203 .gpio59 = GPIO_DIR_INPUT,
204 .gpio60 = GPIO_DIR_INPUT,
205 .gpio61 = GPIO_DIR_OUTPUT,
206 .gpio62 = GPIO_DIR_OUTPUT,
207 .gpio63 = GPIO_DIR_OUTPUT,
208};
209
210const struct pch_gpio_set2 pch_gpio_set2_level = {
211 .gpio32 = GPIO_LEVEL_HIGH,
212 .gpio33 = GPIO_LEVEL_HIGH,
213 .gpio34 = GPIO_LEVEL_HIGH,
214 .gpio35 = GPIO_LEVEL_LOW,
215 .gpio36 = GPIO_LEVEL_LOW,
216 .gpio37 = GPIO_LEVEL_LOW,
217 .gpio38 = GPIO_LEVEL_HIGH,
218 .gpio39 = GPIO_LEVEL_LOW,
219 .gpio40 = GPIO_LEVEL_HIGH,
220 .gpio41 = GPIO_LEVEL_LOW,
221 .gpio42 = GPIO_LEVEL_HIGH,
222 .gpio43 = GPIO_LEVEL_HIGH,
223 .gpio44 = GPIO_LEVEL_HIGH,
224 .gpio45 = GPIO_LEVEL_HIGH,
225 .gpio46 = GPIO_LEVEL_HIGH,
226 .gpio47 = GPIO_LEVEL_HIGH,
227 .gpio48 = GPIO_LEVEL_HIGH,
228 .gpio49 = GPIO_LEVEL_HIGH,
229 .gpio50 = GPIO_LEVEL_HIGH,
230 .gpio51 = GPIO_LEVEL_HIGH,
231 .gpio52 = GPIO_LEVEL_HIGH,
232 .gpio53 = GPIO_LEVEL_HIGH,
233 .gpio54 = GPIO_LEVEL_LOW,
234 .gpio55 = GPIO_LEVEL_HIGH,
235 .gpio56 = GPIO_LEVEL_HIGH,
236 .gpio57 = GPIO_LEVEL_LOW,
237 .gpio58 = GPIO_LEVEL_HIGH,
238 .gpio59 = GPIO_LEVEL_HIGH,
239 .gpio60 = GPIO_LEVEL_HIGH,
240 .gpio61 = GPIO_LEVEL_HIGH,
241 .gpio62 = GPIO_LEVEL_LOW,
242 .gpio63 = GPIO_LEVEL_HIGH,
243};
244
245const struct pch_gpio_set3 pch_gpio_set3_mode = {
Nicolas Reinecke1bcb4072014-09-06 14:09:52 +0200246 .gpio64 = GPIO_MODE_NATIVE, // NC
247 .gpio65 = GPIO_MODE_NATIVE, // NC
248 .gpio66 = GPIO_MODE_NATIVE, // NC
249 .gpio67 = GPIO_MODE_NATIVE, // NC
250 .gpio68 = GPIO_MODE_GPIO, // -INT_MIC_DTCT - input
251 .gpio69 = GPIO_MODE_GPIO, // mic enable bit - low enable - pulldown
252 .gpio70 = GPIO_MODE_GPIO, // -WWAN_DTCT - input
253 .gpio71 = GPIO_MODE_GPIO, // -USB_SUBCARD_DTCT - input
254 .gpio72 = GPIO_MODE_NATIVE, // BATLOW - input
255 .gpio73 = GPIO_MODE_NATIVE, // pullup
256 .gpio74 = GPIO_MODE_NATIVE, // pullup
257 .gpio75 = GPIO_MODE_NATIVE, // SML1DATA - EC_SDA2 - i/o
Nicolas Reinecke35d5ea92014-08-22 16:47:07 +0200258};
259
260const struct pch_gpio_set3 pch_gpio_set3_direction = {
261 .gpio64 = GPIO_DIR_OUTPUT,
262 .gpio65 = GPIO_DIR_OUTPUT,
263 .gpio66 = GPIO_DIR_OUTPUT,
264 .gpio67 = GPIO_DIR_OUTPUT,
265 .gpio68 = GPIO_DIR_INPUT,
266 .gpio69 = GPIO_DIR_INPUT,
267 .gpio70 = GPIO_DIR_INPUT,
268 .gpio71 = GPIO_DIR_INPUT,
269 .gpio72 = GPIO_DIR_INPUT,
270 .gpio73 = GPIO_DIR_INPUT,
271 .gpio74 = GPIO_DIR_INPUT,
272 .gpio75 = GPIO_DIR_INPUT,
273};
274
275const struct pch_gpio_set3 pch_gpio_set3_level = {
276 .gpio64 = GPIO_LEVEL_HIGH,
277 .gpio65 = GPIO_LEVEL_HIGH,
278 .gpio66 = GPIO_LEVEL_HIGH,
279 .gpio67 = GPIO_LEVEL_HIGH,
280 .gpio68 = GPIO_LEVEL_LOW,
281 .gpio69 = GPIO_LEVEL_LOW,
282 .gpio70 = GPIO_LEVEL_HIGH,
283 .gpio71 = GPIO_LEVEL_LOW,
284 .gpio72 = GPIO_LEVEL_HIGH,
285 .gpio73 = GPIO_LEVEL_HIGH,
286 .gpio74 = GPIO_LEVEL_HIGH,
287 .gpio75 = GPIO_LEVEL_HIGH,
288};
289
290const struct pch_gpio_map t520_gpio_map = {
291 .set1 = {
292 .mode = &pch_gpio_set1_mode,
293 .direction = &pch_gpio_set1_direction,
294 .level = &pch_gpio_set1_level,
295 .invert = &pch_gpio_set1_invert,
296 .blink = &pch_gpio_set1_blink,
297 },
298 .set2 = {
299 .mode = &pch_gpio_set2_mode,
300 .direction = &pch_gpio_set2_direction,
301 .level = &pch_gpio_set2_level,
302 },
303 .set3 = {
304 .mode = &pch_gpio_set3_mode,
305 .direction = &pch_gpio_set3_direction,
306 .level = &pch_gpio_set3_level,
307 },
308};
309#endif