blob: 876f96e162f04d4d91a07909f90324aa41f27880 [file] [log] [blame]
Angel Pons60ec3652020-04-03 01:22:13 +02001/* SPDX-License-Identifier: GPL-2.0-only */
Arthur Heymans62902ca2016-11-29 14:13:43 +01002
3#include <southbridge/intel/common/gpio.h>
4
5static const struct pch_gpio_set1 pch_gpio_set1_mode = {
6 .gpio0 = GPIO_MODE_GPIO,
7 .gpio6 = GPIO_MODE_GPIO,
8 .gpio7 = GPIO_MODE_GPIO,
9 .gpio8 = GPIO_MODE_GPIO,
10 .gpio9 = GPIO_MODE_GPIO,
11 .gpio10 = GPIO_MODE_GPIO,
12 .gpio12 = GPIO_MODE_GPIO,
13 .gpio13 = GPIO_MODE_GPIO,
14 .gpio14 = GPIO_MODE_GPIO,
15 .gpio15 = GPIO_MODE_GPIO,
16 .gpio16 = GPIO_MODE_GPIO,
17 .gpio18 = GPIO_MODE_GPIO,
18 .gpio19 = GPIO_MODE_GPIO,
19 .gpio20 = GPIO_MODE_GPIO,
20 .gpio21 = GPIO_MODE_GPIO,
21 .gpio24 = GPIO_MODE_GPIO,
22 .gpio25 = GPIO_MODE_GPIO,
23 .gpio26 = GPIO_MODE_GPIO,
24 .gpio27 = GPIO_MODE_GPIO,
25 .gpio28 = GPIO_MODE_GPIO,
26 .gpio29 = GPIO_MODE_GPIO,
27};
28
29static const struct pch_gpio_set1 pch_gpio_set1_direction = {
30 .gpio0 = GPIO_DIR_INPUT,
31 .gpio6 = GPIO_DIR_INPUT,
32 .gpio7 = GPIO_DIR_INPUT,
33 .gpio8 = GPIO_DIR_INPUT,
34 .gpio9 = GPIO_DIR_INPUT,
35 .gpio10 = GPIO_DIR_INPUT,
36 .gpio12 = GPIO_DIR_INPUT,
37 .gpio13 = GPIO_DIR_INPUT,
38 .gpio14 = GPIO_DIR_OUTPUT,
39 .gpio15 = GPIO_DIR_INPUT,
40 .gpio16 = GPIO_DIR_OUTPUT,
41 .gpio18 = GPIO_DIR_INPUT,
42 .gpio19 = GPIO_DIR_INPUT,
43 .gpio20 = GPIO_DIR_INPUT,
44 .gpio21 = GPIO_DIR_INPUT,
45 .gpio24 = GPIO_DIR_OUTPUT,
46 .gpio25 = GPIO_DIR_INPUT,
47 .gpio26 = GPIO_DIR_INPUT,
48 .gpio27 = GPIO_DIR_OUTPUT,
49 .gpio28 = GPIO_DIR_OUTPUT,
50 .gpio29 = GPIO_DIR_OUTPUT,
51};
52
53static const struct pch_gpio_set1 pch_gpio_set1_level = {
54 .gpio14 = GPIO_LEVEL_HIGH,
55 .gpio16 = GPIO_LEVEL_LOW,
56 .gpio24 = GPIO_LEVEL_LOW,
57 .gpio27 = GPIO_LEVEL_HIGH,
58 .gpio28 = GPIO_LEVEL_LOW,
59 .gpio29 = GPIO_LEVEL_HIGH,
60};
61
62static const struct pch_gpio_set1 pch_gpio_set1_invert = {
63 .gpio13 = GPIO_INVERT,
64 .gpio15 = GPIO_INVERT,
65};
66
67static const struct pch_gpio_set1 pch_gpio_set1_blink = {
68};
69
70static const struct pch_gpio_set2 pch_gpio_set2_mode = {
71 .gpio32 = GPIO_MODE_GPIO,
72 .gpio33 = GPIO_MODE_GPIO,
73 .gpio34 = GPIO_MODE_GPIO,
74 .gpio35 = GPIO_MODE_GPIO,
75 .gpio36 = GPIO_MODE_GPIO,
76 .gpio37 = GPIO_MODE_GPIO,
77 .gpio38 = GPIO_MODE_GPIO,
78 .gpio39 = GPIO_MODE_GPIO,
79};
80
81static const struct pch_gpio_set2 pch_gpio_set2_direction = {
82 .gpio32 = GPIO_DIR_INPUT,
83 .gpio33 = GPIO_DIR_INPUT,
84 .gpio34 = GPIO_DIR_INPUT,
85 .gpio35 = GPIO_DIR_INPUT,
86 .gpio36 = GPIO_DIR_INPUT,
87 .gpio37 = GPIO_DIR_INPUT,
88 .gpio38 = GPIO_DIR_OUTPUT,
89 .gpio39 = GPIO_DIR_INPUT,
90};
91
92static const struct pch_gpio_set2 pch_gpio_set2_level = {
93 .gpio38 = GPIO_LEVEL_HIGH,
94};
95
96const struct pch_gpio_map mainboard_gpio_map = {
97 .set1 = {
98 .mode = &pch_gpio_set1_mode,
99 .direction = &pch_gpio_set1_direction,
100 .level = &pch_gpio_set1_level,
101 .blink = &pch_gpio_set1_blink,
102 .invert = &pch_gpio_set1_invert,
103 },
104 .set2 = {
105 .mode = &pch_gpio_set2_mode,
106 .direction = &pch_gpio_set2_direction,
107 .level = &pch_gpio_set2_level,
108 },
109};