Gitiles
Code Review
Sign In
review.coreboot.org
/
coreboot
/
6f75dd0fd0c6a9eac570ead978a6da67d8e65aa7
/
.
/
src
/
soc
/
intel
/
alderlake
/
include
/
soc
tree: ff62a266f26457d874826ce4f8fd39ae934444ad [
path history
]
[
tgz
]
bootblock.h
cpu.h
crashlog.h
dptf.h
espi.h
gpe.h
gpio.h
gpio_defs.h
gpio_defs_pch_s.h
gpio_soc_defs.h
gpio_soc_defs_pch_s.h
hsphy.h
iomap.h
irq.h
itss.h
meminit.h
msr.h
nvs.h
p2sb.h
pci_devs.h
pcie.h
pcr_ids.h
pm.h
pmc.h
ramstage.h
romstage.h
serialio.h
smbus.h
soc_chip.h
systemagent.h
tcss.h
ufs.h
usb.h
vr_config.h