blob: 404b4db3b98dbce5072e946ea57d085c336ff732 [file] [log] [blame]
Arthur Heymansfbc508f2017-06-01 14:50:07 +02001/*
2 * This file is part of the coreboot project.
3 *
4 * Copyright (C) 2017 Arthur Heymans <arthur@aheymans.xyz>
5 *
6 * This program is free software; you can redistribute it and/or modify
7 * it under the terms of the GNU General Public License as published by
8 * the Free Software Foundation; version 2 of the License.
9 *
10 * This program is distributed in the hope that it will be useful,
11 * but WITHOUT ANY WARRANTY; without even the implied warranty of
12 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
13 * GNU General Public License for more details.
14 */
15
16#include <southbridge/intel/common/gpio.h>
17
18static const struct pch_gpio_set1 pch_gpio_set1_mode = {
19 .gpio0 = GPIO_MODE_GPIO,
20 .gpio6 = GPIO_MODE_GPIO,
21 .gpio7 = GPIO_MODE_GPIO,
22 .gpio8 = GPIO_MODE_GPIO,
23 .gpio9 = GPIO_MODE_GPIO,
24 .gpio10 = GPIO_MODE_GPIO,
25 .gpio12 = GPIO_MODE_GPIO,
26 .gpio13 = GPIO_MODE_GPIO,
27 .gpio14 = GPIO_MODE_GPIO,
28 .gpio15 = GPIO_MODE_GPIO,
29 .gpio16 = GPIO_MODE_GPIO,
30 .gpio18 = GPIO_MODE_GPIO,
31 .gpio20 = GPIO_MODE_GPIO,
32 .gpio22 = GPIO_MODE_GPIO,
33 .gpio23 = GPIO_MODE_GPIO,
34 .gpio24 = GPIO_MODE_GPIO,
35 .gpio25 = GPIO_MODE_GPIO,
36 .gpio26 = GPIO_MODE_GPIO,
37 .gpio27 = GPIO_MODE_GPIO,
38 .gpio28 = GPIO_MODE_GPIO,
39};
40
41static const struct pch_gpio_set1 pch_gpio_set1_direction = {
42 .gpio0 = GPIO_DIR_INPUT,
43 .gpio6 = GPIO_DIR_INPUT,
44 .gpio7 = GPIO_DIR_INPUT,
45 .gpio8 = GPIO_DIR_OUTPUT,
46 .gpio9 = GPIO_DIR_INPUT,
47 .gpio10 = GPIO_DIR_INPUT,
48 .gpio12 = GPIO_DIR_INPUT,
49 .gpio13 = GPIO_DIR_OUTPUT,
50 .gpio14 = GPIO_DIR_INPUT,
51 .gpio15 = GPIO_DIR_OUTPUT,
52 .gpio16 = GPIO_DIR_OUTPUT,
53 .gpio18 = GPIO_DIR_OUTPUT,
54 .gpio20 = GPIO_DIR_OUTPUT,
55 .gpio22 = GPIO_DIR_OUTPUT,
56 .gpio23 = GPIO_DIR_OUTPUT,
57 .gpio24 = GPIO_DIR_OUTPUT,
58 .gpio25 = GPIO_DIR_OUTPUT,
59 .gpio26 = GPIO_DIR_OUTPUT,
60 .gpio27 = GPIO_DIR_OUTPUT,
61 .gpio28 = GPIO_DIR_OUTPUT,
62};
63
64static const struct pch_gpio_set1 pch_gpio_set1_level = {
65 .gpio8 = GPIO_LEVEL_LOW,
66 .gpio13 = GPIO_LEVEL_HIGH,
67 .gpio15 = GPIO_LEVEL_LOW,
68 .gpio16 = GPIO_LEVEL_LOW,
69 .gpio18 = GPIO_LEVEL_HIGH,
70 .gpio20 = GPIO_LEVEL_HIGH,
71 .gpio22 = GPIO_LEVEL_LOW,
72 .gpio23 = GPIO_LEVEL_HIGH,
73 .gpio24 = GPIO_LEVEL_HIGH,
74 .gpio25 = GPIO_LEVEL_HIGH,
75 .gpio26 = GPIO_LEVEL_LOW,
76 .gpio27 = GPIO_LEVEL_LOW,
77 .gpio28 = GPIO_LEVEL_LOW,
78};
79
80static const struct pch_gpio_set1 pch_gpio_set1_invert = {
81 .gpio0 = GPIO_INVERT,
82 .gpio6 = GPIO_INVERT,
83 .gpio7 = GPIO_INVERT,
84 .gpio12 = GPIO_INVERT,
85};
86
87static const struct pch_gpio_set1 pch_gpio_set1_blink = {
88};
89
90static const struct pch_gpio_set2 pch_gpio_set2_mode = {
91 .gpio32 = GPIO_MODE_GPIO,
92 .gpio33 = GPIO_MODE_GPIO,
93 .gpio34 = GPIO_MODE_GPIO,
94 .gpio38 = GPIO_MODE_GPIO,
95 .gpio39 = GPIO_MODE_GPIO,
96};
97
98static const struct pch_gpio_set2 pch_gpio_set2_direction = {
99 .gpio32 = GPIO_DIR_OUTPUT,
100 .gpio33 = GPIO_DIR_OUTPUT,
101 .gpio34 = GPIO_DIR_OUTPUT,
102 .gpio38 = GPIO_DIR_INPUT,
103 .gpio39 = GPIO_DIR_INPUT,
104};
105
106static const struct pch_gpio_set2 pch_gpio_set2_level = {
107 .gpio32 = GPIO_LEVEL_HIGH,
108 .gpio33 = GPIO_LEVEL_HIGH,
109 .gpio34 = GPIO_LEVEL_HIGH,
110};
111
112const struct pch_gpio_map mainboard_gpio_map = {
113 .set1 = {
114 .mode = &pch_gpio_set1_mode,
115 .direction = &pch_gpio_set1_direction,
116 .level = &pch_gpio_set1_level,
117 .blink = &pch_gpio_set1_blink,
118 .invert = &pch_gpio_set1_invert,
119 },
120 .set2 = {
121 .mode = &pch_gpio_set2_mode,
122 .direction = &pch_gpio_set2_direction,
123 .level = &pch_gpio_set2_level,
124 },
125};