blob: 38e01003df1a2f9b0643ac147229e5e4475dde06 [file] [log] [blame]
Arthur Heymans62902ca2016-11-29 14:13:43 +01001/*
2 * This file is part of the coreboot project.
3 *
4 * Copyright (C) 2016 Arthur Heymans <arthur@aheymans.xyz>
5 *
6 * This program is free software; you can redistribute it and/or modify
7 * it under the terms of the GNU General Public License as published by
8 * the Free Software Foundation; version 2 of the License.
9 *
10 * This program is distributed in the hope that it will be useful,
11 * but WITHOUT ANY WARRANTY; without even the implied warranty of
12 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
13 * GNU General Public License for more details.
14 */
15
16#include <southbridge/intel/common/gpio.h>
17
18static const struct pch_gpio_set1 pch_gpio_set1_mode = {
19 .gpio0 = GPIO_MODE_GPIO,
20 .gpio6 = GPIO_MODE_GPIO,
21 .gpio7 = GPIO_MODE_GPIO,
22 .gpio8 = GPIO_MODE_GPIO,
23 .gpio9 = GPIO_MODE_GPIO,
24 .gpio10 = GPIO_MODE_GPIO,
25 .gpio12 = GPIO_MODE_GPIO,
26 .gpio13 = GPIO_MODE_GPIO,
27 .gpio14 = GPIO_MODE_GPIO,
28 .gpio15 = GPIO_MODE_GPIO,
29 .gpio16 = GPIO_MODE_GPIO,
30 .gpio18 = GPIO_MODE_GPIO,
31 .gpio20 = GPIO_MODE_GPIO,
32 .gpio24 = GPIO_MODE_GPIO,
33 .gpio25 = GPIO_MODE_GPIO,
34 .gpio26 = GPIO_MODE_GPIO,
35 .gpio27 = GPIO_MODE_GPIO,
36 .gpio28 = GPIO_MODE_GPIO,
37};
38
39static const struct pch_gpio_set1 pch_gpio_set1_direction = {
40 .gpio0 = GPIO_DIR_INPUT,
41 .gpio6 = GPIO_DIR_INPUT,
42 .gpio7 = GPIO_DIR_INPUT,
43 .gpio8 = GPIO_DIR_INPUT,
44 .gpio9 = GPIO_DIR_INPUT,
45 .gpio10 = GPIO_DIR_INPUT,
46 .gpio12 = GPIO_DIR_INPUT,
47 .gpio13 = GPIO_DIR_INPUT,
48 .gpio14 = GPIO_DIR_INPUT,
49 .gpio15 = GPIO_DIR_INPUT,
50 .gpio16 = GPIO_DIR_OUTPUT,
51 .gpio18 = GPIO_DIR_OUTPUT,
52 .gpio20 = GPIO_DIR_OUTPUT,
53 .gpio24 = GPIO_DIR_OUTPUT,
54 .gpio25 = GPIO_DIR_OUTPUT,
55 .gpio26 = GPIO_DIR_OUTPUT,
56 .gpio27 = GPIO_DIR_OUTPUT,
57 .gpio28 = GPIO_DIR_OUTPUT,
58};
59
60static const struct pch_gpio_set1 pch_gpio_set1_level = {
61 .gpio16 = GPIO_LEVEL_LOW,
62 .gpio18 = GPIO_LEVEL_HIGH,
63 .gpio20 = GPIO_LEVEL_HIGH,
64 .gpio24 = GPIO_LEVEL_LOW,
65 .gpio25 = GPIO_LEVEL_HIGH,
66 .gpio26 = GPIO_LEVEL_LOW,
67 .gpio27 = GPIO_LEVEL_LOW,
68 .gpio28 = GPIO_LEVEL_LOW,
69};
70
71static const struct pch_gpio_set1 pch_gpio_set1_invert = {
72 .gpio0 = GPIO_INVERT,
73 .gpio6 = GPIO_INVERT,
74 .gpio7 = GPIO_INVERT,
75 .gpio8 = GPIO_INVERT,
76 .gpio12 = GPIO_INVERT,
77 .gpio13 = GPIO_INVERT,
78};
79
80static const struct pch_gpio_set1 pch_gpio_set1_blink = {
81};
82
83static const struct pch_gpio_set2 pch_gpio_set2_mode = {
84 .gpio32 = GPIO_MODE_GPIO,
85 .gpio33 = GPIO_MODE_GPIO,
86 .gpio34 = GPIO_MODE_GPIO,
87 .gpio38 = GPIO_MODE_GPIO,
88 .gpio39 = GPIO_MODE_GPIO,
89};
90
91static const struct pch_gpio_set2 pch_gpio_set2_direction = {
92 .gpio32 = GPIO_DIR_OUTPUT,
93 .gpio33 = GPIO_DIR_OUTPUT,
94 .gpio34 = GPIO_DIR_OUTPUT,
95 .gpio38 = GPIO_DIR_INPUT,
96 .gpio39 = GPIO_DIR_INPUT,
97};
98
99static const struct pch_gpio_set2 pch_gpio_set2_level = {
100 .gpio32 = GPIO_LEVEL_LOW,
101 .gpio33 = GPIO_LEVEL_HIGH,
102 .gpio34 = GPIO_LEVEL_LOW,
103};
104
105const struct pch_gpio_map mainboard_gpio_map = {
106 .set1 = {
107 .mode = &pch_gpio_set1_mode,
108 .direction = &pch_gpio_set1_direction,
109 .level = &pch_gpio_set1_level,
110 .blink = &pch_gpio_set1_blink,
111 .invert = &pch_gpio_set1_invert,
112 },
113 .set2 = {
114 .mode = &pch_gpio_set2_mode,
115 .direction = &pch_gpio_set2_direction,
116 .level = &pch_gpio_set2_level,
117 },
118};