amd/olivehillplus/4.0-6958-gea8f3b4/2014-09-24T05:58:25Z
[board-status.git] / samsung / stumpy / 4.0-5307-g74230c3-dirty / 2014-01-21T04:39:46Z / coreboot_console.txt
1 \r
2 \r
3 coreboot-4.0-5307-g74230c3 Mon Jan 20 13:40:20 CST 2014 starting...\r
4 Setting up static southbridge registers... done.\r
5 Disabling Watchdog reboot... done.\r
6 Setting up static northbridge registers... done.\r
7 Initializing Graphics...\r
8 Back from sandybridge_early_initialization()\r
9 SMBus controller enabled.\r
10 CPU id(206a7): Intel(R) Core(TM) i5-2450M CPU @ 2.50GHz\r
11 AES supported, TXT NOT supported, VT supported\r
12 PCH type: Unknown, device id: 1c49, rev id 5\r
13 Intel ME early init\r
14 Intel ME firmware is ready\r
15 ME: Requested 8MB UMA\r
16 Starting UEFI PEI System Agent\r
17 Read scrambler seed    0x000027ce from CMOS 0x98\r
18 Read S3 scrambler seed 0x0000bfba from CMOS 0x9c\r
19 find_current_mrc_cache_local: picked entry 0 from cache block\r
20 prepare_mrc_cache: at fff80010, size bb0 checksum ebee\r
21 System Agent: Starting up...\r
22 System Agent: Initializing PCH\r
23 System Agent: Initializing PCH (SMBUS)\r
24 System Agent: Initializing PCH (USB)\r
25 System Agent: Initializing PCH (SA Init)\r
26 SA PciExpress skipped (pcie_init is 0)\r
27 System Agent: Initializing PCH (Me UMA)\r
28 System Agent: Initializing Memory\r
29 System Agent: Done.\r
30 System Agent Version 1.2.2 Build 0\r
31 ME: Sending Init Done with status: 0, UMA base: 0x0ff8\r
32 ME: Requested BIOS Action: Continue to boot\r
33 ME: FW Partition Table      : OK\r
34 ME: Bringup Loader Failure  : NO\r
35 ME: Firmware Init Complete  : YES\r
36 ME: Manufacturing Mode      : YES\r
37 ME: Boot Options Present    : NO\r
38 ME: Update In Progress      : NO\r
39 ME: Current Working State   : Normal\r
40 ME: Current Operation State : M0 with UMA\r
41 ME: Current Operation Mode  : Normal\r
42 ME: Error Code              : No Error\r
43 ME: Progress Phase          : Host Communication\r
44 ME: Power Management Event  : Clean Moff->Mx wake\r
45 ME: Progress Phase State    : Host communication established\r
46 memcfg DDR3 clock 1333 MHz\r
47 memcfg channel assignment: A: 0, B  1, C  2\r
48 memcfg channel[0] config (00600008):\r
49    ECC inactive\r
50    enhanced interleave mode on\r
51    rank interleave on\r
52    DIMMA 2048 MB width x8 single rank, selected\r
53    DIMMB 0 MB width x8 single rank\r
54 memcfg channel[1] config (00600008):\r
55    ECC inactive\r
56    enhanced interleave mode on\r
57    rank interleave on\r
58    DIMMA 2048 MB width x8 single rank, selected\r
59    DIMMB 0 MB width x8 single rank\r
60 CBMEM region aced0000-acffffff (cbmem_reinit)\r
61 CBMEM region aced0000-acffffff (cbmem_init)\r
62 Adding CBMEM entry as no. 1\r
63 Adding CBMEM entry as no. 2\r
64 Adding CBMEM entry as no. 3\r
65 Adding CBMEM entry as no. 4\r
66 Adding CBMEM entry as no. 5\r
67 Relocate MRC DATA from ff7e3237 to acee0800 (2992 bytes)\r
68 Save scrambler seed    0x000063bd to CMOS 0x98\r
69 Save s3 scrambler seed 0x000027ce to CMOS 0x9c\r
70 Loading image.\r
71 CBFS: loading stage fallback/coreboot_ram @ 0x100000 (438336 bytes), entry @ 0x100000\r
72 Jumping to image.\r
73 EHCI debug port found in CBMEM.\r
74 coreboot-4.0-5307-g74230c3 Mon Jan 20 13:40:20 CST 2014 booting...\r
75 Enumerating buses...\r
76 Show all devs...Before device enumeration.\r
77 Root Device: enabled 1\r
78 CPU_CLUSTER: 0: enabled 1\r
79 APIC: 00: enabled 1\r
80 APIC: acac: enabled 0\r
81 DOMAIN: 0000: enabled 1\r
82 PCI: 00:00.0: enabled 1\r
83 PCI: 00:02.0: enabled 1\r
84 PCI: 00:16.0: enabled 1\r
85 PCI: 00:16.1: enabled 0\r
86 PCI: 00:16.2: enabled 0\r
87 PCI: 00:16.3: enabled 0\r
88 PCI: 00:19.0: enabled 0\r
89 PCI: 00:1a.0: enabled 1\r
90 PCI: 00:1b.0: enabled 1\r
91 PCI: 00:1c.0: enabled 1\r
92 PCI: 00:1c.1: enabled 0\r
93 PCI: 00:1c.2: enabled 1\r
94 PCI: 00:1c.3: enabled 1\r
95 PCI: 00:1c.4: enabled 0\r
96 PCI: 00:1c.5: enabled 0\r
97 PCI: 00:1c.6: enabled 0\r
98 PCI: 00:1c.7: enabled 0\r
99 PCI: 00:1d.0: enabled 1\r
100 PCI: 00:1e.0: enabled 0\r
101 PCI: 00:1f.0: enabled 1\r
102 PNP: 002e.0: enabled 0\r
103 PNP: 002e.1: enabled 1\r
104 PNP: 002e.4: enabled 1\r
105 PNP: 002e.7: enabled 1\r
106 PNP: 002e.5: enabled 1\r
107 PNP: 002e.6: enabled 1\r
108 PNP: 002e.a: enabled 0\r
109 PCI: 00:1f.2: enabled 1\r
110 PCI: 00:1f.3: enabled 1\r
111 PCI: 00:1f.5: enabled 0\r
112 PCI: 00:1f.6: enabled 1\r
113 Compare with tree...\r
114 Root Device: enabled 1\r
115  CPU_CLUSTER: 0: enabled 1\r
116   APIC: 00: enabled 1\r
117   APIC: acac: enabled 0\r
118  DOMAIN: 0000: enabled 1\r
119   PCI: 00:00.0: enabled 1\r
120   PCI: 00:02.0: enabled 1\r
121   PCI: 00:16.0: enabled 1\r
122   PCI: 00:16.1: enabled 0\r
123   PCI: 00:16.2: enabled 0\r
124   PCI: 00:16.3: enabled 0\r
125   PCI: 00:19.0: enabled 0\r
126   PCI: 00:1a.0: enabled 1\r
127   PCI: 00:1b.0: enabled 1\r
128   PCI: 00:1c.0: enabled 1\r
129   PCI: 00:1c.1: enabled 0\r
130   PCI: 00:1c.2: enabled 1\r
131   PCI: 00:1c.3: enabled 1\r
132   PCI: 00:1c.4: enabled 0\r
133   PCI: 00:1c.5: enabled 0\r
134   PCI: 00:1c.6: enabled 0\r
135   PCI: 00:1c.7: enabled 0\r
136   PCI: 00:1d.0: enabled 1\r
137   PCI: 00:1e.0: enabled 0\r
138   PCI: 00:1f.0: enabled 1\r
139    PNP: 002e.0: enabled 0\r
140    PNP: 002e.1: enabled 1\r
141    PNP: 002e.4: enabled 1\r
142    PNP: 002e.7: enabled 1\r
143    PNP: 002e.5: enabled 1\r
144    PNP: 002e.6: enabled 1\r
145    PNP: 002e.a: enabled 0\r
146   PCI: 00:1f.2: enabled 1\r
147   PCI: 00:1f.3: enabled 1\r
148   PCI: 00:1f.5: enabled 0\r
149   PCI: 00:1f.6: enabled 1\r
150 scan_static_bus for Root Device\r
151 CPU_CLUSTER: 0 enabled\r
152 DOMAIN: 0000 enabled\r
153 DOMAIN: 0000 scanning...\r
154 PCI: pci_scan_bus for bus 00\r
155 PCI: 00:00.0 [8086/0104] ops\r
156 Normal boot.\r
157 PCI: 00:00.0 [8086/0104] enabled\r
158 PCI: 00:02.0 [8086/0000] ops\r
159 PCI: 00:02.0 [8086/0126] enabled\r
160 PCI: 00:16.0 [8086/1c3a] bus ops\r
161 PCI: 00:16.0 [8086/1c3a] enabled\r
162 PCI: 00:16.1: Disabling device\r
163 PCI: 00:16.1 [8086/1c3b] disabled No operations\r
164 PCI: 00:16.2: Disabling device\r
165 PCI: 00:16.2 [8086/1c3c] disabled No operations\r
166 PCI: 00:16.3: Disabling device\r
167 PCI: 00:16.3 [8086/1c3d] disabled No operations\r
168 PCI: 00:19.0: Disabling device\r
169 PCI: 00:1a.0 [8086/0000] ops\r
170 PCI: 00:1a.0 [8086/1c2d] enabled\r
171 PCI: 00:1b.0 [8086/0000] ops\r
172 PCI: 00:1b.0 [8086/1c20] enabled\r
173 PCI: 00:1c.0 [8086/0000] bus ops\r
174 PCI: 00:1c.0 [8086/1c10] enabled\r
175 PCI: 00:1c.1: Disabling device\r
176 PCI: 00:1c.2 [8086/0000] bus ops\r
177 PCI: 00:1c.2 [8086/1c14] enabled\r
178 PCI: 00:1c.3 [8086/0000] bus ops\r
179 PCI: 00:1c.3 [8086/1c16] enabled\r
180 PCI: 00:1c.4: Disabling device\r
181 PCI: 00:1c.4: check set enabled\r
182 PCI: 00:1c.5: Disabling device\r
183 PCI: 00:1c.6: Disabling device\r
184 PCI: 00:1c.7: Disabling device\r
185 PCH: RPFN 0x76543210 -> 0xfedc3290\r
186 PCI: 00:1d.0 [8086/0000] ops\r
187 PCI: 00:1d.0 [8086/1c26] enabled\r
188 PCI: 00:1e.0: Disabling device\r
189 PCI: 00:1e.0 [8086/2448] bus ops\r
190 PCI: 00:1e.0 [8086/2448] disabled\r
191 PCI: 00:1f.0 [8086/0000] bus ops\r
192 PCI: 00:1f.0 [8086/1c49] enabled\r
193 PCI: 00:1f.2 [8086/0000] ops\r
194 PCI: 00:1f.2 [8086/1c01] enabled\r
195 PCI: 00:1f.3 [8086/0000] bus ops\r
196 PCI: 00:1f.3 [8086/1c22] enabled\r
197 PCI: 00:1f.5: Disabling device\r
198 PCI: 00:1f.6 [8086/1c24] enabled\r
199 scan_static_bus for PCI: 00:16.0\r
200 scan_static_bus for PCI: 00:16.0 done\r
201 do_pci_scan_bridge for PCI: 00:1c.0\r
202 PCI: pci_scan_bus for bus 01\r
203 PCI: 01:00.0 [168c/0030] enabled\r
204 PCI: pci_scan_bus returning with max=001\r
205 Capability: type 0x01 @ 0x40\r
206 Capability: type 0x05 @ 0x50\r
207 Capability: type 0x10 @ 0x70\r
208 Capability: type 0x10 @ 0x40\r
209 Enabling Common Clock Configuration\r
210 ASPM: Enabled L0s and L1\r
211 do_pci_scan_bridge returns max 1\r
212 do_pci_scan_bridge for PCI: 00:1c.2\r
213 PCI: pci_scan_bus for bus 02\r
214 PCI: pci_scan_bus returning with max=002\r
215 do_pci_scan_bridge returns max 2\r
216 do_pci_scan_bridge for PCI: 00:1c.3\r
217 PCI: pci_scan_bus for bus 03\r
218 PCI: 03:00.0 [10ec/8168] enabled\r
219 PCI: pci_scan_bus returning with max=003\r
220 Capability: type 0x01 @ 0x40\r
221 Capability: type 0x05 @ 0x50\r
222 Capability: type 0x10 @ 0x70\r
223 Capability: type 0x10 @ 0x40\r
224 Enabling Common Clock Configuration\r
225 ASPM: Enabled L1\r
226 do_pci_scan_bridge returns max 3\r
227 scan_static_bus for PCI: 00:1f.0\r
228 PNP: 002e.0 disabled\r
229 PNP: 002e.1 enabled\r
230 PNP: 002e.4 enabled\r
231 PNP: 002e.7 enabled\r
232 PNP: 002e.5 enabled\r
233 PNP: 002e.6 enabled\r
234 PNP: 002e.a disabled\r
235 scan_static_bus for PCI: 00:1f.0 done\r
236 scan_static_bus for PCI: 00:1f.3\r
237 scan_static_bus for PCI: 00:1f.3 done\r
238 PCI: pci_scan_bus returning with max=003\r
239 scan_static_bus for Root Device done\r
240 done\r
241 found VGA at PCI: 00:02.0\r
242 Setting up VGA for PCI: 00:02.0\r
243 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
244 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
245 Allocating resources...\r
246 Reading resources...\r
247 Root Device read_resources bus 0 link: 0\r
248 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
249 APIC: 00 missing read_resources\r
250 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
251 DOMAIN: 0000 read_resources bus 0 link: 0\r
252 Adding PCIe enhanced config space BAR 0xf0000000-0xf4000000.\r
253 More than one caller of pci_ehci_read_resources from PCI: 00:1a.0\r
254 PCI: 00:1c.0 read_resources bus 1 link: 0\r
255 PCI: 00:1c.0 read_resources bus 1 link: 0 done\r
256 PCI: 00:1c.2 read_resources bus 2 link: 0\r
257 PCI: 00:1c.2 read_resources bus 2 link: 0 done\r
258 PCI: 00:1c.3 read_resources bus 3 link: 0\r
259 PCI: 00:1c.3 read_resources bus 3 link: 0 done\r
260 PCI: 00:1d.0 EHCI BAR hook registered\r
261 PCI: 00:1f.0 read_resources bus 0 link: 0\r
262 PCI: 00:1f.0 read_resources bus 0 link: 0 done\r
263 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
264 Root Device read_resources bus 0 link: 0 done\r
265 Done reading resources.\r
266 Show resources in subtree (Root Device)...After reading.\r
267  Root Device child on link 0 CPU_CLUSTER: 0\r
268   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
269    APIC: 00\r
270    APIC: acac\r
271   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
272   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
273   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
274    PCI: 00:00.0\r
275    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
276    PCI: 00:02.0\r
277    PCI: 00:02.0 resource base 0 size 400000 align 22 gran 22 limit ffffffffffffffff flags 201 index 10\r
278    PCI: 00:02.0 resource base 0 size 10000000 align 28 gran 28 limit ffffffffffffffff flags 101201 index 18\r
279    PCI: 00:02.0 resource base 0 size 40 align 6 gran 6 limit ffff flags 100 index 20\r
280    PCI: 00:16.0\r
281    PCI: 00:16.0 resource base 0 size 10 align 4 gran 4 limit ffffffffffffffff flags 201 index 10\r
282    PCI: 00:16.1\r
283    PCI: 00:16.2\r
284    PCI: 00:16.3\r
285    PCI: 00:19.0\r
286    PCI: 00:1a.0\r
287    PCI: 00:1a.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
288    PCI: 00:1b.0\r
289    PCI: 00:1b.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
290    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
291    PCI: 00:1c.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
292    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
293    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
294     PCI: 01:00.0\r
295     PCI: 01:00.0 resource base 0 size 20000 align 17 gran 17 limit ffffffffffffffff flags 201 index 10\r
296     PCI: 01:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffff flags 2200 index 30\r
297    PCI: 00:1c.1\r
298    PCI: 00:1c.2\r
299    PCI: 00:1c.2 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
300    PCI: 00:1c.2 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
301    PCI: 00:1c.2 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
302    PCI: 00:1c.3 child on link 0 PCI: 03:00.0\r
303    PCI: 00:1c.3 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
304    PCI: 00:1c.3 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
305    PCI: 00:1c.3 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
306     PCI: 03:00.0\r
307     PCI: 03:00.0 resource base 0 size 100 align 8 gran 8 limit ffff flags 100 index 10\r
308     PCI: 03:00.0 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 1201 index 18\r
309     PCI: 03:00.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 1201 index 20\r
310    PCI: 00:1c.4\r
311    PCI: 00:1c.5\r
312    PCI: 00:1c.6\r
313    PCI: 00:1c.7\r
314    PCI: 00:1d.0\r
315    PCI: 00:1d.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
316    PCI: 00:1e.0\r
317    PCI: 00:1f.0 child on link 0 PNP: 002e.0\r
318    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
319    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
320    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
321     PNP: 002e.0\r
322     PNP: 002e.0 resource base 0 size 8 align 3 gran 3 limit fff flags 100 index 60\r
323     PNP: 002e.0 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70\r
324     PNP: 002e.1\r
325     PNP: 002e.1 resource base 2f8 size 8 align 3 gran 3 limit fff flags c0000100 index 60\r
326     PNP: 002e.1 resource base 4 size 1 align 0 gran 0 limit 0 flags c0000400 index 70\r
327     PNP: 002e.4\r
328     PNP: 002e.4 resource base 700 size 8 align 3 gran 3 limit fff flags c0000100 index 60\r
329     PNP: 002e.4 resource base 710 size 4 align 2 gran 2 limit fff flags c0000100 index 62\r
330     PNP: 002e.4 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70\r
331     PNP: 002e.7\r
332     PNP: 002e.7 resource base 720 size 1 align 0 gran 0 limit ffffffff flags c0000100 index 60\r
333     PNP: 002e.7 resource base 730 size 8 align 3 gran 3 limit fff flags c0000100 index 62\r
334     PNP: 002e.5\r
335     PNP: 002e.5 resource base 60 size 1 align 0 gran 0 limit ffffffff flags c0000100 index 60\r
336     PNP: 002e.5 resource base 64 size 1 align 0 gran 0 limit ffffffff flags c0000100 index 62\r
337     PNP: 002e.5 resource base 1 size 1 align 0 gran 0 limit 0 flags c0000400 index 70\r
338     PNP: 002e.6\r
339     PNP: 002e.6 resource base c size 1 align 0 gran 0 limit 0 flags c0000400 index 70\r
340     PNP: 002e.a\r
341     PNP: 002e.a resource base 0 size 8 align 3 gran 3 limit fff flags 100 index 60\r
342     PNP: 002e.a resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70\r
343    PCI: 00:1f.2\r
344    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
345    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
346    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
347    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
348    PCI: 00:1f.2 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 20\r
349    PCI: 00:1f.2 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
350    PCI: 00:1f.3\r
351    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
352    PCI: 00:1f.3 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
353    PCI: 00:1f.5\r
354    PCI: 00:1f.6\r
355    PCI: 00:1f.6 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 201 index 10\r
356 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
357 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
358 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
359 PCI: 00:1c.2 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
360 PCI: 00:1c.2 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
361 PCI: 00:1c.3 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
362 PCI: 03:00.0 10 *  [0x0 - 0xff] io\r
363 PCI: 00:1c.3 compute_resources_io: base: 100 size: 1000 align: 12 gran: 12 limit: ffff done\r
364 PCI: 00:1c.3 1c *  [0x0 - 0xfff] io\r
365 PCI: 00:02.0 20 *  [0x1000 - 0x103f] io\r
366 PCI: 00:1f.2 20 *  [0x1040 - 0x105f] io\r
367 PCI: 00:1f.2 10 *  [0x1060 - 0x1067] io\r
368 PCI: 00:1f.2 18 *  [0x1068 - 0x106f] io\r
369 PCI: 00:1f.2 14 *  [0x1070 - 0x1073] io\r
370 PCI: 00:1f.2 1c *  [0x1074 - 0x1077] io\r
371 DOMAIN: 0000 compute_resources_io: base: 1078 size: 1078 align: 12 gran: 0 limit: ffff done\r
372 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
373 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
374 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
375 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
376 PCI: 01:00.0 10 *  [0x0 - 0x1ffff] mem\r
377 PCI: 01:00.0 30 *  [0x20000 - 0x2ffff] mem\r
378 PCI: 00:1c.0 compute_resources_mem: base: 30000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
379 PCI: 00:1c.2 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
380 PCI: 00:1c.2 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
381 PCI: 00:1c.2 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
382 PCI: 00:1c.2 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
383 PCI: 00:1c.3 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
384 PCI: 03:00.0 20 *  [0x0 - 0x3fff] prefmem\r
385 PCI: 03:00.0 18 *  [0x4000 - 0x4fff] prefmem\r
386 PCI: 00:1c.3 compute_resources_prefmem: base: 5000 size: 100000 align: 20 gran: 20 limit: ffffffffffffffff done\r
387 PCI: 00:1c.3 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
388 PCI: 00:1c.3 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
389 PCI: 00:02.0 18 *  [0x0 - 0xfffffff] prefmem\r
390 PCI: 00:02.0 10 *  [0x10000000 - 0x103fffff] mem\r
391 PCI: 00:1c.0 20 *  [0x10400000 - 0x104fffff] mem\r
392 PCI: 00:1c.3 24 *  [0x10500000 - 0x105fffff] prefmem\r
393 PCI: 00:1b.0 10 *  [0x10600000 - 0x10603fff] mem\r
394 PCI: 00:1f.6 10 *  [0x10604000 - 0x10604fff] mem\r
395 PCI: 00:1f.2 24 *  [0x10605000 - 0x106057ff] mem\r
396 PCI: 00:1a.0 10 *  [0x10605800 - 0x10605bff] mem\r
397 PCI: 00:1d.0 10 *  [0x10605c00 - 0x10605fff] mem\r
398 PCI: 00:1f.3 10 *  [0x10606000 - 0x106060ff] mem\r
399 PCI: 00:16.0 10 *  [0x10606100 - 0x1060610f] mem\r
400 DOMAIN: 0000 compute_resources_mem: base: 10606110 size: 10606110 align: 28 gran: 0 limit: ffffffff done\r
401 avoid_fixed_resources: DOMAIN: 0000\r
402 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
403 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
404 constrain_resources: DOMAIN: 0000\r
405 constrain_resources: PCI: 00:00.0\r
406 constrain_resources: PCI: 00:02.0\r
407 constrain_resources: PCI: 00:16.0\r
408 constrain_resources: PCI: 00:1a.0\r
409 constrain_resources: PCI: 00:1b.0\r
410 constrain_resources: PCI: 00:1c.0\r
411 constrain_resources: PCI: 01:00.0\r
412 constrain_resources: PCI: 00:1c.2\r
413 constrain_resources: PCI: 00:1c.3\r
414 constrain_resources: PCI: 03:00.0\r
415 constrain_resources: PCI: 00:1d.0\r
416 constrain_resources: PCI: 00:1f.0\r
417 constrain_resources: PNP: 002e.1\r
418 constrain_resources: PNP: 002e.4\r
419 constrain_resources: PNP: 002e.7\r
420 constrain_resources: PNP: 002e.5\r
421 constrain_resources: PNP: 002e.6\r
422 constrain_resources: PCI: 00:1f.2\r
423 constrain_resources: PCI: 00:1f.3\r
424 constrain_resources: PCI: 00:1f.6\r
425 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
426         lim->base 00001000 lim->limit 0000ffff\r
427 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
428         lim->base 00000000 lim->limit efffffff\r
429 Setting resources...\r
430 DOMAIN: 0000 allocate_resources_io: base:1000 size:1078 align:12 gran:0 limit:ffff\r
431 Assigned: PCI: 00:1c.3 1c *  [0x1000 - 0x1fff] io\r
432 Assigned: PCI: 00:02.0 20 *  [0x2000 - 0x203f] io\r
433 Assigned: PCI: 00:1f.2 20 *  [0x2040 - 0x205f] io\r
434 Assigned: PCI: 00:1f.2 10 *  [0x2060 - 0x2067] io\r
435 Assigned: PCI: 00:1f.2 18 *  [0x2068 - 0x206f] io\r
436 Assigned: PCI: 00:1f.2 14 *  [0x2070 - 0x2073] io\r
437 Assigned: PCI: 00:1f.2 1c *  [0x2074 - 0x2077] io\r
438 DOMAIN: 0000 allocate_resources_io: next_base: 2078 size: 1078 align: 12 gran: 0 done\r
439 PCI: 00:1c.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
440 PCI: 00:1c.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
441 PCI: 00:1c.2 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
442 PCI: 00:1c.2 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
443 PCI: 00:1c.3 allocate_resources_io: base:1000 size:1000 align:12 gran:12 limit:ffff\r
444 Assigned: PCI: 03:00.0 10 *  [0x1000 - 0x10ff] io\r
445 PCI: 00:1c.3 allocate_resources_io: next_base: 1100 size: 1000 align: 12 gran: 12 done\r
446 DOMAIN: 0000 allocate_resources_mem: base:d0000000 size:10606110 align:28 gran:0 limit:efffffff\r
447 Assigned: PCI: 00:02.0 18 *  [0xd0000000 - 0xdfffffff] prefmem\r
448 Assigned: PCI: 00:02.0 10 *  [0xe0000000 - 0xe03fffff] mem\r
449 Assigned: PCI: 00:1c.0 20 *  [0xe0400000 - 0xe04fffff] mem\r
450 Assigned: PCI: 00:1c.3 24 *  [0xe0500000 - 0xe05fffff] prefmem\r
451 Assigned: PCI: 00:1b.0 10 *  [0xe0600000 - 0xe0603fff] mem\r
452 Assigned: PCI: 00:1f.6 10 *  [0xe0604000 - 0xe0604fff] mem\r
453 Assigned: PCI: 00:1f.2 24 *  [0xe0605000 - 0xe06057ff] mem\r
454 Assigned: PCI: 00:1a.0 10 *  [0xe0605800 - 0xe0605bff] mem\r
455 Assigned: PCI: 00:1d.0 10 *  [0xe0605c00 - 0xe0605fff] mem\r
456 Assigned: PCI: 00:1f.3 10 *  [0xe0606000 - 0xe06060ff] mem\r
457 Assigned: PCI: 00:16.0 10 *  [0xe0606100 - 0xe060610f] mem\r
458 DOMAIN: 0000 allocate_resources_mem: next_base: e0606110 size: 10606110 align: 28 gran: 0 done\r
459 PCI: 00:1c.0 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
460 PCI: 00:1c.0 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
461 PCI: 00:1c.0 allocate_resources_mem: base:e0400000 size:100000 align:20 gran:20 limit:efffffff\r
462 Assigned: PCI: 01:00.0 10 *  [0xe0400000 - 0xe041ffff] mem\r
463 Assigned: PCI: 01:00.0 30 *  [0xe0420000 - 0xe042ffff] mem\r
464 PCI: 00:1c.0 allocate_resources_mem: next_base: e0430000 size: 100000 align: 20 gran: 20 done\r
465 PCI: 00:1c.2 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
466 PCI: 00:1c.2 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
467 PCI: 00:1c.2 allocate_resources_mem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
468 PCI: 00:1c.2 allocate_resources_mem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
469 PCI: 00:1c.3 allocate_resources_prefmem: base:e0500000 size:100000 align:20 gran:20 limit:efffffff\r
470 Assigned: PCI: 03:00.0 20 *  [0xe0500000 - 0xe0503fff] prefmem\r
471 Assigned: PCI: 03:00.0 18 *  [0xe0504000 - 0xe0504fff] prefmem\r
472 PCI: 00:1c.3 allocate_resources_prefmem: next_base: e0505000 size: 100000 align: 20 gran: 20 done\r
473 PCI: 00:1c.3 allocate_resources_mem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
474 PCI: 00:1c.3 allocate_resources_mem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
475 Root Device assign_resources, bus 0 link: 0\r
476 TOUUD 0x14fe00000 TOLUD 0xafa00000 TOM 0x100000000\r
477 MEBASE 0xff800000\r
478 IGD decoded, subtracting 32M UMA and 2M GTT\r
479 TSEG base 0xad000000 size 8M\r
480 Available memory below 4GB: 2768M\r
481 Available memory above 4GB: 1278M\r
482 Adding PCIe config bar base=0xf0000000 size=0x4000000\r
483 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
484 PCI: 00:00.0 cf <- [0x00f0000000 - 0x00f3ffffff] size 0x04000000 gran 0x00 mem<mmconfig>\r
485 PCI: 00:02.0 10 <- [0x00e0000000 - 0x00e03fffff] size 0x00400000 gran 0x16 mem64\r
486 PCI: 00:02.0 18 <- [0x00d0000000 - 0x00dfffffff] size 0x10000000 gran 0x1c prefmem64\r
487 PCI: 00:02.0 20 <- [0x0000002000 - 0x000000203f] size 0x00000040 gran 0x06 io\r
488 PCI: 00:16.0 10 <- [0x00e0606100 - 0x00e060610f] size 0x00000010 gran 0x04 mem64\r
489 PCI: 00:1a.0 10 <- [0x00e0605800 - 0x00e0605bff] size 0x00000400 gran 0x0a mem\r
490 PCI: 00:1b.0 10 <- [0x00e0600000 - 0x00e0603fff] size 0x00004000 gran 0x0e mem64\r
491 PCI: 00:1c.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 01 io\r
492 PCI: 00:1c.0 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
493 PCI: 00:1c.0 20 <- [0x00e0400000 - 0x00e04fffff] size 0x00100000 gran 0x14 bus 01 mem\r
494 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
495 PCI: 01:00.0 10 <- [0x00e0400000 - 0x00e041ffff] size 0x00020000 gran 0x11 mem64\r
496 PCI: 01:00.0 30 <- [0x00e0420000 - 0x00e042ffff] size 0x00010000 gran 0x10 romem\r
497 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
498 PCI: 00:1c.2 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 02 io\r
499 PCI: 00:1c.2 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 02 prefmem\r
500 PCI: 00:1c.2 20 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 02 mem\r
501 PCI: 00:1c.3 1c <- [0x0000001000 - 0x0000001fff] size 0x00001000 gran 0x0c bus 03 io\r
502 PCI: 00:1c.3 24 <- [0x00e0500000 - 0x00e05fffff] size 0x00100000 gran 0x14 bus 03 prefmem\r
503 PCI: 00:1c.3 20 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 03 mem\r
504 PCI: 00:1c.3 assign_resources, bus 3 link: 0\r
505 PCI: 03:00.0 10 <- [0x0000001000 - 0x00000010ff] size 0x00000100 gran 0x08 io\r
506 PCI: 03:00.0 18 <- [0x00e0504000 - 0x00e0504fff] size 0x00001000 gran 0x0c prefmem64\r
507 PCI: 03:00.0 20 <- [0x00e0500000 - 0x00e0503fff] size 0x00004000 gran 0x0e prefmem64\r
508 PCI: 00:1c.3 assign_resources, bus 3 link: 0\r
509 PCI: 00:1d.0 EHCI Debug Port hook triggered\r
510 PCI: 00:1d.0 10 <- [0x00e0605c00 - 0x00e0605fff] size 0x00000400 gran 0x0a mem\r
511 PCI: 00:1d.0 10 <- [0x00e0605c00 - 0x00e0605fff] size 0x00000400 gran 0x0a mem\r
512 PCI: 00:1d.0 EHCI Debug Port relocated\r
513 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
514 PNP: 002e.1 60 <- [0x00000002f8 - 0x00000002ff] size 0x00000008 gran 0x03 io\r
515 PNP: 002e.1 70 <- [0x0000000004 - 0x0000000004] size 0x00000001 gran 0x00 irq\r
516 PNP: 002e.4 60 <- [0x0000000700 - 0x0000000707] size 0x00000008 gran 0x03 io\r
517 PNP: 002e.4 62 <- [0x0000000710 - 0x0000000713] size 0x00000004 gran 0x02 io\r
518 ERROR: PNP: 002e.4 70 irq size: 0x0000000001 not assigned\r
519 PNP: 002e.7 60 <- [0x0000000720 - 0x0000000720] size 0x00000001 gran 0x00 io\r
520 PNP: 002e.7 62 <- [0x0000000730 - 0x0000000737] size 0x00000008 gran 0x03 io\r
521 PNP: 002e.5 60 <- [0x0000000060 - 0x0000000060] size 0x00000001 gran 0x00 io\r
522 PNP: 002e.5 62 <- [0x0000000064 - 0x0000000064] size 0x00000001 gran 0x00 io\r
523 PNP: 002e.5 70 <- [0x0000000001 - 0x0000000001] size 0x00000001 gran 0x00 irq\r
524 PNP: 002e.6 70 <- [0x000000000c - 0x000000000c] size 0x00000001 gran 0x00 irq\r
525 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
526 PCI: 00:1f.2 10 <- [0x0000002060 - 0x0000002067] size 0x00000008 gran 0x03 io\r
527 PCI: 00:1f.2 14 <- [0x0000002070 - 0x0000002073] size 0x00000004 gran 0x02 io\r
528 PCI: 00:1f.2 18 <- [0x0000002068 - 0x000000206f] size 0x00000008 gran 0x03 io\r
529 PCI: 00:1f.2 1c <- [0x0000002074 - 0x0000002077] size 0x00000004 gran 0x02 io\r
530 PCI: 00:1f.2 20 <- [0x0000002040 - 0x000000205f] size 0x00000020 gran 0x05 io\r
531 PCI: 00:1f.2 24 <- [0x00e0605000 - 0x00e06057ff] size 0x00000800 gran 0x0b mem\r
532 PCI: 00:1f.3 10 <- [0x00e0606000 - 0x00e06060ff] size 0x00000100 gran 0x08 mem64\r
533 PCI: 00:1f.6 10 <- [0x00e0604000 - 0x00e0604fff] size 0x00001000 gran 0x0c mem64\r
534 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
535 CBMEM region aced0000-acffffff (cbmem_late_set_table)\r
536 Root Device assign_resources, bus 0 link: 0\r
537 Done setting resources.\r
538 Show resources in subtree (Root Device)...After assigning values.\r
539  Root Device child on link 0 CPU_CLUSTER: 0\r
540   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
541    APIC: 00\r
542    APIC: acac\r
543   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
544   DOMAIN: 0000 resource base 1000 size 1078 align 12 gran 0 limit ffff flags 40040100 index 10000000\r
545   DOMAIN: 0000 resource base d0000000 size 10606110 align 28 gran 0 limit efffffff flags 40040200 index 10000100\r
546   DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
547   DOMAIN: 0000 resource base 100000 size acf00000 align 0 gran 0 limit 0 flags e0004200 index 4\r
548   DOMAIN: 0000 resource base 100000000 size 4fe00000 align 0 gran 0 limit 0 flags e0004200 index 5\r
549   DOMAIN: 0000 resource base ad000000 size 2a00000 align 0 gran 0 limit 0 flags f0000200 index 6\r
550   DOMAIN: 0000 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
551   DOMAIN: 0000 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index 8\r
552   DOMAIN: 0000 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index 9\r
553   DOMAIN: 0000 resource base 20000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index a\r
554   DOMAIN: 0000 resource base 40000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index b\r
555    PCI: 00:00.0\r
556    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
557    PCI: 00:02.0\r
558    PCI: 00:02.0 resource base e0000000 size 400000 align 22 gran 22 limit efffffff flags 60000201 index 10\r
559    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit efffffff flags 60101201 index 18\r
560    PCI: 00:02.0 resource base 2000 size 40 align 6 gran 6 limit ffff flags 60000100 index 20\r
561    PCI: 00:16.0\r
562    PCI: 00:16.0 resource base e0606100 size 10 align 4 gran 4 limit efffffff flags 60000201 index 10\r
563    PCI: 00:16.1\r
564    PCI: 00:16.2\r
565    PCI: 00:16.3\r
566    PCI: 00:19.0\r
567    PCI: 00:1a.0\r
568    PCI: 00:1a.0 resource base e0605800 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
569    PCI: 00:1b.0\r
570    PCI: 00:1b.0 resource base e0600000 size 4000 align 14 gran 14 limit efffffff flags 60000201 index 10\r
571    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
572    PCI: 00:1c.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
573    PCI: 00:1c.0 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
574    PCI: 00:1c.0 resource base e0400000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
575     PCI: 01:00.0\r
576     PCI: 01:00.0 resource base e0400000 size 20000 align 17 gran 17 limit efffffff flags 60000201 index 10\r
577     PCI: 01:00.0 resource base e0420000 size 10000 align 16 gran 16 limit efffffff flags 60002200 index 30\r
578    PCI: 00:1c.1\r
579    PCI: 00:1c.2\r
580    PCI: 00:1c.2 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
581    PCI: 00:1c.2 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
582    PCI: 00:1c.2 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60080202 index 20\r
583    PCI: 00:1c.3 child on link 0 PCI: 03:00.0\r
584    PCI: 00:1c.3 resource base 1000 size 1000 align 12 gran 12 limit ffff flags 60080102 index 1c\r
585    PCI: 00:1c.3 resource base e0500000 size 100000 align 20 gran 20 limit efffffff flags 60081202 index 24\r
586    PCI: 00:1c.3 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60080202 index 20\r
587     PCI: 03:00.0\r
588     PCI: 03:00.0 resource base 1000 size 100 align 8 gran 8 limit ffff flags 60000100 index 10\r
589     PCI: 03:00.0 resource base e0504000 size 1000 align 12 gran 12 limit efffffff flags 60001201 index 18\r
590     PCI: 03:00.0 resource base e0500000 size 4000 align 14 gran 14 limit efffffff flags 60001201 index 20\r
591    PCI: 00:1c.4\r
592    PCI: 00:1c.5\r
593    PCI: 00:1c.6\r
594    PCI: 00:1c.7\r
595    PCI: 00:1d.0\r
596    PCI: 00:1d.0 resource base e0605c00 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
597    PCI: 00:1e.0\r
598    PCI: 00:1f.0 child on link 0 PNP: 002e.0\r
599    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
600    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
601    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
602     PNP: 002e.0\r
603     PNP: 002e.0 resource base 0 size 8 align 3 gran 3 limit fff flags 100 index 60\r
604     PNP: 002e.0 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70\r
605     PNP: 002e.1\r
606     PNP: 002e.1 resource base 2f8 size 8 align 3 gran 3 limit fff flags e0000100 index 60\r
607     PNP: 002e.1 resource base 4 size 1 align 0 gran 0 limit 0 flags e0000400 index 70\r
608     PNP: 002e.4\r
609     PNP: 002e.4 resource base 700 size 8 align 3 gran 3 limit fff flags e0000100 index 60\r
610     PNP: 002e.4 resource base 710 size 4 align 2 gran 2 limit fff flags e0000100 index 62\r
611     PNP: 002e.4 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70\r
612     PNP: 002e.7\r
613     PNP: 002e.7 resource base 720 size 1 align 0 gran 0 limit ffffffff flags e0000100 index 60\r
614     PNP: 002e.7 resource base 730 size 8 align 3 gran 3 limit fff flags e0000100 index 62\r
615     PNP: 002e.5\r
616     PNP: 002e.5 resource base 60 size 1 align 0 gran 0 limit ffffffff flags e0000100 index 60\r
617     PNP: 002e.5 resource base 64 size 1 align 0 gran 0 limit ffffffff flags e0000100 index 62\r
618     PNP: 002e.5 resource base 1 size 1 align 0 gran 0 limit 0 flags e0000400 index 70\r
619     PNP: 002e.6\r
620     PNP: 002e.6 resource base c size 1 align 0 gran 0 limit 0 flags e0000400 index 70\r
621     PNP: 002e.a\r
622     PNP: 002e.a resource base 0 size 8 align 3 gran 3 limit fff flags 100 index 60\r
623     PNP: 002e.a resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70\r
624    PCI: 00:1f.2\r
625    PCI: 00:1f.2 resource base 2060 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
626    PCI: 00:1f.2 resource base 2070 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
627    PCI: 00:1f.2 resource base 2068 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
628    PCI: 00:1f.2 resource base 2074 size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
629    PCI: 00:1f.2 resource base 2040 size 20 align 5 gran 5 limit ffff flags 60000100 index 20\r
630    PCI: 00:1f.2 resource base e0605000 size 800 align 11 gran 11 limit efffffff flags 60000200 index 24\r
631    PCI: 00:1f.3\r
632    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
633    PCI: 00:1f.3 resource base e0606000 size 100 align 8 gran 8 limit efffffff flags 60000201 index 10\r
634    PCI: 00:1f.5\r
635    PCI: 00:1f.6\r
636    PCI: 00:1f.6 resource base e0604000 size 1000 align 12 gran 12 limit efffffff flags 60000201 index 10\r
637 Done allocating resources.\r
638 Enabling resources...\r
639 PCI: 00:00.0 subsystem <- 1ae0/c000\r
640 PCI: 00:00.0 cmd <- 06\r
641 PCI: 00:02.0 subsystem <- 1ae0/c000\r
642 PCI: 00:02.0 cmd <- 03\r
643 PCI: 00:16.0 subsystem <- 1ae0/c000\r
644 PCI: 00:16.0 cmd <- 02\r
645 PCI: 00:1a.0 subsystem <- 1ae0/c000\r
646 PCI: 00:1a.0 cmd <- 102\r
647 PCI: 00:1b.0 subsystem <- 1ae0/c000\r
648 PCI: 00:1b.0 cmd <- 102\r
649 PCI: 00:1c.0 bridge ctrl <- 0003\r
650 PCI: 00:1c.0 subsystem <- 1ae0/c000\r
651 PCI: 00:1c.0 cmd <- 106\r
652 PCI: 00:1c.2 bridge ctrl <- 0003\r
653 PCI: 00:1c.2 subsystem <- 1ae0/c000\r
654 PCI: 00:1c.2 cmd <- 100\r
655 PCI: 00:1c.3 bridge ctrl <- 0003\r
656 PCI: 00:1c.3 subsystem <- 1ae0/c000\r
657 PCI: 00:1c.3 cmd <- 107\r
658 PCI: 00:1d.0 subsystem <- 1ae0/c000\r
659 PCI: 00:1d.0 cmd <- 102\r
660 pch_decode_init\r
661 PCI: 00:1f.0 subsystem <- 1ae0/c000\r
662 PCI: 00:1f.0 cmd <- 107\r
663 PCI: 00:1f.2 subsystem <- 1ae0/c000\r
664 PCI: 00:1f.2 cmd <- 03\r
665 PCI: 00:1f.3 subsystem <- 1ae0/c000\r
666 PCI: 00:1f.3 cmd <- 103\r
667 PCI: 00:1f.6 subsystem <- 1ae0/c000\r
668 PCI: 00:1f.6 cmd <- 02\r
669 PCI: 01:00.0 cmd <- 02\r
670 PCI: 03:00.0 cmd <- 03\r
671 done.\r
672 Initializing devices...\r
673 Root Device init\r
674 CPU_CLUSTER: 0 init\r
675 start_eip=0x00001000, code_size=0x00000031\r
676 Installing SMM handler to 0xad000000\r
677 Installing IED header to 0xad400000\r
678 Initializing SMM handler... ... pmbase = 0x0500\r
679 \r
680 SMI_STS: TCO PM1 \r
681 PM1_STS: WAK PWRBTN TMROF \r
682 GPE0_STS: GPIO15 GPIO11 GPIO10 GPIO9 GPIO7 GPIO6 GPIO5 GPIO4 GPIO3 GPIO2 GPIO1 GPIO0 \r
683 ALT_GP_SMI_STS: GPI15 GPI11 GPI10 GPI9 GPI7 GPI6 GPI5 GPI4 GPI3 GPI2 GPI1 GPI0 \r
684 TCO_STS: TIMEOUT \r
685   ... raise SMI#\r
686 Initializing CPU #0\r
687 CPU: vendor Intel device 206a7\r
688 CPU: family 06, model 2a, stepping 07\r
689 Enabling cache\r
690 microcode: sig=0x206a7 pf=0x10 revision=0x28\r
691 CPU: Intel(R) Core(TM) i5-2450M CPU @ 2.50GHz.\r
692 MTRR: Physical address space:\r
693 0x0000000000000000 - 0x00000000000a0000 size 0x000a0000 type 6\r
694 0x00000000000a0000 - 0x00000000000c0000 size 0x00020000 type 0\r
695 0x00000000000c0000 - 0x00000000ad000000 size 0xacf40000 type 6\r
696 0x00000000ad000000 - 0x00000000d0000000 size 0x23000000 type 0\r
697 0x00000000d0000000 - 0x00000000e0000000 size 0x10000000 type 1\r
698 0x00000000e0000000 - 0x00000000ff800000 size 0x1f800000 type 0\r
699 0x00000000ff800000 - 0x0000000100000000 size 0x00800000 type 5\r
700 0x0000000100000000 - 0x000000014fe00000 size 0x4fe00000 type 6\r
701 MTRR: Fixed MSR 0x250 0x0606060606060606\r
702 MTRR: Fixed MSR 0x258 0x0606060606060606\r
703 MTRR: Fixed MSR 0x259 0x0000000000000000\r
704 MTRR: Fixed MSR 0x268 0x0606060606060606\r
705 MTRR: Fixed MSR 0x269 0x0606060606060606\r
706 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
707 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
708 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
709 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
710 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
711 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
712 call enable_fixed_mtrr()\r
713 MTRR: default type WB/UC MTRR counts: 12/8.\r
714 MTRR: UC selected as default type.\r
715 MTRR: 0 base 0x0000000000000000 mask 0x0000000f80000000 type 6\r
716 MTRR: 1 base 0x0000000080000000 mask 0x0000000fe0000000 type 6\r
717 MTRR: 2 base 0x00000000a0000000 mask 0x0000000ff0000000 type 6\r
718 MTRR: 3 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
719 MTRR: 4 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
720 MTRR: 5 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
721 MTRR: 6 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
722 MTRR: 7 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
723 \r
724 MTRR check\r
725 Fixed MTRRs   : Enabled\r
726 Variable MTRRs: Enabled\r
727 \r
728 Setting up local apic... apic_id: 0x00 done.\r
729 Enabling VMX\r
730 model_x06ax: energy policy set to 6\r
731 model_x06ax: frequency set to 2500\r
732 Turbo is available but hidden\r
733 Turbo has been enabled\r
734 CPU: 0 has 2 cores, 2 threads per core\r
735 CPU: 0 has core 1\r
736 CPU1: stack_base 00165000, stack_end 00165ff8\r
737 Asserting INIT.\r
738 Waiting for send to finish...\r
739 +Deasserting INIT.\r
740 Waiting for send to finish...\r
741 +#startup loops: 2.\r
742 Sending STARTUP #1 to 1.\r
743 After apic_write.\r
744 Initializing CPU #1\r
745 Startup point 1.\r
746 CPU: vendor Intel device 206a7\r
747 Waiting for send to finish...\r
748 CPU: family 06, model 2a, stepping 07\r
749 +Enabling cache\r
750 Sending STARTUP #2 to 1.\r
751 After apic_write.\r
752 microcode: sig=0x206a7 pf=0x10 revision=0x28\r
753 CPU: Intel(R) Core(TM) i5-2450M CPU @ 2.50GHz.\r
754 Startup point 1.\r
755 Waiting for send to finish...\r
756 +After Startup.\r
757 CPU: 0 has core 2\r
758 CPU2: stack_base 00164000, stack_end 00164ff8\r
759 Asserting INIT.\r
760 Waiting for send to finish...\r
761 +Deasserting INIT.\r
762 Waiting for send to finish...\r
763 +#startup loops: 2.\r
764 MTRR: Fixed MSR 0x250 0x0606060606060606\r
765 Sending STARTUP #1 to 2.\r
766 MTRR: Fixed MSR 0x258 0x0606060606060606\r
767 After apic_write.\r
768 MTRR: Fixed MSR 0x259 0x0000000000000000\r
769 Initializing CPU #2\r
770 MTRR: Fixed MSR 0x268 0x0606060606060606\r
771 CPU: vendor Intel device 206a7\r
772 Startup point 1.\r
773 CPU: family 06, model 2a, stepping 07\r
774 MTRR: Fixed MSR 0x269 0x0606060606060606\r
775 Enabling cache\r
776 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
777 microcode: sig=0x206a7 pf=0x10 revision=0x0\r
778 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
779 microcode: updated to revision 0x28 date=2012-04-24\r
780 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
781 CPU: Intel(R) Core(TM) i5-2450M CPU @ 2.50GHz.\r
782 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
783 MTRR: Fixed MSR 0x250 0x0606060606060606\r
784 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
785 MTRR: Fixed MSR 0x258 0x0606060606060606\r
786 Waiting for send to finish...\r
787 MTRR: Fixed MSR 0x259 0x0000000000000000\r
788 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
789 MTRR: Fixed MSR 0x268 0x0606060606060606\r
790 call enable_fixed_mtrr()\r
791 +MTRR: Fixed MSR 0x269 0x0606060606060606\r
792 MTRR: 0 base 0x0000000000000000 mask 0x0000000f80000000 type 6\r
793 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
794 Sending STARTUP #2 to 2.\r
795 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
796 MTRR: 1 base 0x0000000080000000 mask 0x0000000fe0000000 type 6\r
797 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
798 After apic_write.\r
799 MTRR: 2 base 0x00000000a0000000 mask 0x0000000ff0000000 type 6\r
800 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
801 MTRR: 3 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
802 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
803 Startup point 1.\r
804 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
805 Waiting for send to finish...\r
806 call enable_fixed_mtrr()\r
807 +MTRR: 4 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
808 MTRR: 0 base 0x0000000000000000 mask 0x0000000f80000000 type 6\r
809 MTRR: 5 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
810 MTRR: 1 base 0x0000000080000000 mask 0x0000000fe0000000 type 6\r
811 MTRR: 6 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
812 After Startup.\r
813 MTRR: 2 base 0x00000000a0000000 mask 0x0000000ff0000000 type 6\r
814 MTRR: 7 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
815 MTRR: 3 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
816 \r
817 MTRR check\r
818 CPU: 0 has core 3\r
819 Fixed MTRRs   : Enabled\r
820 Variable MTRRs: Enabled\r
821 \r
822 CPU3: stack_base 00163000, stack_end 00163ff8\r
823 Setting up local apic... apic_id: 0x01 done.\r
824 Enabling VMX\r
825 MTRR: 4 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
826 Asserting INIT.\r
827 model_x06ax: energy policy set to 6\r
828 Waiting for send to finish...\r
829 +model_x06ax: frequency set to 2500\r
830 CPU #1 initialized\r
831 MTRR: 5 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
832 Deasserting INIT.\r
833 Waiting for send to finish...\r
834 +MTRR: 6 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
835 #startup loops: 2.\r
836 Sending STARTUP #1 to 3.\r
837 After apic_write.\r
838 Initializing CPU #3\r
839 Startup point 1.\r
840 Waiting for send to finish...\r
841 +MTRR: 7 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
842 Sending STARTUP #2 to 3.\r
843 After apic_write.\r
844 CPU: vendor Intel device 206a7\r
845 Startup point 1.\r
846 Waiting for send to finish...\r
847 +\r
848 MTRR check\r
849 After Startup.\r
850 CPU #0 initialized\r
851 Waiting for 2 CPUS to stop\r
852 Fixed MTRRs   : CPU: family 06, model 2a, stepping 07\r
853 Enabled\r
854 Enabling cache\r
855 Variable MTRRs: Enabled\r
856 \r
857 Setting up local apic... apic_id: 0x02 done.\r
858 Enabling VMX\r
859 model_x06ax: energy policy set to 6\r
860 model_x06ax: frequency set to 2500\r
861 CPU #2 initialized\r
862 Waiting for 1 CPUS to stop\r
863 microcode: sig=0x206a7 pf=0x10 revision=0x28\r
864 CPU: Intel(R) Core(TM) i5-2450M CPU @ 2.50GHz.\r
865 MTRR: Fixed MSR 0x250 0x0606060606060606\r
866 MTRR: Fixed MSR 0x258 0x0606060606060606\r
867 MTRR: Fixed MSR 0x259 0x0000000000000000\r
868 MTRR: Fixed MSR 0x268 0x0606060606060606\r
869 MTRR: Fixed MSR 0x269 0x0606060606060606\r
870 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
871 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
872 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
873 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
874 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
875 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
876 call enable_fixed_mtrr()\r
877 MTRR: 0 base 0x0000000000000000 mask 0x0000000f80000000 type 6\r
878 MTRR: 1 base 0x0000000080000000 mask 0x0000000fe0000000 type 6\r
879 MTRR: 2 base 0x00000000a0000000 mask 0x0000000ff0000000 type 6\r
880 MTRR: 3 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
881 MTRR: 4 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
882 MTRR: 5 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
883 MTRR: 6 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
884 MTRR: 7 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
885 \r
886 MTRR check\r
887 Fixed MTRRs   : Enabled\r
888 Variable MTRRs: Enabled\r
889 \r
890 Setting up local apic... apic_id: 0x03 done.\r
891 Enabling VMX\r
892 model_x06ax: energy policy set to 6\r
893 model_x06ax: frequency set to 2500\r
894 CPU #3 initialized\r
895 All AP CPUs stopped (5316 loops)\r
896 CPU1: stack: 00165000 - 00166000, lowest used address 00165c7c, stack used: 900 bytes\r
897 CPU2: stack: 00164000 - 00165000, lowest used address 00164c7c, stack used: 900 bytes\r
898 CPU3: stack: 00163000 - 00164000, lowest used address 00163c7c, stack used: 900 bytes\r
899 PCI: 00:00.0 init\r
900 Set BIOS_RESET_CPL\r
901 CPU TDP: 35 Watts\r
902 PCI: 00:02.0 init\r
903 GT Power Management Init\r
904 SNB GT2 Power Meter Weights\r
905 GT Power Management Init (post VBIOS)\r
906 PCI: 00:16.0 init\r
907 ME: FW Partition Table      : OK\r
908 ME: Bringup Loader Failure  : NO\r
909 ME: Firmware Init Complete  : YES\r
910 ME: Manufacturing Mode      : YES\r
911 ME: Boot Options Present    : NO\r
912 ME: Update In Progress      : NO\r
913 ME: Current Working State   : Normal\r
914 ME: Current Operation State : M0 with UMA\r
915 ME: Current Operation Mode  : Normal\r
916 ME: Error Code              : No Error\r
917 ME: Progress Phase          : Host Communication\r
918 ME: Power Management Event  : Clean Moff->Mx wake\r
919 ME: Progress Phase State    : Host communication established\r
920 ME: BIOS path: Normal\r
921 ME: Extend SHA-256: 5f466e1c69b5fe232b5bb547939edd493c81c66fa0394befb8b672426018f72a\r
922 ME: Firmware Version 7.1.1161.40 (code) 7.1.1161.40 (recovery)\r
923 ME Capability: Full Network manageability     : disabled\r
924 ME Capability: Regular Network manageability  : disabled\r
925 ME Capability: Manageability                  : disabled\r
926 ME Capability: Small business technology      : disabled\r
927 ME Capability: Level III manageability        : disabled\r
928 ME Capability: IntelR Anti-Theft (AT)         : disabled\r
929 ME Capability: IntelR Capability Licensing Service (CLS) : enabled\r
930 ME Capability: IntelR Power Sharing Technology (MPC) : enabled\r
931 ME Capability: ICC Over Clocking              : enabled\r
932 ME Capability: Protected Audio Video Path (PAVP) : disabled\r
933 ME Capability: IPV6                           : disabled\r
934 ME Capability: KVM Remote Control (KVM)       : disabled\r
935 ME Capability: Outbreak Containment Heuristic (OCH) : disabled\r
936 ME Capability: Virtual LAN (VLAN)             : disabled\r
937 ME Capability: TLS                            : disabled\r
938 ME Capability: Wireless LAN (WLAN)            : disabled\r
939 PCI: 00:1a.0 init\r
940 EHCI: Setting up controller.. done.\r
941 PCI: 00:1b.0 init\r
942 Azalia: base = e0600000\r
943 Azalia: codec_mask = 09\r
944 Azalia: Initializing codec #3\r
945 Azalia: codec viddid: 80862805\r
946 Azalia: verb_size: 16\r
947 Azalia: verb loaded.\r
948 Azalia: Initializing codec #0\r
949 Azalia: codec viddid: 10134210\r
950 Azalia: verb_size: 28\r
951 Azalia: verb loaded.\r
952 PCI: 00:1c.0 init\r
953 Initializing PCH PCIe bridge.\r
954 PCI: 00:1c.2 init\r
955 Initializing PCH PCIe bridge.\r
956 PCI: 00:1c.3 init\r
957 Initializing PCH PCIe bridge.\r
958 PCI: 00:1d.0 init\r
959 EHCI: Setting up controller.. done.\r
960 PCI: 00:1f.0 init\r
961 pch: lpc_init\r
962 IOAPIC: Initializing IOAPIC at 0xfec00000\r
963 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
964 IOAPIC: ID = 0x02\r
965 IOAPIC: Dumping registers\r
966   reg 0x0000: 0x02000000\r
967   reg 0x0001: 0x00170020\r
968   reg 0x0002: 0x00170020\r
969 Set power off after power failure.\r
970 NMI sources disabled.\r
971 CougarPoint PM init\r
972 rtc_failed = 0x0\r
973 RTC Init\r
974 i8259_configure_irq_trigger: current interrupts are 0x0\r
975 i8259_configure_irq_trigger: try to set interrupts 0x200\r
976 Enabling BIOS updates outside of SMM... Disabling ACPI via APMC:\r
977 done.\r
978 Locking SMM.\r
979 PCI: 00:1f.2 init\r
980 SATA: Initializing...\r
981 SATA: Controller in AHCI mode.\r
982 ABAR: E0605000\r
983 PCI: 00:1f.3 init\r
984 PCI: 00:1f.6 init\r
985 PCI: 01:00.0 init\r
986 PCI: 03:00.0 init\r
987 PNP: 002e.1 init\r
988 PNP: 002e.4 init\r
989 PNP: 002e.7 init\r
990 PNP: 002e.5 init\r
991 PNP: 002e.6 init\r
992 Devices initialized\r
993 Show all devs...After init.\r
994 Root Device: enabled 1\r
995 CPU_CLUSTER: 0: enabled 1\r
996 APIC: 00: enabled 1\r
997 APIC: acac: enabled 0\r
998 DOMAIN: 0000: enabled 1\r
999 PCI: 00:00.0: enabled 1\r
1000 PCI: 00:02.0: enabled 1\r
1001 PCI: 00:16.0: enabled 1\r
1002 PCI: 00:16.1: enabled 0\r
1003 PCI: 00:16.2: enabled 0\r
1004 PCI: 00:16.3: enabled 0\r
1005 PCI: 00:19.0: enabled 0\r
1006 PCI: 00:1a.0: enabled 1\r
1007 PCI: 00:1b.0: enabled 1\r
1008 PCI: 00:1c.0: enabled 1\r
1009 PCI: 00:1c.1: enabled 0\r
1010 PCI: 00:1c.2: enabled 1\r
1011 PCI: 00:1c.3: enabled 1\r
1012 PCI: 00:1c.4: enabled 0\r
1013 PCI: 00:1c.5: enabled 0\r
1014 PCI: 00:1c.6: enabled 0\r
1015 PCI: 00:1c.7: enabled 0\r
1016 PCI: 00:1d.0: enabled 1\r
1017 PCI: 00:1e.0: enabled 0\r
1018 PCI: 00:1f.0: enabled 1\r
1019 PNP: 002e.0: enabled 0\r
1020 PNP: 002e.1: enabled 1\r
1021 PNP: 002e.4: enabled 1\r
1022 PNP: 002e.7: enabled 1\r
1023 PNP: 002e.5: enabled 1\r
1024 PNP: 002e.6: enabled 1\r
1025 PNP: 002e.a: enabled 0\r
1026 PCI: 00:1f.2: enabled 1\r
1027 PCI: 00:1f.3: enabled 1\r
1028 PCI: 00:1f.5: enabled 0\r
1029 PCI: 00:1f.6: enabled 1\r
1030 PCI: 01:00.0: enabled 1\r
1031 PCI: 03:00.0: enabled 1\r
1032 APIC: 01: enabled 1\r
1033 APIC: 02: enabled 1\r
1034 APIC: 03: enabled 1\r
1035 CBMEM region aced0000-acffffff (cbmem_reinit)\r
1036 Adding CBMEM entry as no. 6\r
1037 Moving GDT to acee1400...ok\r
1038 Finalize devices...\r
1039 Devices finalized\r
1040 Updating MRC cache data.\r
1041 find_current_mrc_cache_local: picked entry 0 from cache block\r
1042 MRC data in flash is up to date. No update.\r
1043 Adding CBMEM entry as no. 7\r
1044 ACPI: Writing ACPI tables at acee1600.\r
1045 ACPI:    * FACS\r
1046 ACPI:    * DSDT\r
1047 ACPI:    * FADT\r
1048 ACPI: added table 1/32, length now 40\r
1049 ACPI:    * HPET\r
1050 ACPI: added table 2/32, length now 44\r
1051 ACPI:    * MADT\r
1052 ACPI: added table 3/32, length now 48\r
1053 ACPI:    * MCFG\r
1054 ACPI: added table 4/32, length now 52\r
1055 ACPI: Patching up global NVS in DSDT at offset 0x016a -> 0xacee4d90\r
1056 Adding CBMEM entry as no. 8\r
1057 ACPI:     * DSDT @ acee1850 Length 3347\r
1058 ACPI:     * SSDT\r
1059 Found 1 CPU(s) with 4 core(s) each.\r
1060 PSS: 2501MHz power 35000 control 0x1f00 status 0x1f00\r
1061 PSS: 2500MHz power 35000 control 0x1900 status 0x1900\r
1062 PSS: 2000MHz power 26404 control 0x1400 status 0x1400\r
1063 PSS: 1600MHz power 20160 control 0x1000 status 0x1000\r
1064 PSS: 1200MHz power 14397 control 0xc00 status 0xc00\r
1065 PSS: 800MHz power 9139 control 0x800 status 0x800\r
1066 PSS: 2501MHz power 35000 control 0x1f00 status 0x1f00\r
1067 PSS: 2500MHz power 35000 control 0x1900 status 0x1900\r
1068 PSS: 2000MHz power 26404 control 0x1400 status 0x1400\r
1069 PSS: 1600MHz power 20160 control 0x1000 status 0x1000\r
1070 PSS: 1200MHz power 14397 control 0xc00 status 0xc00\r
1071 PSS: 800MHz power 9139 control 0x800 status 0x800\r
1072 PSS: 2501MHz power 35000 control 0x1f00 status 0x1f00\r
1073 PSS: 2500MHz power 35000 control 0x1900 status 0x1900\r
1074 PSS: 2000MHz power 26404 control 0x1400 status 0x1400\r
1075 PSS: 1600MHz power 20160 control 0x1000 status 0x1000\r
1076 PSS: 1200MHz power 14397 control 0xc00 status 0xc00\r
1077 PSS: 800MHz power 9139 control 0x800 status 0x800\r
1078 PSS: 2501MHz power 35000 control 0x1f00 status 0x1f00\r
1079 PSS: 2500MHz power 35000 control 0x1900 status 0x1900\r
1080 PSS: 2000MHz power 26404 control 0x1400 status 0x1400\r
1081 PSS: 1600MHz power 20160 control 0x1000 status 0x1000\r
1082 PSS: 1200MHz power 14397 control 0xc00 status 0xc00\r
1083 PSS: 800MHz power 9139 control 0x800 status 0x800\r
1084 ACPI: added table 5/32, length now 56\r
1085 current = acee6e80\r
1086 ACPI: done.\r
1087 ACPI tables: 22656 bytes.\r
1088 Adding CBMEM entry as no. 9\r
1089 smbios_write_tables: aceecc00\r
1090 Root Device (SAMSUNG Stumpy)\r
1091 CPU_CLUSTER: 0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1092 APIC: 00 (Socket rPGA989 CPU)\r
1093 APIC: acac (Intel SandyBridge/IvyBridge CPU)\r
1094 DOMAIN: 0000 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1095 PCI: 00:00.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1096 PCI: 00:02.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1097 PCI: 00:16.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1098 PCI: 00:16.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1099 PCI: 00:16.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1100 PCI: 00:16.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1101 PCI: 00:19.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1102 PCI: 00:1a.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1103 PCI: 00:1b.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1104 PCI: 00:1c.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1105 PCI: 00:1c.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1106 PCI: 00:1c.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1107 PCI: 00:1c.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1108 PCI: 00:1c.4 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1109 PCI: 00:1c.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1110 PCI: 00:1c.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1111 PCI: 00:1c.7 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1112 PCI: 00:1d.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1113 PCI: 00:1e.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1114 PCI: 00:1f.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1115 PNP: 002e.0 (ITE IT8772F Super I/O)\r
1116 PNP: 002e.1 (ITE IT8772F Super I/O)\r
1117 PNP: 002e.4 (ITE IT8772F Super I/O)\r
1118 PNP: 002e.7 (ITE IT8772F Super I/O)\r
1119 PNP: 002e.5 (ITE IT8772F Super I/O)\r
1120 PNP: 002e.6 (ITE IT8772F Super I/O)\r
1121 PNP: 002e.a (ITE IT8772F Super I/O)\r
1122 PCI: 00:1f.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1123 PCI: 00:1f.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1124 PCI: 00:1f.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1125 PCI: 00:1f.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1126 PCI: 01:00.0 (unknown)\r
1127 PCI: 03:00.0 (unknown)\r
1128 APIC: 01 (unknown)\r
1129 APIC: 02 (unknown)\r
1130 APIC: 03 (unknown)\r
1131 SMBIOS tables: 305 bytes.\r
1132 Adding CBMEM entry as no. 10\r
1133 Adding CBMEM entry as no. 11\r
1134 Writing table forward entry at 0x00000500\r
1135 Wrote coreboot table at: 00000500, 0x10 bytes, checksum 7edf\r
1136 Table forward entry ends at 0x00000528.\r
1137 ... aligned to 0x00001000\r
1138 Writing coreboot table at 0xacfed400\r
1139 rom_table_end = 0xacfed400\r
1140 ... aligned to 0xacff0000\r
1141  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
1142  1. 0000000000001000-000000000009ffff: RAM\r
1143  2. 00000000000a0000-00000000000fffff: RESERVED\r
1144  3. 0000000000100000-000000001fffffff: RAM\r
1145  4. 0000000020000000-00000000201fffff: RESERVED\r
1146  5. 0000000020200000-000000003fffffff: RAM\r
1147  6. 0000000040000000-00000000401fffff: RESERVED\r
1148  7. 0000000040200000-00000000acecffff: RAM\r
1149  8. 00000000aced0000-00000000acffffff: CONFIGURATION TABLES\r
1150  9. 00000000ad000000-00000000af9fffff: RESERVED\r
1151 10. 00000000f0000000-00000000f3ffffff: RESERVED\r
1152 11. 0000000100000000-000000014fdfffff: RAM\r
1153 Wrote coreboot table at: acfed400, 0x294 bytes, checksum 5f91\r
1154 coreboot table: 684 bytes.\r
1155 Multiboot Information structure has been written.\r
1156 FREE SPACE  0. acff5400 0000ac00\r
1157 CAR GLOBALS 1. aced0200 00000200\r
1158 CONSOLE     2. aced0400 00010000\r
1159 TIME STAMP  3. acee0400 00000200\r
1160 USBDEBUG    4. acee0600 00000200\r
1161 MRC DATA    5. acee0800 00000c00\r
1162 GDT         6. acee1400 00000200\r
1163 ACPI        7. acee1600 0000b400\r
1164 GNVS PTR    8. aceeca00 00000200\r
1165 SMBIOS      9. aceecc00 00000800\r
1166 ACPI RESUME10. aceed400 00100000\r
1167 COREBOOT   11. acfed400 00008000\r
1168 Loading segment from rom address 0xfffcfcf8\r
1169   code (compression=0)\r
1170   New segment dstaddr 0xe3d14 memsize 0x1c2ec srcaddr 0xfffcfd30 filesize 0x1c2ec\r
1171   (cleaned up) New segment addr 0xe3d14 size 0x1c2ec offset 0xfffcfd30 filesize 0x1c2ec\r
1172 Loading segment from rom address 0xfffcfd14\r
1173   Entry Point 0x000fec2c\r
1174 Payload (probably SeaBIOS) loaded into a reserved area in the lower 1MB\r
1175 Loading Segment: addr: 0x00000000000e3d14 memsz: 0x000000000001c2ec filesz: 0x000000000001c2ec\r
1176 lb: [0x0000000000100000, 0x000000000016b040)\r
1177 Post relocation: addr: 0x00000000000e3d14 memsz: 0x000000000001c2ec filesz: 0x000000000001c2ec\r
1178 it's not compressed!\r
1179 [ 0x000e3d14, 00100000, 0x00100000) <- fffcfd30\r
1180 dest 000e3d14, end 00100000, bouncebuffer acdf9f80\r
1181 Loaded segments\r
1182 PCH watchdog disabled\r
1183 Jumping to boot code at 000fec2c\r
1184 CPU0: stack: 00166000 - 00167000, lowest used address 00166ac8, stack used: 1336 bytes\r
1185 entry    = 0x000fec2c\r
1186 lb_start = 0x00100000\r
1187 lb_size  = 0x0006b040\r
1188 buffer   = 0xacdf9f80\r
1189 ----- [ seabios log starts here ] -----
1190 Found coreboot cbmem console @ aced0400
1191 Found mainboard SAMSUNG Stumpy
1192 Relocating init from 0x000e4f11 to 0xaceb45c0 (size 47384)
1193 Found CBFS header at 0xfffff898
1194 CPU Mhz=2497
1195 Found 15 PCI devices (max PCI bus is 03)
1196 Copying ACPI RSDP from 0xacee1600 to 0x000f0800
1197 Copying SMBIOS entry point from 0xaceecc00 to 0x000f07e0
1198 Using pmtimer, ioport 0x508
1199 Scan for VGA option rom
1200 Running option rom at c000:0003
1201 Changing serial settings was ff/ff now 3/0
1202 Turning on vga text mode console
1203 SeaBIOS (version rel-1.7.3-97-g6233543-20140120_134054-Virtualbox)
1204 EHCI init on dev 00:1a.0 (regs=0xe0605820)
1205 EHCI init on dev 00:1d.0 (regs=0xe0605c20)
1206 Found 0 lpt ports
1207 Found 0 serial ports
1208 AHCI controller at 1f.2, iobase e0605000, irq 10
1209 Searching bootorder for: /pci@i0cf8/*@1f,2/drive@0/disk@0
1210 AHCI/0: registering: "AHCI/0: SanDisk SSD P4 16GB ATA-8 Hard-Disk (15272 MiBytes)"
1211 Got ps2 nak (status=51)
1212 ehci_wait_td error - status=80e42
1213 ehci_wait_td error - status=80e42
1214 Initialized USB HUB (0 ports used)
1215 Initialized USB HUB (0 ports used)
1216 All threads complete.
1217 Scan for option roms
1218
1219 Press F12 for boot menu.
1220
1221 Searching bootorder for: HALT
1222 drive 0x000f0770: PCHS=16383/16/63 translation=lba LCHS=1024/255/63 s=31277232
1223 Space available for UMB: cf000-ee000, f0000-f0770
1224 Returned 65536 bytes of ZoneHigh
1225 e820 map has 11 items:
1226   0: 0000000000000000 - 000000000009fc00 = 1 RAM
1227   1: 000000000009fc00 - 00000000000a0000 = 2 RESERVED
1228   2: 00000000000f0000 - 0000000000100000 = 2 RESERVED
1229   3: 0000000000100000 - 0000000020000000 = 1 RAM
1230   4: 0000000020000000 - 0000000020200000 = 2 RESERVED
1231   5: 0000000020200000 - 0000000040000000 = 1 RAM
1232   6: 0000000040000000 - 0000000040200000 = 2 RESERVED
1233   7: 0000000040200000 - 00000000aced0000 = 1 RAM
1234   8: 00000000aced0000 - 00000000afa00000 = 2 RESERVED
1235   9: 00000000f0000000 - 00000000f4000000 = 2 RESERVED
1236   10: 0000000100000000 - 000000014fe00000 = 1 RAM
1237 Changing serial settings was ff/ff now 3/0
1238 enter handle_19:
1239   NULL
1240 Booting from Hard Disk...
1241 Booting from 0000:7c00
1242