google/panther/4.0-6588-g4acd8ea-dirty
[board-status.git] / samsung / lumpy / 4.0-6145-gdfdf001-dirty / 2014-05-25T11:54:59Z / coreboot_console.txt
1 \r
2 \r
3 coreboot-4.0-6145-gdfdf001 Sun May 25 14:44:20 EEST 2014 starting...\r
4 Setting up static southbridge registers... done.\r
5 Disabling Watchdog reboot... done.\r
6 Setting up static northbridge registers... done.\r
7 Initializing Graphics...\r
8 Back from sandybridge_early_initialization()\r
9 SMBus controller enabled.\r
10 Memory Straps:\r
11  - memory capacity 2GB\r
12  - die revision 1\r
13  - vendor Other\r
14 CPU id(206a7): Intel(R) Core(TM) i5-2467M CPU @ 1.60GHz\r
15 AES supported, TXT NOT supported, VT supported\r
16 PCH type: HM65, device id: 1c49, rev id 5\r
17 Intel ME early init\r
18 Intel ME firmware is ready\r
19 ME: Requested 8MB UMA\r
20 Starting UEFI PEI System Agent\r
21 Read scrambler seed    0x0000c6a2 from CMOS 0x98\r
22 Read S3 scrambler seed 0x0000c17a from CMOS 0x9c\r
23 find_current_mrc_cache_local: No valid MRC cache found.\r
24 System Agent: Starting up...\r
25 System Agent: Initializing PCH\r
26 System Agent: Initializing PCH (SMBUS)\r
27 System Agent: Initializing PCH (USB)\r
28 System Agent: Initializing PCH (SA Init)\r
29 SA PciExpress skipped (pcie_init is 0)\r
30 System Agent: Initializing PCH (Me UMA)\r
31 System Agent: Initializing Memory\r
32 System Agent: Done.\r
33 System Agent Version 1.2.2 Build 0\r
34 ME: Sending Init Done with status: 0, UMA base: 0x0ff8\r
35 ME: Requested BIOS Action: Continue to boot\r
36 ME: FW Partition Table      : OK\r
37 ME: Bringup Loader Failure  : NO\r
38 ME: Firmware Init Complete  : NO\r
39 ME: Manufacturing Mode      : NO\r
40 ME: Boot Options Present    : NO\r
41 ME: Update In Progress      : NO\r
42 ME: Current Working State   : Normal\r
43 ME: Current Operation State : Bring up\r
44 ME: Current Operation Mode  : Normal\r
45 ME: Error Code              : No Error\r
46 ME: Progress Phase          : BUP Phase\r
47 ME: Power Management Event  : Pseudo-global reset\r
48 ME: Progress Phase State    : 0x2c\r
49 memcfg DDR3 clock 1333 MHz\r
50 memcfg channel assignment: A: 0, B  1, C  2\r
51 memcfg channel[0] config (00600008):\r
52    ECC inactive\r
53    enhanced interleave mode on\r
54    rank interleave on\r
55    DIMMA 2048 MB width x8 single rank, selected\r
56    DIMMB 0 MB width x8 single rank\r
57 memcfg channel[1] config (00600008):\r
58    ECC inactive\r
59    enhanced interleave mode on\r
60    rank interleave on\r
61    DIMMA 2048 MB width x8 single rank, selected\r
62    DIMMB 0 MB width x8 single rank\r
63 CBMEM region aced0000-acffffff (cbmem_check_toc)\r
64 CBMEM region aced0000-acffffff (cbmem_initialize_empty)\r
65 Adding CBMEM entry as no. 1\r
66 Adding CBMEM entry as no. 2\r
67 Adding CBMEM entry as no. 3\r
68 Adding CBMEM entry as no. 4\r
69 Relocate MRC DATA from ff7e3237 to acee0600 (2992 bytes)\r
70 Save scrambler seed    0x00007692 to CMOS 0x98\r
71 Save s3 scrambler seed 0x000067cf to CMOS 0x9c\r
72 Adding CBMEM entry as no. 5\r
73 Trying CBFS ramstage loader.\r
74 CBFS: loading stage normal/ramstage @ 0x100000 (438328 bytes), entry @ 0x100000\r
75 coreboot-4.0-6145-gdfdf001 Sun May 25 14:44:20 EEST 2014 booting...\r
76 Enumerating buses...\r
77 Show all devs...Before device enumeration.\r
78 Root Device: enabled 1\r
79 CPU_CLUSTER: 0: enabled 1\r
80 APIC: 00: enabled 1\r
81 APIC: acac: enabled 0\r
82 DOMAIN: 0000: enabled 1\r
83 PCI: 00:00.0: enabled 1\r
84 PCI: 00:02.0: enabled 1\r
85 PCI: 00:16.0: enabled 1\r
86 PCI: 00:16.1: enabled 0\r
87 PCI: 00:16.2: enabled 0\r
88 PCI: 00:16.3: enabled 0\r
89 PCI: 00:19.0: enabled 0\r
90 PCI: 00:1a.0: enabled 1\r
91 PCI: 00:1b.0: enabled 1\r
92 PCI: 00:1c.0: enabled 1\r
93 PCI: 00:1c.1: enabled 0\r
94 PCI: 00:1c.2: enabled 0\r
95 PCI: 00:1c.3: enabled 1\r
96 PCI: 00:1c.4: enabled 0\r
97 PCI: 00:1c.5: enabled 0\r
98 PCI: 00:1c.6: enabled 0\r
99 PCI: 00:1c.7: enabled 0\r
100 PCI: 00:1d.0: enabled 1\r
101 PCI: 00:1e.0: enabled 0\r
102 PCI: 00:1f.0: enabled 1\r
103 PNP: 002e.1: enabled 1\r
104 PNP: 002e.2: enabled 0\r
105 PNP: 002e.3: enabled 0\r
106 PNP: 002e.4: enabled 0\r
107 PNP: 002e.7: enabled 1\r
108 PNP: 002e.8: enabled 1\r
109 PNP: 002e.9: enabled 1\r
110 PNP: 00ff.1: enabled 0\r
111 IOAPIC: 04: enabled 1\r
112 PCI: 00:1f.2: enabled 1\r
113 PCI: 00:1f.3: enabled 1\r
114 PCI: 00:1f.5: enabled 0\r
115 PCI: 00:1f.6: enabled 1\r
116 Compare with tree...\r
117 Root Device: enabled 1\r
118  CPU_CLUSTER: 0: enabled 1\r
119   APIC: 00: enabled 1\r
120   APIC: acac: enabled 0\r
121  DOMAIN: 0000: enabled 1\r
122   PCI: 00:00.0: enabled 1\r
123   PCI: 00:02.0: enabled 1\r
124   PCI: 00:16.0: enabled 1\r
125   PCI: 00:16.1: enabled 0\r
126   PCI: 00:16.2: enabled 0\r
127   PCI: 00:16.3: enabled 0\r
128   PCI: 00:19.0: enabled 0\r
129   PCI: 00:1a.0: enabled 1\r
130   PCI: 00:1b.0: enabled 1\r
131   PCI: 00:1c.0: enabled 1\r
132   PCI: 00:1c.1: enabled 0\r
133   PCI: 00:1c.2: enabled 0\r
134   PCI: 00:1c.3: enabled 1\r
135   PCI: 00:1c.4: enabled 0\r
136   PCI: 00:1c.5: enabled 0\r
137   PCI: 00:1c.6: enabled 0\r
138   PCI: 00:1c.7: enabled 0\r
139   PCI: 00:1d.0: enabled 1\r
140   PCI: 00:1e.0: enabled 0\r
141   PCI: 00:1f.0: enabled 1\r
142    PNP: 002e.1: enabled 1\r
143    PNP: 002e.2: enabled 0\r
144    PNP: 002e.3: enabled 0\r
145    PNP: 002e.4: enabled 0\r
146    PNP: 002e.7: enabled 1\r
147    PNP: 002e.8: enabled 1\r
148    PNP: 002e.9: enabled 1\r
149    PNP: 00ff.1: enabled 0\r
150    IOAPIC: 04: enabled 1\r
151   PCI: 00:1f.2: enabled 1\r
152   PCI: 00:1f.3: enabled 1\r
153   PCI: 00:1f.5: enabled 0\r
154   PCI: 00:1f.6: enabled 1\r
155 scan_static_bus for Root Device\r
156 CPU_CLUSTER: 0 enabled\r
157 DOMAIN: 0000 enabled\r
158 DOMAIN: 0000 scanning...\r
159 PCI: pci_scan_bus for bus 00\r
160 PCI: 00:00.0 [8086/0104] ops\r
161 Normal boot.\r
162 PCI: 00:00.0 [8086/0104] enabled\r
163 PCI: 00:02.0 [8086/0000] ops\r
164 PCI: 00:02.0 [8086/0116] enabled\r
165 PCI: 00:16.0 [8086/1c3a] bus ops\r
166 PCI: 00:16.0 [8086/1c3a] enabled\r
167 PCI: 00:16.1: Disabling device\r
168 PCI: 00:16.1 [8086/1c3b] disabled No operations\r
169 PCI: 00:16.2: Disabling device\r
170 PCI: 00:16.2 [8086/1c3c] disabled No operations\r
171 PCI: 00:16.3: Disabling device\r
172 PCI: 00:16.3 [8086/1c3d] disabled No operations\r
173 PCI: 00:19.0: Disabling device\r
174 PCI: 00:1a.0 [8086/0000] ops\r
175 PCI: 00:1a.0 [8086/1c2d] enabled\r
176 PCI: 00:1b.0 [8086/0000] ops\r
177 PCI: 00:1b.0 [8086/1c20] enabled\r
178 PCI: 00:1c.0 [8086/0000] bus ops\r
179 PCI: 00:1c.0 [8086/1c10] enabled\r
180 PCI: 00:1c.1: Disabling device\r
181 PCI: 00:1c.2: Disabling device\r
182 PCI: 00:1c.3 [8086/0000] bus ops\r
183 PCI: 00:1c.3 [8086/1c16] enabled\r
184 PCI: 00:1c.4: Disabling device\r
185 PCI: 00:1c.4: check set enabled\r
186 PCI: 00:1c.5: Disabling device\r
187 PCI: 00:1c.6: Disabling device\r
188 PCI: 00:1c.7: Disabling device\r
189 PCH: RPFN 0x76543210 -> 0xfedc3a90\r
190 PCI: 00:1d.0 [8086/0000] ops\r
191 PCI: 00:1d.0 [8086/1c26] enabled\r
192 PCI: 00:1e.0: Disabling device\r
193 PCI: 00:1e.0 [8086/2448] bus ops\r
194 PCI: 00:1e.0 [8086/2448] disabled\r
195 PCI: 00:1f.0 [8086/0000] bus ops\r
196 PCI: 00:1f.0 [8086/1c49] enabled\r
197 PCI: 00:1f.2 [8086/0000] ops\r
198 PCI: 00:1f.2 [8086/1c01] enabled\r
199 PCI: 00:1f.3 [8086/0000] bus ops\r
200 PCI: 00:1f.3 [8086/1c22] enabled\r
201 PCI: 00:1f.5: Disabling device\r
202 PCI: 00:1f.6 [8086/1c24] enabled\r
203 scan_static_bus for PCI: 00:16.0\r
204 scan_static_bus for PCI: 00:16.0 done\r
205 do_pci_scan_bridge for PCI: 00:1c.0\r
206 PCI: pci_scan_bus for bus 01\r
207 PCI: 01:00.0 [168c/0030] enabled\r
208 PCI: pci_scan_bus returning with max=001\r
209 Capability: type 0x01 @ 0x40\r
210 Capability: type 0x05 @ 0x50\r
211 Capability: type 0x10 @ 0x70\r
212 Capability: type 0x10 @ 0x40\r
213 Enabling Common Clock Configuration\r
214 ASPM: Enabled L0s and L1\r
215 do_pci_scan_bridge returns max 1\r
216 do_pci_scan_bridge for PCI: 00:1c.3\r
217 PCI: pci_scan_bus for bus 02\r
218 PCI: 02:00.0 [10ec/8168] enabled\r
219 PCI: pci_scan_bus returning with max=002\r
220 Capability: type 0x01 @ 0x40\r
221 Capability: type 0x05 @ 0x50\r
222 Capability: type 0x10 @ 0x70\r
223 Capability: type 0x10 @ 0x40\r
224 Enabling Common Clock Configuration\r
225 ASPM: Enabled L1\r
226 do_pci_scan_bridge returns max 2\r
227 scan_static_bus for PCI: 00:1f.0\r
228 PNP: 002e.1 enabled\r
229 PNP: 002e.2 disabled\r
230 PNP: 002e.3 disabled\r
231 PNP: 002e.4 disabled\r
232 PNP: 002e.7 enabled\r
233 PNP: 002e.8 enabled\r
234 PNP: 002e.9 enabled\r
235 PNP: 00ff.1 disabled\r
236 IOAPIC: 04 enabled\r
237 scan_static_bus for PCI: 00:1f.0 done\r
238 scan_static_bus for PCI: 00:1f.3\r
239 scan_static_bus for PCI: 00:1f.3 done\r
240 PCI: pci_scan_bus returning with max=002\r
241 scan_static_bus for Root Device done\r
242 done\r
243 found VGA at PCI: 00:02.0\r
244 Setting up VGA for PCI: 00:02.0\r
245 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
246 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
247 Allocating resources...\r
248 Reading resources...\r
249 Root Device read_resources bus 0 link: 0\r
250 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
251 APIC: 00 missing read_resources\r
252 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
253 DOMAIN: 0000 read_resources bus 0 link: 0\r
254 Adding PCIe enhanced config space BAR 0xf0000000-0xf4000000.\r
255 PCI: 00:1c.0 read_resources bus 1 link: 0\r
256 PCI: 00:1c.0 read_resources bus 1 link: 0 done\r
257 PCI: 00:1c.3 read_resources bus 2 link: 0\r
258 PCI: 00:1c.3 read_resources bus 2 link: 0 done\r
259 PCI: 00:1f.0 read_resources bus 0 link: 0\r
260 PCI: 00:1f.0 read_resources bus 0 link: 0 done\r
261 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
262 Root Device read_resources bus 0 link: 0 done\r
263 Done reading resources.\r
264 Show resources in subtree (Root Device)...After reading.\r
265  Root Device child on link 0 CPU_CLUSTER: 0\r
266   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
267    APIC: 00\r
268    APIC: acac\r
269   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
270   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
271   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
272    PCI: 00:00.0\r
273    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
274    PCI: 00:02.0\r
275    PCI: 00:02.0 resource base 0 size 400000 align 22 gran 22 limit ffffffffffffffff flags 201 index 10\r
276    PCI: 00:02.0 resource base 0 size 10000000 align 28 gran 28 limit ffffffffffffffff flags 1201 index 18\r
277    PCI: 00:02.0 resource base 0 size 40 align 6 gran 6 limit ffff flags 100 index 20\r
278    PCI: 00:16.0\r
279    PCI: 00:16.0 resource base 0 size 10 align 4 gran 4 limit ffffffffffffffff flags 201 index 10\r
280    PCI: 00:16.1\r
281    PCI: 00:16.2\r
282    PCI: 00:16.3\r
283    PCI: 00:19.0\r
284    PCI: 00:1a.0\r
285    PCI: 00:1a.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
286    PCI: 00:1b.0\r
287    PCI: 00:1b.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
288    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
289    PCI: 00:1c.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
290    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
291    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
292     PCI: 01:00.0\r
293     PCI: 01:00.0 resource base 0 size 20000 align 17 gran 17 limit ffffffffffffffff flags 201 index 10\r
294     PCI: 01:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffff flags 2200 index 30\r
295    PCI: 00:1c.1\r
296    PCI: 00:1c.2\r
297    PCI: 00:1c.3 child on link 0 PCI: 02:00.0\r
298    PCI: 00:1c.3 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
299    PCI: 00:1c.3 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
300    PCI: 00:1c.3 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
301     PCI: 02:00.0\r
302     PCI: 02:00.0 resource base 0 size 100 align 8 gran 8 limit ffff flags 100 index 10\r
303     PCI: 02:00.0 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 1201 index 18\r
304     PCI: 02:00.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 1201 index 20\r
305    PCI: 00:1c.4\r
306    PCI: 00:1c.5\r
307    PCI: 00:1c.6\r
308    PCI: 00:1c.7\r
309    PCI: 00:1d.0\r
310    PCI: 00:1d.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
311    PCI: 00:1e.0\r
312    PCI: 00:1f.0 child on link 0 PNP: 002e.1\r
313    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
314    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
315    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
316     PNP: 002e.1\r
317     PNP: 002e.1 resource base b00 size 1 align 0 gran 0 limit ffffffff flags c0000100 index 60\r
318     PNP: 002e.2\r
319     PNP: 002e.2 resource base 0 size 1 align 0 gran 0 limit ffffffff flags 100 index 60\r
320     PNP: 002e.3\r
321     PNP: 002e.3 resource base 0 size 1 align 0 gran 0 limit ffffffff flags 100 index 60\r
322     PNP: 002e.4\r
323     PNP: 002e.4 resource base 0 size 8 align 3 gran 3 limit fff flags 100 index 60\r
324     PNP: 002e.4 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70\r
325     PNP: 002e.7\r
326     PNP: 002e.7 resource base 1 size 1 align 0 gran 0 limit 0 flags c0000400 index 70\r
327     PNP: 002e.8\r
328     PNP: 002e.8 resource base 62 size 1 align 0 gran 0 limit ffffffff flags c0000100 index 60\r
329     PNP: 002e.9\r
330     PNP: 002e.9 resource base a00 size 1 align 0 gran 0 limit ffffffff flags c0000100 index 60\r
331     PNP: 00ff.1\r
332     IOAPIC: 04\r
333     IOAPIC: 04 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 0\r
334    PCI: 00:1f.2\r
335    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
336    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
337    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
338    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
339    PCI: 00:1f.2 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 20\r
340    PCI: 00:1f.2 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
341    PCI: 00:1f.3\r
342    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
343    PCI: 00:1f.3 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
344    PCI: 00:1f.5\r
345    PCI: 00:1f.6\r
346    PCI: 00:1f.6 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 201 index 10\r
347 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
348 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
349 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
350 PCI: 00:1c.3 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
351 PCI: 02:00.0 10 *  [0x0 - 0xff] io\r
352 PCI: 00:1c.3 compute_resources_io: base: 100 size: 1000 align: 12 gran: 12 limit: ffff done\r
353 PCI: 00:1c.3 1c *  [0x0 - 0xfff] io\r
354 PCI: 00:02.0 20 *  [0x1000 - 0x103f] io\r
355 PCI: 00:1f.2 20 *  [0x1040 - 0x105f] io\r
356 PCI: 00:1f.2 10 *  [0x1060 - 0x1067] io\r
357 PCI: 00:1f.2 18 *  [0x1068 - 0x106f] io\r
358 PCI: 00:1f.2 14 *  [0x1070 - 0x1073] io\r
359 PCI: 00:1f.2 1c *  [0x1074 - 0x1077] io\r
360 DOMAIN: 0000 compute_resources_io: base: 1078 size: 1078 align: 12 gran: 0 limit: ffff done\r
361 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
362 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
363 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
364 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
365 PCI: 01:00.0 10 *  [0x0 - 0x1ffff] mem\r
366 PCI: 01:00.0 30 *  [0x20000 - 0x2ffff] mem\r
367 PCI: 00:1c.0 compute_resources_mem: base: 30000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
368 PCI: 00:1c.3 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
369 PCI: 02:00.0 20 *  [0x0 - 0x3fff] prefmem\r
370 PCI: 02:00.0 18 *  [0x4000 - 0x4fff] prefmem\r
371 PCI: 00:1c.3 compute_resources_prefmem: base: 5000 size: 100000 align: 20 gran: 20 limit: ffffffffffffffff done\r
372 PCI: 00:1c.3 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
373 PCI: 00:1c.3 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
374 PCI: 00:02.0 18 *  [0x0 - 0xfffffff] prefmem\r
375 PCI: 00:02.0 10 *  [0x10000000 - 0x103fffff] mem\r
376 PCI: 00:1c.0 20 *  [0x10400000 - 0x104fffff] mem\r
377 PCI: 00:1c.3 24 *  [0x10500000 - 0x105fffff] prefmem\r
378 PCI: 00:1b.0 10 *  [0x10600000 - 0x10603fff] mem\r
379 PCI: 00:1f.6 10 *  [0x10604000 - 0x10604fff] mem\r
380 PCI: 00:1f.2 24 *  [0x10605000 - 0x106057ff] mem\r
381 PCI: 00:1a.0 10 *  [0x10605800 - 0x10605bff] mem\r
382 PCI: 00:1d.0 10 *  [0x10605c00 - 0x10605fff] mem\r
383 PCI: 00:1f.3 10 *  [0x10606000 - 0x106060ff] mem\r
384 PCI: 00:16.0 10 *  [0x10606100 - 0x1060610f] mem\r
385 DOMAIN: 0000 compute_resources_mem: base: 10606110 size: 10606110 align: 28 gran: 0 limit: ffffffff done\r
386 avoid_fixed_resources: DOMAIN: 0000\r
387 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
388 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
389 constrain_resources: DOMAIN: 0000\r
390 constrain_resources: PCI: 00:00.0\r
391 constrain_resources: PCI: 00:02.0\r
392 constrain_resources: PCI: 00:16.0\r
393 constrain_resources: PCI: 00:1a.0\r
394 constrain_resources: PCI: 00:1b.0\r
395 constrain_resources: PCI: 00:1c.0\r
396 constrain_resources: PCI: 01:00.0\r
397 constrain_resources: PCI: 00:1c.3\r
398 constrain_resources: PCI: 02:00.0\r
399 constrain_resources: PCI: 00:1d.0\r
400 constrain_resources: PCI: 00:1f.0\r
401 constrain_resources: PNP: 002e.1\r
402 constrain_resources: PNP: 002e.7\r
403 constrain_resources: PNP: 002e.8\r
404 constrain_resources: PNP: 002e.9\r
405 constrain_resources: IOAPIC: 04\r
406 constrain_resources: PCI: 00:1f.2\r
407 constrain_resources: PCI: 00:1f.3\r
408 constrain_resources: PCI: 00:1f.6\r
409 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
410         lim->base 00001000 lim->limit 0000ffff\r
411 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
412         lim->base 00000000 lim->limit efffffff\r
413 Setting resources...\r
414 DOMAIN: 0000 allocate_resources_io: base:1000 size:1078 align:12 gran:0 limit:ffff\r
415 Assigned: PCI: 00:1c.3 1c *  [0x1000 - 0x1fff] io\r
416 Assigned: PCI: 00:02.0 20 *  [0x2000 - 0x203f] io\r
417 Assigned: PCI: 00:1f.2 20 *  [0x2040 - 0x205f] io\r
418 Assigned: PCI: 00:1f.2 10 *  [0x2060 - 0x2067] io\r
419 Assigned: PCI: 00:1f.2 18 *  [0x2068 - 0x206f] io\r
420 Assigned: PCI: 00:1f.2 14 *  [0x2070 - 0x2073] io\r
421 Assigned: PCI: 00:1f.2 1c *  [0x2074 - 0x2077] io\r
422 DOMAIN: 0000 allocate_resources_io: next_base: 2078 size: 1078 align: 12 gran: 0 done\r
423 PCI: 00:1c.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
424 PCI: 00:1c.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
425 PCI: 00:1c.3 allocate_resources_io: base:1000 size:1000 align:12 gran:12 limit:ffff\r
426 Assigned: PCI: 02:00.0 10 *  [0x1000 - 0x10ff] io\r
427 PCI: 00:1c.3 allocate_resources_io: next_base: 1100 size: 1000 align: 12 gran: 12 done\r
428 DOMAIN: 0000 allocate_resources_mem: base:d0000000 size:10606110 align:28 gran:0 limit:efffffff\r
429 Assigned: PCI: 00:02.0 18 *  [0xd0000000 - 0xdfffffff] prefmem\r
430 Assigned: PCI: 00:02.0 10 *  [0xe0000000 - 0xe03fffff] mem\r
431 Assigned: PCI: 00:1c.0 20 *  [0xe0400000 - 0xe04fffff] mem\r
432 Assigned: PCI: 00:1c.3 24 *  [0xe0500000 - 0xe05fffff] prefmem\r
433 Assigned: PCI: 00:1b.0 10 *  [0xe0600000 - 0xe0603fff] mem\r
434 Assigned: PCI: 00:1f.6 10 *  [0xe0604000 - 0xe0604fff] mem\r
435 Assigned: PCI: 00:1f.2 24 *  [0xe0605000 - 0xe06057ff] mem\r
436 Assigned: PCI: 00:1a.0 10 *  [0xe0605800 - 0xe0605bff] mem\r
437 Assigned: PCI: 00:1d.0 10 *  [0xe0605c00 - 0xe0605fff] mem\r
438 Assigned: PCI: 00:1f.3 10 *  [0xe0606000 - 0xe06060ff] mem\r
439 Assigned: PCI: 00:16.0 10 *  [0xe0606100 - 0xe060610f] mem\r
440 DOMAIN: 0000 allocate_resources_mem: next_base: e0606110 size: 10606110 align: 28 gran: 0 done\r
441 PCI: 00:1c.0 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
442 PCI: 00:1c.0 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
443 PCI: 00:1c.0 allocate_resources_mem: base:e0400000 size:100000 align:20 gran:20 limit:efffffff\r
444 Assigned: PCI: 01:00.0 10 *  [0xe0400000 - 0xe041ffff] mem\r
445 Assigned: PCI: 01:00.0 30 *  [0xe0420000 - 0xe042ffff] mem\r
446 PCI: 00:1c.0 allocate_resources_mem: next_base: e0430000 size: 100000 align: 20 gran: 20 done\r
447 PCI: 00:1c.3 allocate_resources_prefmem: base:e0500000 size:100000 align:20 gran:20 limit:efffffff\r
448 Assigned: PCI: 02:00.0 20 *  [0xe0500000 - 0xe0503fff] prefmem\r
449 Assigned: PCI: 02:00.0 18 *  [0xe0504000 - 0xe0504fff] prefmem\r
450 PCI: 00:1c.3 allocate_resources_prefmem: next_base: e0505000 size: 100000 align: 20 gran: 20 done\r
451 PCI: 00:1c.3 allocate_resources_mem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
452 PCI: 00:1c.3 allocate_resources_mem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
453 Root Device assign_resources, bus 0 link: 0\r
454 TOUUD 0x14fe00000 TOLUD 0xafa00000 TOM 0x100000000\r
455 MEBASE 0xff800000\r
456 IGD decoded, subtracting 32M UMA and 2M GTT\r
457 TSEG base 0xad000000 size 8M\r
458 Available memory below 4GB: 2768M\r
459 Available memory above 4GB: 1278M\r
460 Adding PCIe config bar base=0xf0000000 size=0x4000000\r
461 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
462 PCI: 00:00.0 cf <- [0x00f0000000 - 0x00f3ffffff] size 0x04000000 gran 0x00 mem<mmconfig>\r
463 PCI: 00:02.0 10 <- [0x00e0000000 - 0x00e03fffff] size 0x00400000 gran 0x16 mem64\r
464 PCI: 00:02.0 18 <- [0x00d0000000 - 0x00dfffffff] size 0x10000000 gran 0x1c prefmem64\r
465 PCI: 00:02.0 20 <- [0x0000002000 - 0x000000203f] size 0x00000040 gran 0x06 io\r
466 PCI: 00:16.0 10 <- [0x00e0606100 - 0x00e060610f] size 0x00000010 gran 0x04 mem64\r
467 PCI: 00:1a.0 10 <- [0x00e0605800 - 0x00e0605bff] size 0x00000400 gran 0x0a mem\r
468 PCI: 00:1b.0 10 <- [0x00e0600000 - 0x00e0603fff] size 0x00004000 gran 0x0e mem64\r
469 PCI: 00:1c.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 01 io\r
470 PCI: 00:1c.0 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
471 PCI: 00:1c.0 20 <- [0x00e0400000 - 0x00e04fffff] size 0x00100000 gran 0x14 bus 01 mem\r
472 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
473 PCI: 01:00.0 10 <- [0x00e0400000 - 0x00e041ffff] size 0x00020000 gran 0x11 mem64\r
474 PCI: 01:00.0 30 <- [0x00e0420000 - 0x00e042ffff] size 0x00010000 gran 0x10 romem\r
475 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
476 PCI: 00:1c.3 1c <- [0x0000001000 - 0x0000001fff] size 0x00001000 gran 0x0c bus 02 io\r
477 PCI: 00:1c.3 24 <- [0x00e0500000 - 0x00e05fffff] size 0x00100000 gran 0x14 bus 02 prefmem\r
478 PCI: 00:1c.3 20 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 02 mem\r
479 PCI: 00:1c.3 assign_resources, bus 2 link: 0\r
480 PCI: 02:00.0 10 <- [0x0000001000 - 0x00000010ff] size 0x00000100 gran 0x08 io\r
481 PCI: 02:00.0 18 <- [0x00e0504000 - 0x00e0504fff] size 0x00001000 gran 0x0c prefmem64\r
482 PCI: 02:00.0 20 <- [0x00e0500000 - 0x00e0503fff] size 0x00004000 gran 0x0e prefmem64\r
483 PCI: 00:1c.3 assign_resources, bus 2 link: 0\r
484 PCI: 00:1d.0 10 <- [0x00e0605c00 - 0x00e0605fff] size 0x00000400 gran 0x0a mem\r
485 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
486 PNP: 002e.1 60 <- [0x0000000b00 - 0x0000000b00] size 0x00000001 gran 0x00 io\r
487 PNP: 002e.7 70 <- [0x0000000001 - 0x0000000001] size 0x00000001 gran 0x00 irq\r
488 PNP: 002e.8 60 <- [0x0000000062 - 0x0000000062] size 0x00000001 gran 0x00 io\r
489 PNP: 002e.9 60 <- [0x0000000a00 - 0x0000000a00] size 0x00000001 gran 0x00 io\r
490 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
491 PCI: 00:1f.2 10 <- [0x0000002060 - 0x0000002067] size 0x00000008 gran 0x03 io\r
492 PCI: 00:1f.2 14 <- [0x0000002070 - 0x0000002073] size 0x00000004 gran 0x02 io\r
493 PCI: 00:1f.2 18 <- [0x0000002068 - 0x000000206f] size 0x00000008 gran 0x03 io\r
494 PCI: 00:1f.2 1c <- [0x0000002074 - 0x0000002077] size 0x00000004 gran 0x02 io\r
495 PCI: 00:1f.2 20 <- [0x0000002040 - 0x000000205f] size 0x00000020 gran 0x05 io\r
496 PCI: 00:1f.2 24 <- [0x00e0605000 - 0x00e06057ff] size 0x00000800 gran 0x0b mem\r
497 PCI: 00:1f.3 10 <- [0x00e0606000 - 0x00e06060ff] size 0x00000100 gran 0x08 mem64\r
498 PCI: 00:1f.6 10 <- [0x00e0604000 - 0x00e0604fff] size 0x00001000 gran 0x0c mem64\r
499 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
500 CBMEM region aced0000-acffffff (cbmem_late_set_table)\r
501 Root Device assign_resources, bus 0 link: 0\r
502 Done setting resources.\r
503 Show resources in subtree (Root Device)...After assigning values.\r
504  Root Device child on link 0 CPU_CLUSTER: 0\r
505   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
506    APIC: 00\r
507    APIC: acac\r
508   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
509   DOMAIN: 0000 resource base 1000 size 1078 align 12 gran 0 limit ffff flags 40040100 index 10000000\r
510   DOMAIN: 0000 resource base d0000000 size 10606110 align 28 gran 0 limit efffffff flags 40040200 index 10000100\r
511   DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
512   DOMAIN: 0000 resource base 100000 size acf00000 align 0 gran 0 limit 0 flags e0004200 index 4\r
513   DOMAIN: 0000 resource base 100000000 size 4fe00000 align 0 gran 0 limit 0 flags e0004200 index 5\r
514   DOMAIN: 0000 resource base ad000000 size 2a00000 align 0 gran 0 limit 0 flags f0000200 index 6\r
515   DOMAIN: 0000 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
516   DOMAIN: 0000 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index 8\r
517   DOMAIN: 0000 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index 9\r
518   DOMAIN: 0000 resource base 20000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index a\r
519   DOMAIN: 0000 resource base 40000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index b\r
520    PCI: 00:00.0\r
521    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
522    PCI: 00:02.0\r
523    PCI: 00:02.0 resource base e0000000 size 400000 align 22 gran 22 limit efffffff flags 60000201 index 10\r
524    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit efffffff flags 60001201 index 18\r
525    PCI: 00:02.0 resource base 2000 size 40 align 6 gran 6 limit ffff flags 60000100 index 20\r
526    PCI: 00:16.0\r
527    PCI: 00:16.0 resource base e0606100 size 10 align 4 gran 4 limit efffffff flags 60000201 index 10\r
528    PCI: 00:16.1\r
529    PCI: 00:16.2\r
530    PCI: 00:16.3\r
531    PCI: 00:19.0\r
532    PCI: 00:1a.0\r
533    PCI: 00:1a.0 resource base e0605800 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
534    PCI: 00:1b.0\r
535    PCI: 00:1b.0 resource base e0600000 size 4000 align 14 gran 14 limit efffffff flags 60000201 index 10\r
536    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
537    PCI: 00:1c.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
538    PCI: 00:1c.0 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
539    PCI: 00:1c.0 resource base e0400000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
540     PCI: 01:00.0\r
541     PCI: 01:00.0 resource base e0400000 size 20000 align 17 gran 17 limit efffffff flags 60000201 index 10\r
542     PCI: 01:00.0 resource base e0420000 size 10000 align 16 gran 16 limit efffffff flags 60002200 index 30\r
543    PCI: 00:1c.1\r
544    PCI: 00:1c.2\r
545    PCI: 00:1c.3 child on link 0 PCI: 02:00.0\r
546    PCI: 00:1c.3 resource base 1000 size 1000 align 12 gran 12 limit ffff flags 60080102 index 1c\r
547    PCI: 00:1c.3 resource base e0500000 size 100000 align 20 gran 20 limit efffffff flags 60081202 index 24\r
548    PCI: 00:1c.3 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60080202 index 20\r
549     PCI: 02:00.0\r
550     PCI: 02:00.0 resource base 1000 size 100 align 8 gran 8 limit ffff flags 60000100 index 10\r
551     PCI: 02:00.0 resource base e0504000 size 1000 align 12 gran 12 limit efffffff flags 60001201 index 18\r
552     PCI: 02:00.0 resource base e0500000 size 4000 align 14 gran 14 limit efffffff flags 60001201 index 20\r
553    PCI: 00:1c.4\r
554    PCI: 00:1c.5\r
555    PCI: 00:1c.6\r
556    PCI: 00:1c.7\r
557    PCI: 00:1d.0\r
558    PCI: 00:1d.0 resource base e0605c00 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
559    PCI: 00:1e.0\r
560    PCI: 00:1f.0 child on link 0 PNP: 002e.1\r
561    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
562    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
563    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
564     PNP: 002e.1\r
565     PNP: 002e.1 resource base b00 size 1 align 0 gran 0 limit ffffffff flags e0000100 index 60\r
566     PNP: 002e.2\r
567     PNP: 002e.2 resource base 0 size 1 align 0 gran 0 limit ffffffff flags 100 index 60\r
568     PNP: 002e.3\r
569     PNP: 002e.3 resource base 0 size 1 align 0 gran 0 limit ffffffff flags 100 index 60\r
570     PNP: 002e.4\r
571     PNP: 002e.4 resource base 0 size 8 align 3 gran 3 limit fff flags 100 index 60\r
572     PNP: 002e.4 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70\r
573     PNP: 002e.7\r
574     PNP: 002e.7 resource base 1 size 1 align 0 gran 0 limit 0 flags e0000400 index 70\r
575     PNP: 002e.8\r
576     PNP: 002e.8 resource base 62 size 1 align 0 gran 0 limit ffffffff flags e0000100 index 60\r
577     PNP: 002e.9\r
578     PNP: 002e.9 resource base a00 size 1 align 0 gran 0 limit ffffffff flags e0000100 index 60\r
579     PNP: 00ff.1\r
580     IOAPIC: 04\r
581     IOAPIC: 04 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 0\r
582    PCI: 00:1f.2\r
583    PCI: 00:1f.2 resource base 2060 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
584    PCI: 00:1f.2 resource base 2070 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
585    PCI: 00:1f.2 resource base 2068 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
586    PCI: 00:1f.2 resource base 2074 size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
587    PCI: 00:1f.2 resource base 2040 size 20 align 5 gran 5 limit ffff flags 60000100 index 20\r
588    PCI: 00:1f.2 resource base e0605000 size 800 align 11 gran 11 limit efffffff flags 60000200 index 24\r
589    PCI: 00:1f.3\r
590    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
591    PCI: 00:1f.3 resource base e0606000 size 100 align 8 gran 8 limit efffffff flags 60000201 index 10\r
592    PCI: 00:1f.5\r
593    PCI: 00:1f.6\r
594    PCI: 00:1f.6 resource base e0604000 size 1000 align 12 gran 12 limit efffffff flags 60000201 index 10\r
595 Done allocating resources.\r
596 Enabling resources...\r
597 PCI: 00:00.0 subsystem <- 1ae0/c000\r
598 PCI: 00:00.0 cmd <- 06\r
599 PCI: 00:02.0 subsystem <- 1ae0/c000\r
600 PCI: 00:02.0 cmd <- 03\r
601 PCI: 00:16.0 subsystem <- 1ae0/c000\r
602 PCI: 00:16.0 cmd <- 02\r
603 PCI: 00:1a.0 subsystem <- 1ae0/c000\r
604 PCI: 00:1a.0 cmd <- 102\r
605 PCI: 00:1b.0 subsystem <- 1ae0/c000\r
606 PCI: 00:1b.0 cmd <- 102\r
607 PCI: 00:1c.0 bridge ctrl <- 0003\r
608 PCI: 00:1c.0 subsystem <- 1ae0/c000\r
609 PCI: 00:1c.0 cmd <- 106\r
610 PCI: 00:1c.3 bridge ctrl <- 0003\r
611 PCI: 00:1c.3 subsystem <- 1ae0/c000\r
612 PCI: 00:1c.3 cmd <- 107\r
613 PCI: 00:1d.0 subsystem <- 1ae0/c000\r
614 PCI: 00:1d.0 cmd <- 102\r
615 pch_decode_init\r
616 PCI: 00:1f.0 subsystem <- 1ae0/c000\r
617 PCI: 00:1f.0 cmd <- 107\r
618 PCI: 00:1f.2 subsystem <- 1ae0/c000\r
619 PCI: 00:1f.2 cmd <- 03\r
620 PCI: 00:1f.3 subsystem <- 1ae0/c000\r
621 PCI: 00:1f.3 cmd <- 103\r
622 PCI: 00:1f.6 subsystem <- 1ae0/c000\r
623 PCI: 00:1f.6 cmd <- 02\r
624 PCI: 01:00.0 cmd <- 02\r
625 PCI: 02:00.0 cmd <- 03\r
626 done.\r
627 Initializing devices...\r
628 Root Device init\r
629 lumpy_ec_init\r
630 .CPU_CLUSTER: 0 init\r
631 start_eip=0x00001000, code_size=0x00000031\r
632 Installing SMM handler to 0xad000000\r
633 Installing IED header to 0xad400000\r
634 Initializing SMM handler... ... pmbase = 0x0500\r
635 \r
636 SMI_STS: PM1 \r
637 PM1_STS: WAK BM \r
638 GPE0_STS: GPIO15 GPIO14 GPIO13 GPIO11 GPIO7 GPIO6 GPIO5 GPIO4 GPIO3 GPIO2 GPIO1 GPIO0 SMB_WAK \r
639 ALT_GP_SMI_STS: GPI15 GPI14 GPI13 GPI11 GPI7 GPI6 GPI5 GPI4 GPI3 GPI2 GPI1 GPI0 \r
640 TCO_STS: \r
641   ... raise SMI#\r
642 Initializing CPU #0\r
643 CPU: vendor Intel device 206a7\r
644 CPU: family 06, model 2a, stepping 07\r
645 Enabling cache\r
646 microcode: sig=0x206a7 pf=0x10 revision=0x28\r
647 CPU: Intel(R) Core(TM) i5-2467M CPU @ 1.60GHz.\r
648 MTRR: Physical address space:\r
649 0x0000000000000000 - 0x00000000000a0000 size 0x000a0000 type 6\r
650 0x00000000000a0000 - 0x00000000000c0000 size 0x00020000 type 0\r
651 0x00000000000c0000 - 0x00000000ad000000 size 0xacf40000 type 6\r
652 0x00000000ad000000 - 0x00000000d0000000 size 0x23000000 type 0\r
653 0x00000000d0000000 - 0x00000000e0000000 size 0x10000000 type 1\r
654 0x00000000e0000000 - 0x0000000100000000 size 0x20000000 type 0\r
655 0x0000000100000000 - 0x000000014fe00000 size 0x4fe00000 type 6\r
656 MTRR: Fixed MSR 0x250 0x0606060606060606\r
657 MTRR: Fixed MSR 0x258 0x0606060606060606\r
658 MTRR: Fixed MSR 0x259 0x0000000000000000\r
659 MTRR: Fixed MSR 0x268 0x0606060606060606\r
660 MTRR: Fixed MSR 0x269 0x0606060606060606\r
661 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
662 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
663 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
664 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
665 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
666 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
667 call enable_fixed_mtrr()\r
668 MTRR: default type WB/UC MTRR counts: 6/7.\r
669 MTRR: WB selected as default type.\r
670 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
671 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
672 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
673 MTRR: 3 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
674 MTRR: 4 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
675 MTRR: 5 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
676 \r
677 MTRR check\r
678 Fixed MTRRs   : Enabled\r
679 Variable MTRRs: Enabled\r
680 \r
681 Setting up local apic... apic_id: 0x00 done.\r
682 Disabling VMX\r
683 model_x06ax: energy policy set to 6\r
684 model_x06ax: frequency set to 1600\r
685 Turbo is available but hidden\r
686 Turbo has been enabled\r
687 CPU: 0 has 2 cores, 2 threads per core\r
688 CPU: 0 has core 1\r
689 CPU1: stack_base 00165000, stack_end 00165ff8\r
690 Asserting INIT.\r
691 Waiting for send to finish...\r
692 +Deasserting INIT.\r
693 Waiting for send to finish...\r
694 +#startup loops: 2.\r
695 Sending STARTUP #1 to 1.\r
696 After apic_write.\r
697 Initializing CPU #1\r
698 Startup point 1.\r
699 CPU: vendor Intel device 206a7\r
700 Waiting for send to finish...\r
701 CPU: family 06, model 2a, stepping 07\r
702 +Enabling cache\r
703 Sending STARTUP #2 to 1.\r
704 After apic_write.\r
705 microcode: sig=0x206a7 pf=0x10 revision=0x28\r
706 CPU: Intel(R) Core(TM) i5-2467M CPU @ 1.60GHz.\r
707 Startup point 1.\r
708 Waiting for send to finish...\r
709 +After Startup.\r
710 CPU: 0 has core 2\r
711 CPU2: stack_base 00164000, stack_end 00164ff8\r
712 Asserting INIT.\r
713 Waiting for send to finish...\r
714 +Deasserting INIT.\r
715 Waiting for send to finish...\r
716 +#startup loops: 2.\r
717 MTRR: Fixed MSR 0x250 0x0606060606060606\r
718 Sending STARTUP #1 to 2.\r
719 MTRR: Fixed MSR 0x258 0x0606060606060606\r
720 After apic_write.\r
721 MTRR: Fixed MSR 0x259 0x0000000000000000\r
722 Initializing CPU #2\r
723 MTRR: Fixed MSR 0x268 0x0606060606060606\r
724 CPU: vendor Intel device 206a7\r
725 MTRR: Fixed MSR 0x269 0x0606060606060606\r
726 CPU: family 06, model 2a, stepping 07\r
727 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
728 Enabling cache\r
729 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
730 microcode: sig=0x206a7 pf=0x10 revision=0x0\r
731 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
732 Startup point 1.\r
733 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
734 microcode: updated to revision 0x28 date=2012-04-24\r
735 Waiting for send to finish...\r
736 CPU: Intel(R) Core(TM) i5-2467M CPU @ 1.60GHz.\r
737 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
738 MTRR: Fixed MSR 0x250 0x0606060606060606\r
739 +MTRR: Fixed MSR 0x258 0x0606060606060606\r
740 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
741 MTRR: Fixed MSR 0x259 0x0000000000000000\r
742 call enable_fixed_mtrr()\r
743 Sending STARTUP #2 to 2.\r
744 MTRR: Fixed MSR 0x268 0x0606060606060606\r
745 MTRR: Fixed MSR 0x269 0x0606060606060606\r
746 After apic_write.\r
747 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
748 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
749 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
750 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
751 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
752 Startup point 1.\r
753 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
754 Waiting for send to finish...\r
755 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
756 +MTRR: Fixed MSR 0x26f 0x0606060606060606\r
757 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
758 call enable_fixed_mtrr()\r
759 After Startup.\r
760 MTRR: 3 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
761 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
762 MTRR: 4 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
763 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
764 MTRR: 5 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
765 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
766 \r
767 MTRR check\r
768 CPU: 0 has core 3\r
769 Fixed MTRRs   : Enabled\r
770 Variable MTRRs: Enabled\r
771 \r
772 CPU3: stack_base 00163000, stack_end 00163ff8\r
773 Setting up local apic... apic_id: 0x01 done.\r
774 Disabling VMX\r
775 Asserting INIT.\r
776 Waiting for send to finish...\r
777 +MTRR: 3 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
778 model_x06ax: energy policy set to 6\r
779 Deasserting INIT.\r
780 Waiting for send to finish...\r
781 +model_x06ax: frequency set to 1600\r
782 CPU #1 initialized\r
783 MTRR: 4 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
784 #startup loops: 2.\r
785 Sending STARTUP #1 to 3.\r
786 After apic_write.\r
787 Initializing CPU #3\r
788 Startup point 1.\r
789 Waiting for send to finish...\r
790 +MTRR: 5 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
791 Sending STARTUP #2 to 3.\r
792 After apic_write.\r
793 CPU: vendor Intel device 206a7\r
794 Startup point 1.\r
795 Waiting for send to finish...\r
796 +\r
797 MTRR check\r
798 CPU: family 06, model 2a, stepping 07\r
799 After Startup.\r
800 CPU #0 initialized\r
801 Waiting for 2 CPUS to stop\r
802 Fixed MTRRs   : Enabling cache\r
803 Enabled\r
804 Variable MTRRs: Enabled\r
805 \r
806 Setting up local apic... apic_id: 0x02 done.\r
807 Disabling VMX\r
808 model_x06ax: energy policy set to 6\r
809 model_x06ax: frequency set to 1600\r
810 CPU #2 initialized\r
811 Waiting for 1 CPUS to stop\r
812 microcode: sig=0x206a7 pf=0x10 revision=0x28\r
813 CPU: Intel(R) Core(TM) i5-2467M CPU @ 1.60GHz.\r
814 MTRR: Fixed MSR 0x250 0x0606060606060606\r
815 MTRR: Fixed MSR 0x258 0x0606060606060606\r
816 MTRR: Fixed MSR 0x259 0x0000000000000000\r
817 MTRR: Fixed MSR 0x268 0x0606060606060606\r
818 MTRR: Fixed MSR 0x269 0x0606060606060606\r
819 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
820 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
821 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
822 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
823 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
824 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
825 call enable_fixed_mtrr()\r
826 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
827 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
828 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
829 MTRR: 3 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
830 MTRR: 4 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
831 MTRR: 5 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
832 \r
833 MTRR check\r
834 Fixed MTRRs   : Enabled\r
835 Variable MTRRs: Enabled\r
836 \r
837 Setting up local apic... apic_id: 0x03 done.\r
838 Disabling VMX\r
839 model_x06ax: energy policy set to 6\r
840 model_x06ax: frequency set to 1600\r
841 CPU #3 initialized\r
842 All AP CPUs stopped (2755 loops)\r
843 CPU1: stack: 00165000 - 00166000, lowest used address 00165c60, stack used: 928 bytes\r
844 CPU2: stack: 00164000 - 00165000, lowest used address 00164c60, stack used: 928 bytes\r
845 CPU3: stack: 00163000 - 00164000, lowest used address 00163c60, stack used: 928 bytes\r
846 PCI: 00:00.0 init\r
847 Set BIOS_RESET_CPL\r
848 CPU TDP: 17 Watts\r
849 PCI: 00:02.0 init\r
850 GT Power Management Init\r
851 SNB GT2 Power Meter Weights\r
852 In CBFS, ROM address for PCI: 00:02.0 = fff31b78\r
853 PCI expansion ROM, signature 0xaa55, INIT size 0x10000, data ptr 0x0040\r
854 PCI ROM image, vendor ID 8086, device ID 0106,\r
855 PCI ROM image, Class Code 030000, Code Type 00\r
856 Copying VGA ROM Image from fff31b78 to 0xc0000, 0x10000 bytes\r
857 Real mode stub @00000600: 867 bytes\r
858 Calling Option ROM...\r
859 int15_handler: INT15 function 5f34!\r
860 ... Option ROM returned.\r
861 VGA Option ROM was run\r
862 GT Power Management Init (post VBIOS)\r
863 PCI: 00:16.0 init\r
864 ME: FW Partition Table      : OK\r
865 ME: Bringup Loader Failure  : NO\r
866 ME: Firmware Init Complete  : NO\r
867 ME: Manufacturing Mode      : YES\r
868 ME: Boot Options Present    : NO\r
869 ME: Update In Progress      : NO\r
870 ME: Current Working State   : Normal\r
871 ME: Current Operation State : M0 with UMA\r
872 ME: Current Operation Mode  : Normal\r
873 ME: Error Code              : No Error\r
874 ME: Progress Phase          : Host Communication\r
875 ME: Power Management Event  : Pseudo-global reset\r
876 ME: Progress Phase State    : Host communication established\r
877 ME: BIOS path: Normal\r
878 ME: Extend SHA-256: 5f466e1c69b5fe232b5bb547939edd493c81c66fa0394befb8b672426018f72a\r
879 ME: Firmware Version 7.1.1161.40 (code) 7.1.1161.40 (recovery)\r
880 ME Capability: Full Network manageability     : disabled\r
881 ME Capability: Regular Network manageability  : disabled\r
882 ME Capability: Manageability                  : disabled\r
883 ME Capability: Small business technology      : disabled\r
884 ME Capability: Level III manageability        : disabled\r
885 ME Capability: IntelR Anti-Theft (AT)         : disabled\r
886 ME Capability: IntelR Capability Licensing Service (CLS) : enabled\r
887 ME Capability: IntelR Power Sharing Technology (MPC) : enabled\r
888 ME Capability: ICC Over Clocking              : enabled\r
889 ME Capability: Protected Audio Video Path (PAVP) : disabled\r
890 ME Capability: IPV6                           : disabled\r
891 ME Capability: KVM Remote Control (KVM)       : disabled\r
892 ME Capability: Outbreak Containment Heuristic (OCH) : disabled\r
893 ME Capability: Virtual LAN (VLAN)             : disabled\r
894 ME Capability: TLS                            : disabled\r
895 ME Capability: Wireless LAN (WLAN)            : disabled\r
896 PCI: 00:1a.0 init\r
897 EHCI: Setting up controller.. done.\r
898 PCI: 00:1b.0 init\r
899 Azalia: base = e0600000\r
900 Azalia: codec_mask = 09\r
901 Azalia: Initializing codec #3\r
902 Azalia: codec viddid: 80862805\r
903 Azalia: No verb!\r
904 Azalia: Initializing codec #0\r
905 Azalia: codec viddid: 10134210\r
906 Azalia: verb_size: 28\r
907 Azalia: verb loaded.\r
908 PCI: 00:1c.0 init\r
909 Initializing PCH PCIe bridge.\r
910 PCI: 00:1c.3 init\r
911 Initializing PCH PCIe bridge.\r
912 PCI: 00:1d.0 init\r
913 EHCI: Setting up controller.. done.\r
914 PCI: 00:1f.0 init\r
915 pch: lpc_init\r
916 IOAPIC: Initializing IOAPIC at 0xfec00000\r
917 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
918 IOAPIC: ID = 0x02\r
919 IOAPIC: Dumping registers\r
920   reg 0x0000: 0x02000000\r
921   reg 0x0001: 0x00170020\r
922   reg 0x0002: 0x00170020\r
923 Set power off after power failure.\r
924 NMI sources disabled.\r
925 CougarPoint PM init\r
926 rtc_failed = 0x0\r
927 RTC Init\r
928 i8259_configure_irq_trigger: current interrupts are 0x0\r
929 i8259_configure_irq_trigger: try to set interrupts 0x200\r
930 Enabling BIOS updates outside of SMM... Disabling ACPI via APMC:\r
931 done.\r
932 Locking SMM.\r
933 PCI: 00:1f.2 init\r
934 SATA: Initializing...\r
935 SATA: Controller in AHCI mode.\r
936 ABAR: E0605000\r
937 PCI: 00:1f.3 init\r
938 PCI: 00:1f.6 init\r
939 PCI: 01:00.0 init\r
940 PCI: 02:00.0 init\r
941 PNP: 002e.1 init\r
942 PNP: 002e.7 init\r
943 Keyboard init...\r
944 PNP: 002e.8 init\r
945 PNP: 002e.9 init\r
946 IOAPIC: 04 init\r
947 IOAPIC: Initializing IOAPIC at 0xfec00000\r
948 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
949 IOAPIC: 23 interrupts\r
950 IOAPIC: Enabling interrupts on FSB\r
951 IOAPIC: reg 0x00000000 value 0x00000000 0x00000700\r
952 IOAPIC: reg 0x00000001 value 0x00000000 0x00010000\r
953 IOAPIC: reg 0x00000002 value 0x00000000 0x00010000\r
954 IOAPIC: reg 0x00000003 value 0x00000000 0x00010000\r
955 IOAPIC: reg 0x00000004 value 0x00000000 0x00010000\r
956 IOAPIC: reg 0x00000005 value 0x00000000 0x00010000\r
957 IOAPIC: reg 0x00000006 value 0x00000000 0x00010000\r
958 IOAPIC: reg 0x00000007 value 0x00000000 0x00010000\r
959 IOAPIC: reg 0x00000008 value 0x00000000 0x00010000\r
960 IOAPIC: reg 0x00000009 value 0x00000000 0x00010000\r
961 IOAPIC: reg 0x0000000a value 0x00000000 0x00010000\r
962 IOAPIC: reg 0x0000000b value 0x00000000 0x00010000\r
963 IOAPIC: reg 0x0000000c value 0x00000000 0x00010000\r
964 IOAPIC: reg 0x0000000d value 0x00000000 0x00010000\r
965 IOAPIC: reg 0x0000000e value 0x00000000 0x00010000\r
966 IOAPIC: reg 0x0000000f value 0x00000000 0x00010000\r
967 IOAPIC: reg 0x00000010 value 0x00000000 0x00010000\r
968 IOAPIC: reg 0x00000011 value 0x00000000 0x00010000\r
969 IOAPIC: reg 0x00000012 value 0x00000000 0x00010000\r
970 IOAPIC: reg 0x00000013 value 0x00000000 0x00010000\r
971 IOAPIC: reg 0x00000014 value 0x00000000 0x00010000\r
972 IOAPIC: reg 0x00000015 value 0x00000000 0x00010000\r
973 IOAPIC: reg 0x00000016 value 0x00000000 0x00010000\r
974 Devices initialized\r
975 Show all devs...After init.\r
976 Root Device: enabled 1\r
977 CPU_CLUSTER: 0: enabled 1\r
978 APIC: 00: enabled 1\r
979 APIC: acac: enabled 0\r
980 DOMAIN: 0000: enabled 1\r
981 PCI: 00:00.0: enabled 1\r
982 PCI: 00:02.0: enabled 1\r
983 PCI: 00:16.0: enabled 1\r
984 PCI: 00:16.1: enabled 0\r
985 PCI: 00:16.2: enabled 0\r
986 PCI: 00:16.3: enabled 0\r
987 PCI: 00:19.0: enabled 0\r
988 PCI: 00:1a.0: enabled 1\r
989 PCI: 00:1b.0: enabled 1\r
990 PCI: 00:1c.0: enabled 1\r
991 PCI: 00:1c.1: enabled 0\r
992 PCI: 00:1c.2: enabled 0\r
993 PCI: 00:1c.3: enabled 1\r
994 PCI: 00:1c.4: enabled 0\r
995 PCI: 00:1c.5: enabled 0\r
996 PCI: 00:1c.6: enabled 0\r
997 PCI: 00:1c.7: enabled 0\r
998 PCI: 00:1d.0: enabled 1\r
999 PCI: 00:1e.0: enabled 0\r
1000 PCI: 00:1f.0: enabled 1\r
1001 PNP: 002e.1: enabled 1\r
1002 PNP: 002e.2: enabled 0\r
1003 PNP: 002e.3: enabled 0\r
1004 PNP: 002e.4: enabled 0\r
1005 PNP: 002e.7: enabled 1\r
1006 PNP: 002e.8: enabled 1\r
1007 PNP: 002e.9: enabled 1\r
1008 PNP: 00ff.1: enabled 0\r
1009 IOAPIC: 04: enabled 1\r
1010 PCI: 00:1f.2: enabled 1\r
1011 PCI: 00:1f.3: enabled 1\r
1012 PCI: 00:1f.5: enabled 0\r
1013 PCI: 00:1f.6: enabled 1\r
1014 PCI: 01:00.0: enabled 1\r
1015 PCI: 02:00.0: enabled 1\r
1016 APIC: 01: enabled 1\r
1017 APIC: 02: enabled 1\r
1018 APIC: 03: enabled 1\r
1019 CBMEM region aced0000-acffffff (cbmem_check_toc)\r
1020 Adding CBMEM entry as no. 6\r
1021 Moving GDT to acee1400...ok\r
1022 Finalize devices...\r
1023 Devices finalized\r
1024 Updating MRC cache data.\r
1025 find_current_mrc_cache_local: No valid MRC cache found.\r
1026 SF: Detected W25Q64 with page size 1000, total 800000\r
1027 Need to erase the MRC cache region of 65536 bytes at fffd0000\r
1028 SF: Successfully erased 65536 bytes @ 0x7d0000\r
1029 Finally: write MRC cache update to flash at fffd0000\r
1030 Writing ISA IRQs\r
1031 automatic IRQ entry for PCI: 00:00.0: INTA# -> IOAPIC 4 PIN 16\r
1032 automatic IRQ entry for PCI: 00:02.0: INTA# -> IOAPIC 4 PIN 16\r
1033 automatic IRQ entry for PCI: 00:16.0: INTA# -> IOAPIC 4 PIN 16\r
1034 fixed IRQ entry for: PCI: 00:1a.0: INTA# -> IOAPIC 4 PIN 17\r
1035 fixed IRQ entry for: PCI: 00:1b.0: INTA# -> IOAPIC 4 PIN 22\r
1036 automatic IRQ entry for PCI: 00:1c.0: INTA# -> IOAPIC 4 PIN 16\r
1037 automatic IRQ entry for PCI: 00:1c.3: INTD# -> IOAPIC 4 PIN 18\r
1038 fixed IRQ entry for: PCI: 00:1d.0: INTA# -> IOAPIC 4 PIN 19\r
1039 fixed IRQ entry for: PCI: 00:1f.0: INTA# -> IOAPIC 4 PIN 16\r
1040 fixed IRQ entry for: PCI: 00:1f.2: INTA# -> IOAPIC 4 PIN 16\r
1041 fixed IRQ entry for: PCI: 00:1f.3: INTC# -> IOAPIC 4 PIN 23\r
1042 automatic IRQ entry for PCI: 00:1f.6: INTC# -> IOAPIC 4 PIN 18\r
1043 automatic IRQ entry for PCI: 01:00.0: INTA# -> IOAPIC 4 PIN 16\r
1044 automatic IRQ entry for PCI: 02:00.0: INTA# -> IOAPIC 4 PIN 19\r
1045 Wrote the mp table end at: 000f0010 - 000f01ac\r
1046 MPTABLE len: 428\r
1047 Adding CBMEM entry as no. 7\r
1048 Writing ISA IRQs\r
1049 automatic IRQ entry for PCI: 00:00.0: INTA# -> IOAPIC 4 PIN 16\r
1050 automatic IRQ entry for PCI: 00:02.0: INTA# -> IOAPIC 4 PIN 16\r
1051 automatic IRQ entry for PCI: 00:16.0: INTA# -> IOAPIC 4 PIN 16\r
1052 fixed IRQ entry for: PCI: 00:1a.0: INTA# -> IOAPIC 4 PIN 17\r
1053 fixed IRQ entry for: PCI: 00:1b.0: INTA# -> IOAPIC 4 PIN 22\r
1054 automatic IRQ entry for PCI: 00:1c.0: INTA# -> IOAPIC 4 PIN 16\r
1055 automatic IRQ entry for PCI: 00:1c.3: INTD# -> IOAPIC 4 PIN 18\r
1056 fixed IRQ entry for: PCI: 00:1d.0: INTA# -> IOAPIC 4 PIN 19\r
1057 fixed IRQ entry for: PCI: 00:1f.0: INTA# -> IOAPIC 4 PIN 16\r
1058 fixed IRQ entry for: PCI: 00:1f.2: INTA# -> IOAPIC 4 PIN 16\r
1059 fixed IRQ entry for: PCI: 00:1f.3: INTC# -> IOAPIC 4 PIN 23\r
1060 automatic IRQ entry for PCI: 00:1f.6: INTC# -> IOAPIC 4 PIN 18\r
1061 automatic IRQ entry for PCI: 01:00.0: INTA# -> IOAPIC 4 PIN 16\r
1062 automatic IRQ entry for PCI: 02:00.0: INTA# -> IOAPIC 4 PIN 19\r
1063 Wrote the mp table end at: acee1610 - acee17ac\r
1064 MPTABLE len: 428\r
1065 MP table: 428 bytes.\r
1066 Adding CBMEM entry as no. 8\r
1067 ACPI: Writing ACPI tables at acee2600.\r
1068 ACPI:    * FACS\r
1069 ACPI:    * DSDT\r
1070 ACPI:    * FADT\r
1071 ACPI: added table 1/32, length now 40\r
1072 ACPI:    * HPET\r
1073 ACPI: added table 2/32, length now 44\r
1074 ACPI:    * MADT\r
1075 ACPI: added table 3/32, length now 48\r
1076 ACPI:    * MCFG\r
1077 ACPI: added table 4/32, length now 52\r
1078 ACPI: Patching up global NVS in DSDT at offset 0x0158 -> 0xacee6280\r
1079 Adding CBMEM entry as no. 9\r
1080 .ACPI:     * DSDT @ acee2850 Length 3835\r
1081 ACPI:     * SSDT\r
1082 Found 1 CPU(s) with 4 core(s) each.\r
1083 PSS: 1601MHz power 17000 control 0x1700 status 0x1700\r
1084 PSS: 1600MHz power 17000 control 0x1000 status 0x1000\r
1085 PSS: 1400MHz power 14532 control 0xe00 status 0xe00\r
1086 PSS: 1200MHz power 12163 control 0xc00 status 0xc00\r
1087 PSS: 1000MHz power 9902 control 0xa00 status 0xa00\r
1088 PSS: 800MHz power 7743 control 0x800 status 0x800\r
1089 PSS: 1601MHz power 17000 control 0x1700 status 0x1700\r
1090 PSS: 1600MHz power 17000 control 0x1000 status 0x1000\r
1091 PSS: 1400MHz power 14532 control 0xe00 status 0xe00\r
1092 PSS: 1200MHz power 12163 control 0xc00 status 0xc00\r
1093 PSS: 1000MHz power 9902 control 0xa00 status 0xa00\r
1094 PSS: 800MHz power 7743 control 0x800 status 0x800\r
1095 PSS: 1601MHz power 17000 control 0x1700 status 0x1700\r
1096 PSS: 1600MHz power 17000 control 0x1000 status 0x1000\r
1097 PSS: 1400MHz power 14532 control 0xe00 status 0xe00\r
1098 PSS: 1200MHz power 12163 control 0xc00 status 0xc00\r
1099 PSS: 1000MHz power 9902 control 0xa00 status 0xa00\r
1100 PSS: 800MHz power 7743 control 0x800 status 0x800\r
1101 PSS: 1601MHz power 17000 control 0x1700 status 0x1700\r
1102 PSS: 1600MHz power 17000 control 0x1000 status 0x1000\r
1103 PSS: 1400MHz power 14532 control 0xe00 status 0xe00\r
1104 PSS: 1200MHz power 12163 control 0xc00 status 0xc00\r
1105 PSS: 1000MHz power 9902 control 0xa00 status 0xa00\r
1106 PSS: 800MHz power 7743 control 0x800 status 0x800\r
1107 ACPI: added table 5/32, length now 56\r
1108 current = acee84b0\r
1109 ACPI: done.\r
1110 ACPI tables: 24240 bytes.\r
1111 Adding CBMEM entry as no. 10\r
1112 smbios_write_tables: aceedc00\r
1113 Root Device (SAMSUNG Lumpy)\r
1114 CPU_CLUSTER: 0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1115 APIC: 00 (Socket rPGA989 CPU)\r
1116 APIC: acac (Intel SandyBridge/IvyBridge CPU)\r
1117 DOMAIN: 0000 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1118 PCI: 00:00.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1119 PCI: 00:02.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1120 PCI: 00:16.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1121 PCI: 00:16.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1122 PCI: 00:16.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1123 PCI: 00:16.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1124 PCI: 00:19.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1125 PCI: 00:1a.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1126 PCI: 00:1b.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1127 PCI: 00:1c.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1128 PCI: 00:1c.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1129 PCI: 00:1c.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1130 PCI: 00:1c.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1131 PCI: 00:1c.4 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1132 PCI: 00:1c.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1133 PCI: 00:1c.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1134 PCI: 00:1c.7 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1135 PCI: 00:1d.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1136 PCI: 00:1e.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1137 PCI: 00:1f.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1138 PNP: 002e.1 (SMSC MEC1308 EC SuperIO Interface)\r
1139 PNP: 002e.2 (SMSC MEC1308 EC SuperIO Interface)\r
1140 PNP: 002e.3 (SMSC MEC1308 EC SuperIO Interface)\r
1141 PNP: 002e.4 (SMSC MEC1308 EC SuperIO Interface)\r
1142 PNP: 002e.7 (SMSC MEC1308 EC SuperIO Interface)\r
1143 PNP: 002e.8 (SMSC MEC1308 EC SuperIO Interface)\r
1144 PNP: 002e.9 (SMSC MEC1308 EC SuperIO Interface)\r
1145 PNP: 00ff.1 (SMSC MEC1308 EC Mailbox Interface)\r
1146 IOAPIC: 04 (IOAPIC)\r
1147 PCI: 00:1f.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1148 PCI: 00:1f.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1149 PCI: 00:1f.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1150 PCI: 00:1f.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1151 PCI: 01:00.0 (unknown)\r
1152 PCI: 02:00.0 (unknown)\r
1153 APIC: 01 (unknown)\r
1154 APIC: 02 (unknown)\r
1155 APIC: 03 (unknown)\r
1156 SMBIOS tables: 386 bytes.\r
1157 Adding CBMEM entry as no. 11\r
1158 Adding CBMEM entry as no. 12\r
1159 Writing table forward entry at 0x00000500\r
1160 Wrote coreboot table at: 00000500, 0x10 bytes, checksum 6edf\r
1161 Table forward entry ends at 0x00000528.\r
1162 ... aligned to 0x00001000\r
1163 Writing coreboot table at 0xacfee400\r
1164 rom_table_end = 0xacfee400\r
1165 ... aligned to 0xacff0000\r
1166  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
1167  1. 0000000000001000-000000000009ffff: RAM\r
1168  2. 00000000000a0000-00000000000fffff: RESERVED\r
1169  3. 0000000000100000-000000001fffffff: RAM\r
1170  4. 0000000020000000-00000000201fffff: RESERVED\r
1171  5. 0000000020200000-000000003fffffff: RAM\r
1172  6. 0000000040000000-00000000401fffff: RESERVED\r
1173  7. 0000000040200000-00000000acecffff: RAM\r
1174  8. 00000000aced0000-00000000acffffff: CONFIGURATION TABLES\r
1175  9. 00000000ad000000-00000000af9fffff: RESERVED\r
1176 10. 00000000f0000000-00000000f3ffffff: RESERVED\r
1177 11. 0000000100000000-000000014fdfffff: RAM\r
1178 Wrote coreboot table at: acfee400, 0x1c4 bytes, checksum 23a4\r
1179 coreboot table: 476 bytes.\r
1180 FREE SPACE  0. acff6400 00009c00\r
1181 CAR GLOBALS 1. aced0200 00000200\r
1182 CONSOLE     2. aced0400 00010000\r
1183 TIME STAMP  3. acee0400 00000200\r
1184 MRC DATA    4. acee0600 00000c00\r
1185 ROMSTAGE    5. acee1200 00000200\r
1186 GDT         6. acee1400 00000200\r
1187 SMP TABLE   7. acee1600 00001000\r
1188 ACPI        8. acee2600 0000b400\r
1189 GNVS PTR    9. aceeda00 00000200\r
1190 SMBIOS     10. aceedc00 00000800\r
1191 ACPI RESUME11. aceee400 00100000\r
1192 COREBOOT   12. acfee400 00008000\r
1193 CBFS: located payload @ fff5eae8, 49949 bytes.\r
1194 Loading segment from rom address 0xfff5eae8\r
1195   code (compression=1)\r
1196   New segment dstaddr 0xe8028 memsize 0x17fd8 srcaddr 0xfff5eb20 filesize 0xc2e5\r
1197   (cleaned up) New segment addr 0xe8028 size 0x17fd8 offset 0xfff5eb20 filesize 0xc2e5\r
1198 Loading segment from rom address 0xfff5eb04\r
1199   Entry Point 0x000fc872\r
1200 Payload being loaded below 1MiB without region being marked as RAM usable.\r
1201 Bounce Buffer at acdf9000, 876656 bytes\r
1202 Loading Segment: addr: 0x00000000000e8028 memsz: 0x0000000000017fd8 filesz: 0x000000000000c2e5\r
1203 lb: [0x0000000000100000, 0x000000000016b038)\r
1204 Post relocation: addr: 0x00000000000e8028 memsz: 0x0000000000017fd8 filesz: 0x000000000000c2e5\r
1205 using LZMA\r
1206 [ 0x000e8028, 00100000, 0x00100000) <- fff5eb20\r
1207 dest 000e8028, end 00100000, bouncebuffer acdf9000\r
1208 Loaded segments\r
1209 PCH watchdog disabled\r
1210 Jumping to boot code at 000fc872\r
1211 CPU0: stack: 00166000 - 00167000, lowest used address 00166a7c, stack used: 1412 bytes\r
1212 entry    = 0x000fc872\r
1213 lb_start = 0x00100000\r
1214 lb_size  = 0x0006b038\r
1215 buffer   = 0xacdf9000\r
1216