lenovo/x220/4.0-6835-g8603513/2014-08-30T17:27:18Z
[board-status.git] / samsung / lumpy / 4.0-5000-g16cbf89-dirty / 2013-12-07T16:32:15Z / coreboot_console.txt
1 \r
2 \r
3 coreboot-4.0-5000-g16cbf89 Sat Dec  7 16:28:08 GMT 2013 starting...\r
4 Setting up static southbridge registers... done.\r
5 Disabling Watchdog reboot... done.\r
6 Setting up static northbridge registers... done.\r
7 Initializing Graphics...\r
8 Back from sandybridge_early_initialization()\r
9 SMBus controller enabled.\r
10 Memory Straps:\r
11  - memory capacity 2GB\r
12  - die revision 1\r
13  - vendor Samsung\r
14 CPU id(206a7): Intel(R) Celeron(R) CPU 867 @ 1.30GHz\r
15 AES NOT supported, TXT NOT supported, VT supported\r
16 PCH type: Unknown, device id: 1c49, rev id 5\r
17 Intel ME early init\r
18 Intel ME firmware is ready\r
19 ME: Requested 8MB UMA\r
20 Starting UEFI PEI System Agent\r
21 Read scrambler seed    0x0000ad82 from CMOS 0x98\r
22 Read S3 scrambler seed 0x0000a4cd from CMOS 0x9c\r
23 find_current_mrc_cache_local: No valid MRC cache found.\r
24 System Agent: Starting up...\r
25 System Agent: Initializing PCH\r
26 System Agent: Initializing PCH (SMBUS)\r
27 System Agent: Initializing PCH (USB)\r
28 System Agent: Initializing PCH (SA Init)\r
29 SA PciExpress skipped (pcie_init is 0)\r
30 System Agent: Initializing PCH (Me UMA)\r
31 System Agent: Initializing Memory\r
32 System Agent: Done.\r
33 System Agent Version 1.2.2 Build 0\r
34 ME: Sending Init Done with status: 0, UMA base: 0x0ff8\r
35 ME: Requested BIOS Action: Continue to boot\r
36 ME: FW Partition Table      : OK\r
37 ME: Bringup Loader Failure  : NO\r
38 ME: Firmware Init Complete  : NO\r
39 ME: Manufacturing Mode      : NO\r
40 ME: Boot Options Present    : NO\r
41 ME: Update In Progress      : NO\r
42 ME: Current Working State   : Normal\r
43 ME: Current Operation State : Bring up\r
44 ME: Current Operation Mode  : Normal\r
45 ME: Error Code              : No Error\r
46 ME: Progress Phase          : BUP Phase\r
47 ME: Power Management Event  : Pseudo-global reset\r
48 ME: Progress Phase State    : 0x2c\r
49 memcfg DDR3 clock 1333 MHz\r
50 memcfg channel assignment: A: 0, B  1, C  2\r
51 memcfg channel[0] config (00600008):\r
52    ECC inactive\r
53    enhanced interleave mode on\r
54    rank interleave on\r
55    DIMMA 2048 MB width x8 single rank, selected\r
56    DIMMB 0 MB width x8 single rank\r
57 memcfg channel[1] config (00600008):\r
58    ECC inactive\r
59    enhanced interleave mode on\r
60    rank interleave on\r
61    DIMMA 2048 MB width x8 single rank, selected\r
62    DIMMB 0 MB width x8 single rank\r
63 CBMEM region acec0000-acffffff (cbmem_reinit)\r
64 CBMEM region acec0000-acffffff (cbmem_init)\r
65 Adding CBMEM entry as no. 1\r
66 Adding CBMEM entry as no. 2\r
67 Adding CBMEM entry as no. 3\r
68 Relocate MRC DATA from ff7e3237 to aced0400 (2992 bytes)\r
69 Save scrambler seed    0x00002e24 to CMOS 0x98\r
70 Save s3 scrambler seed 0x00003747 to CMOS 0x9c\r
71 CBMEM region acec0000-acffffff (cbmem_reinit)\r
72 Loading image.\r
73 CBFS: loading stage fallback/coreboot_ram @ 0x100000 (430144 bytes), entry @ 0x100000\r
74 Jumping to image.\r
75 coreboot-4.0-5000-g16cbf89 Sat Dec  7 16:28:08 GMT 2013 booting...\r
76 Enumerating buses...\r
77 Show all devs...Before device enumeration.\r
78 Root Device: enabled 1\r
79 CPU_CLUSTER: 0: enabled 1\r
80 APIC: 00: enabled 1\r
81 APIC: acac: enabled 0\r
82 DOMAIN: 0000: enabled 1\r
83 PCI: 00:00.0: enabled 1\r
84 PCI: 00:02.0: enabled 1\r
85 PCI: 00:16.0: enabled 1\r
86 PCI: 00:16.1: enabled 0\r
87 PCI: 00:16.2: enabled 0\r
88 PCI: 00:16.3: enabled 0\r
89 PCI: 00:19.0: enabled 0\r
90 PCI: 00:1a.0: enabled 1\r
91 PCI: 00:1b.0: enabled 1\r
92 PCI: 00:1c.0: enabled 1\r
93 PCI: 00:1c.1: enabled 0\r
94 PCI: 00:1c.2: enabled 0\r
95 PCI: 00:1c.3: enabled 1\r
96 PCI: 00:1c.4: enabled 0\r
97 PCI: 00:1c.5: enabled 0\r
98 PCI: 00:1c.6: enabled 0\r
99 PCI: 00:1c.7: enabled 0\r
100 PCI: 00:1d.0: enabled 1\r
101 PCI: 00:1e.0: enabled 0\r
102 PCI: 00:1f.0: enabled 1\r
103 PNP: 002e.1: enabled 1\r
104 PNP: 002e.2: enabled 0\r
105 PNP: 002e.3: enabled 0\r
106 PNP: 002e.4: enabled 0\r
107 PNP: 002e.7: enabled 1\r
108 PNP: 002e.8: enabled 1\r
109 PNP: 002e.9: enabled 1\r
110 PNP: 00ff.1: enabled 0\r
111 IOAPIC: 04: enabled 1\r
112 PCI: 00:1f.2: enabled 1\r
113 PCI: 00:1f.3: enabled 1\r
114 PCI: 00:1f.5: enabled 0\r
115 PCI: 00:1f.6: enabled 1\r
116 Compare with tree...\r
117 Root Device: enabled 1\r
118  CPU_CLUSTER: 0: enabled 1\r
119   APIC: 00: enabled 1\r
120   APIC: acac: enabled 0\r
121  DOMAIN: 0000: enabled 1\r
122   PCI: 00:00.0: enabled 1\r
123   PCI: 00:02.0: enabled 1\r
124   PCI: 00:16.0: enabled 1\r
125   PCI: 00:16.1: enabled 0\r
126   PCI: 00:16.2: enabled 0\r
127   PCI: 00:16.3: enabled 0\r
128   PCI: 00:19.0: enabled 0\r
129   PCI: 00:1a.0: enabled 1\r
130   PCI: 00:1b.0: enabled 1\r
131   PCI: 00:1c.0: enabled 1\r
132   PCI: 00:1c.1: enabled 0\r
133   PCI: 00:1c.2: enabled 0\r
134   PCI: 00:1c.3: enabled 1\r
135   PCI: 00:1c.4: enabled 0\r
136   PCI: 00:1c.5: enabled 0\r
137   PCI: 00:1c.6: enabled 0\r
138   PCI: 00:1c.7: enabled 0\r
139   PCI: 00:1d.0: enabled 1\r
140   PCI: 00:1e.0: enabled 0\r
141   PCI: 00:1f.0: enabled 1\r
142    PNP: 002e.1: enabled 1\r
143    PNP: 002e.2: enabled 0\r
144    PNP: 002e.3: enabled 0\r
145    PNP: 002e.4: enabled 0\r
146    PNP: 002e.7: enabled 1\r
147    PNP: 002e.8: enabled 1\r
148    PNP: 002e.9: enabled 1\r
149    PNP: 00ff.1: enabled 0\r
150    IOAPIC: 04: enabled 1\r
151   PCI: 00:1f.2: enabled 1\r
152   PCI: 00:1f.3: enabled 1\r
153   PCI: 00:1f.5: enabled 0\r
154   PCI: 00:1f.6: enabled 1\r
155 scan_static_bus for Root Device\r
156 CPU_CLUSTER: 0 enabled\r
157 DOMAIN: 0000 enabled\r
158 DOMAIN: 0000 scanning...\r
159 PCI: pci_scan_bus for bus 00\r
160 PCI: 00:00.0 [8086/0104] ops\r
161 Normal boot.\r
162 PCI: 00:00.0 [8086/0104] enabled\r
163 PCI: 00:02.0 [8086/0000] ops\r
164 PCI: 00:02.0 [8086/0106] enabled\r
165 PCI: 00:16.0 [8086/1c3a] bus ops\r
166 PCI: 00:16.0 [8086/1c3a] enabled\r
167 PCI: 00:16.1: Disabling device\r
168 PCI: 00:16.1 [8086/1c3b] disabled No operations\r
169 PCI: 00:16.2: Disabling device\r
170 PCI: 00:16.2 [8086/1c3c] disabled No operations\r
171 PCI: 00:16.3: Disabling device\r
172 PCI: 00:16.3 [8086/1c3d] disabled No operations\r
173 PCI: 00:19.0: Disabling device\r
174 PCI: 00:1a.0 [8086/0000] ops\r
175 PCI: 00:1a.0 [8086/1c2d] enabled\r
176 PCI: 00:1b.0 [8086/0000] ops\r
177 PCI: 00:1b.0 [8086/1c20] enabled\r
178 PCI: 00:1c.0 [8086/0000] bus ops\r
179 PCI: 00:1c.0 [8086/1c10] enabled\r
180 PCI: 00:1c.1: Disabling device\r
181 PCI: 00:1c.1 [8086/0000] bus ops\r
182 PCI: 00:1c.1 [8086/1c12] disabled\r
183 PCI: 00:1c.2: Disabling device\r
184 PCI: 00:1c.2 [8086/0000] bus ops\r
185 PCI: 00:1c.2 [8086/1c14] disabled\r
186 PCI: 00:1c.3 [8086/0000] bus ops\r
187 PCI: 00:1c.3 [8086/1c16] enabled\r
188 PCI: 00:1c.4: Disabling device\r
189 PCI: 00:1c.4: check set enabled\r
190 PCI: 00:1c.4 [8086/0000] bus ops\r
191 PCI: 00:1c.4 [8086/1c18] disabled\r
192 PCI: 00:1c.5: Disabling device\r
193 PCI: 00:1c.5 [8086/0000] bus ops\r
194 PCI: 00:1c.5 [8086/1c1a] disabled\r
195 PCI: 00:1c.6: Disabling device\r
196 PCI: 00:1c.6 [8086/0000] bus ops\r
197 PCI: 00:1c.6 [8086/1c1c] disabled\r
198 PCI: 00:1c.7: Disabling device\r
199 PCH: RPFN 0x76543210 -> 0xfedc3a90\r
200 PCI: 00:1d.0 [8086/0000] ops\r
201 PCI: 00:1d.0 [8086/1c26] enabled\r
202 PCI: 00:1e.0: Disabling device\r
203 PCI: 00:1e.0 [8086/2448] bus ops\r
204 PCI: 00:1e.0 [8086/2448] disabled\r
205 PCI: 00:1f.0 [8086/0000] bus ops\r
206 PCI: 00:1f.0 [8086/1c49] enabled\r
207 PCI: 00:1f.2 [8086/0000] ops\r
208 PCI: 00:1f.2 [8086/1c01] enabled\r
209 PCI: 00:1f.3 [8086/0000] bus ops\r
210 PCI: 00:1f.3 [8086/1c22] enabled\r
211 PCI: 00:1f.5: Disabling device\r
212 PCI: 00:1f.6 [8086/1c24] enabled\r
213 scan_static_bus for PCI: 00:16.0\r
214 scan_static_bus for PCI: 00:16.0 done\r
215 do_pci_scan_bridge for PCI: 00:1c.0\r
216 PCI: pci_scan_bus for bus 01\r
217 PCI: 01:00.0 [168c/0030] enabled\r
218 PCI: pci_scan_bus returning with max=001\r
219 Capability: type 0x01 @ 0x40\r
220 Capability: type 0x05 @ 0x50\r
221 Capability: type 0x10 @ 0x70\r
222 Capability: type 0x10 @ 0x40\r
223 Enabling Common Clock Configuration\r
224 ASPM: Enabled L0s and L1\r
225 do_pci_scan_bridge returns max 1\r
226 do_pci_scan_bridge for PCI: 00:1c.3\r
227 PCI: pci_scan_bus for bus 02\r
228 PCI: 02:00.0 [10ec/8168] enabled\r
229 PCI: pci_scan_bus returning with max=002\r
230 Capability: type 0x01 @ 0x40\r
231 Capability: type 0x05 @ 0x50\r
232 Capability: type 0x10 @ 0x70\r
233 Capability: type 0x10 @ 0x40\r
234 Enabling Common Clock Configuration\r
235 ASPM: Enabled L1\r
236 do_pci_scan_bridge returns max 2\r
237 scan_static_bus for PCI: 00:1f.0\r
238 PNP: 002e.1 enabled\r
239 PNP: 002e.2 disabled\r
240 PNP: 002e.3 disabled\r
241 PNP: 002e.4 disabled\r
242 PNP: 002e.7 enabled\r
243 PNP: 002e.8 enabled\r
244 PNP: 002e.9 enabled\r
245 PNP: 00ff.1 disabled\r
246 IOAPIC: 04 enabled\r
247 scan_static_bus for PCI: 00:1f.0 done\r
248 scan_static_bus for PCI: 00:1f.3\r
249 scan_static_bus for PCI: 00:1f.3 done\r
250 PCI: pci_scan_bus returning with max=002\r
251 scan_static_bus for Root Device done\r
252 done\r
253 found VGA at PCI: 00:02.0\r
254 Setting up VGA for PCI: 00:02.0\r
255 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
256 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
257 Allocating resources...\r
258 Reading resources...\r
259 Root Device read_resources bus 0 link: 0\r
260 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
261 APIC: 00 missing read_resources\r
262 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
263 DOMAIN: 0000 read_resources bus 0 link: 0\r
264 Adding PCIe enhanced config space BAR 0xf0000000-0xf4000000.\r
265 PCI: 00:1c.0 read_resources bus 1 link: 0\r
266 PCI: 00:1c.0 read_resources bus 1 link: 0 done\r
267 PCI: 00:1c.3 read_resources bus 2 link: 0\r
268 PCI: 00:1c.3 read_resources bus 2 link: 0 done\r
269 PCI: 00:1f.0 read_resources bus 0 link: 0\r
270 PCI: 00:1f.0 read_resources bus 0 link: 0 done\r
271 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
272 Root Device read_resources bus 0 link: 0 done\r
273 Done reading resources.\r
274 Show resources in subtree (Root Device)...After reading.\r
275  Root Device child on link 0 CPU_CLUSTER: 0\r
276   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
277    APIC: 00\r
278    APIC: acac\r
279   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
280   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
281   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
282    PCI: 00:00.0\r
283    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
284    PCI: 00:02.0\r
285    PCI: 00:02.0 resource base 0 size 400000 align 22 gran 22 limit ffffffffffffffff flags 201 index 10\r
286    PCI: 00:02.0 resource base 0 size 10000000 align 28 gran 28 limit ffffffffffffffff flags 101201 index 18\r
287    PCI: 00:02.0 resource base 0 size 40 align 6 gran 6 limit ffff flags 100 index 20\r
288    PCI: 00:16.0\r
289    PCI: 00:16.0 resource base 0 size 10 align 4 gran 4 limit ffffffffffffffff flags 201 index 10\r
290    PCI: 00:16.1\r
291    PCI: 00:16.2\r
292    PCI: 00:16.3\r
293    PCI: 00:19.0\r
294    PCI: 00:1a.0\r
295    PCI: 00:1a.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
296    PCI: 00:1b.0\r
297    PCI: 00:1b.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
298    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
299    PCI: 00:1c.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
300    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
301    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
302     PCI: 01:00.0\r
303     PCI: 01:00.0 resource base 0 size 20000 align 17 gran 17 limit ffffffffffffffff flags 201 index 10\r
304     PCI: 01:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffff flags 2200 index 30\r
305    PCI: 00:1c.1\r
306    PCI: 00:1c.2\r
307    PCI: 00:1c.3 child on link 0 PCI: 02:00.0\r
308    PCI: 00:1c.3 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
309    PCI: 00:1c.3 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
310    PCI: 00:1c.3 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
311     PCI: 02:00.0\r
312     PCI: 02:00.0 resource base 0 size 100 align 8 gran 8 limit ffff flags 100 index 10\r
313     PCI: 02:00.0 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 1201 index 18\r
314     PCI: 02:00.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 1201 index 20\r
315    PCI: 00:1c.4\r
316    PCI: 00:1c.5\r
317    PCI: 00:1c.6\r
318    PCI: 00:1c.7\r
319    PCI: 00:1d.0\r
320    PCI: 00:1d.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
321    PCI: 00:1e.0\r
322    PCI: 00:1f.0 child on link 0 PNP: 002e.1\r
323    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
324    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
325    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
326     PNP: 002e.1\r
327     PNP: 002e.1 resource base b00 size 1 align 0 gran 0 limit ffffffff flags c0000100 index 60\r
328     PNP: 002e.2\r
329     PNP: 002e.2 resource base 0 size 1 align 0 gran 0 limit ffffffff flags 100 index 60\r
330     PNP: 002e.3\r
331     PNP: 002e.3 resource base 0 size 1 align 0 gran 0 limit ffffffff flags 100 index 60\r
332     PNP: 002e.4\r
333     PNP: 002e.4 resource base 0 size 8 align 3 gran 3 limit fff flags 100 index 60\r
334     PNP: 002e.4 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70\r
335     PNP: 002e.7\r
336     PNP: 002e.7 resource base 1 size 1 align 0 gran 0 limit 0 flags c0000400 index 70\r
337     PNP: 002e.8\r
338     PNP: 002e.8 resource base 62 size 1 align 0 gran 0 limit ffffffff flags c0000100 index 60\r
339     PNP: 002e.9\r
340     PNP: 002e.9 resource base a00 size 1 align 0 gran 0 limit ffffffff flags c0000100 index 60\r
341     PNP: 00ff.1\r
342     IOAPIC: 04\r
343     IOAPIC: 04 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 0\r
344    PCI: 00:1f.2\r
345    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
346    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
347    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
348    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
349    PCI: 00:1f.2 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 20\r
350    PCI: 00:1f.2 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
351    PCI: 00:1f.3\r
352    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
353    PCI: 00:1f.3 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
354    PCI: 00:1f.5\r
355    PCI: 00:1f.6\r
356    PCI: 00:1f.6 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 201 index 10\r
357 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
358 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
359 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
360 PCI: 00:1c.3 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
361 PCI: 02:00.0 10 *  [0x0 - 0xff] io\r
362 PCI: 00:1c.3 compute_resources_io: base: 100 size: 1000 align: 12 gran: 12 limit: ffff done\r
363 PCI: 00:1c.3 1c *  [0x0 - 0xfff] io\r
364 PCI: 00:02.0 20 *  [0x1000 - 0x103f] io\r
365 PCI: 00:1f.2 20 *  [0x1040 - 0x105f] io\r
366 PCI: 00:1f.2 10 *  [0x1060 - 0x1067] io\r
367 PCI: 00:1f.2 18 *  [0x1068 - 0x106f] io\r
368 PCI: 00:1f.2 14 *  [0x1070 - 0x1073] io\r
369 PCI: 00:1f.2 1c *  [0x1074 - 0x1077] io\r
370 DOMAIN: 0000 compute_resources_io: base: 1078 size: 1078 align: 12 gran: 0 limit: ffff done\r
371 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
372 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
373 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
374 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
375 PCI: 01:00.0 10 *  [0x0 - 0x1ffff] mem\r
376 PCI: 01:00.0 30 *  [0x20000 - 0x2ffff] mem\r
377 PCI: 00:1c.0 compute_resources_mem: base: 30000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
378 PCI: 00:1c.3 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
379 PCI: 02:00.0 20 *  [0x0 - 0x3fff] prefmem\r
380 PCI: 02:00.0 18 *  [0x4000 - 0x4fff] prefmem\r
381 PCI: 00:1c.3 compute_resources_prefmem: base: 5000 size: 100000 align: 20 gran: 20 limit: ffffffffffffffff done\r
382 PCI: 00:1c.3 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
383 PCI: 00:1c.3 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
384 PCI: 00:02.0 18 *  [0x0 - 0xfffffff] prefmem\r
385 PCI: 00:02.0 10 *  [0x10000000 - 0x103fffff] mem\r
386 PCI: 00:1c.0 20 *  [0x10400000 - 0x104fffff] mem\r
387 PCI: 00:1c.3 24 *  [0x10500000 - 0x105fffff] prefmem\r
388 PCI: 00:1b.0 10 *  [0x10600000 - 0x10603fff] mem\r
389 PCI: 00:1f.6 10 *  [0x10604000 - 0x10604fff] mem\r
390 PCI: 00:1f.2 24 *  [0x10605000 - 0x106057ff] mem\r
391 PCI: 00:1a.0 10 *  [0x10605800 - 0x10605bff] mem\r
392 PCI: 00:1d.0 10 *  [0x10605c00 - 0x10605fff] mem\r
393 PCI: 00:1f.3 10 *  [0x10606000 - 0x106060ff] mem\r
394 PCI: 00:16.0 10 *  [0x10606100 - 0x1060610f] mem\r
395 DOMAIN: 0000 compute_resources_mem: base: 10606110 size: 10606110 align: 28 gran: 0 limit: ffffffff done\r
396 avoid_fixed_resources: DOMAIN: 0000\r
397 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
398 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
399 constrain_resources: DOMAIN: 0000\r
400 constrain_resources: PCI: 00:00.0\r
401 constrain_resources: PCI: 00:02.0\r
402 constrain_resources: PCI: 00:16.0\r
403 constrain_resources: PCI: 00:1a.0\r
404 constrain_resources: PCI: 00:1b.0\r
405 constrain_resources: PCI: 00:1c.0\r
406 constrain_resources: PCI: 01:00.0\r
407 constrain_resources: PCI: 00:1c.3\r
408 constrain_resources: PCI: 02:00.0\r
409 constrain_resources: PCI: 00:1d.0\r
410 constrain_resources: PCI: 00:1f.0\r
411 constrain_resources: PNP: 002e.1\r
412 constrain_resources: PNP: 002e.7\r
413 constrain_resources: PNP: 002e.8\r
414 constrain_resources: PNP: 002e.9\r
415 constrain_resources: IOAPIC: 04\r
416 constrain_resources: PCI: 00:1f.2\r
417 constrain_resources: PCI: 00:1f.3\r
418 constrain_resources: PCI: 00:1f.6\r
419 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
420         lim->base 00001000 lim->limit 0000ffff\r
421 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
422         lim->base 00000000 lim->limit efffffff\r
423 Setting resources...\r
424 DOMAIN: 0000 allocate_resources_io: base:1000 size:1078 align:12 gran:0 limit:ffff\r
425 Assigned: PCI: 00:1c.3 1c *  [0x1000 - 0x1fff] io\r
426 Assigned: PCI: 00:02.0 20 *  [0x2000 - 0x203f] io\r
427 Assigned: PCI: 00:1f.2 20 *  [0x2040 - 0x205f] io\r
428 Assigned: PCI: 00:1f.2 10 *  [0x2060 - 0x2067] io\r
429 Assigned: PCI: 00:1f.2 18 *  [0x2068 - 0x206f] io\r
430 Assigned: PCI: 00:1f.2 14 *  [0x2070 - 0x2073] io\r
431 Assigned: PCI: 00:1f.2 1c *  [0x2074 - 0x2077] io\r
432 DOMAIN: 0000 allocate_resources_io: next_base: 2078 size: 1078 align: 12 gran: 0 done\r
433 PCI: 00:1c.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
434 PCI: 00:1c.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
435 PCI: 00:1c.3 allocate_resources_io: base:1000 size:1000 align:12 gran:12 limit:ffff\r
436 Assigned: PCI: 02:00.0 10 *  [0x1000 - 0x10ff] io\r
437 PCI: 00:1c.3 allocate_resources_io: next_base: 1100 size: 1000 align: 12 gran: 12 done\r
438 DOMAIN: 0000 allocate_resources_mem: base:d0000000 size:10606110 align:28 gran:0 limit:efffffff\r
439 Assigned: PCI: 00:02.0 18 *  [0xd0000000 - 0xdfffffff] prefmem\r
440 Assigned: PCI: 00:02.0 10 *  [0xe0000000 - 0xe03fffff] mem\r
441 Assigned: PCI: 00:1c.0 20 *  [0xe0400000 - 0xe04fffff] mem\r
442 Assigned: PCI: 00:1c.3 24 *  [0xe0500000 - 0xe05fffff] prefmem\r
443 Assigned: PCI: 00:1b.0 10 *  [0xe0600000 - 0xe0603fff] mem\r
444 Assigned: PCI: 00:1f.6 10 *  [0xe0604000 - 0xe0604fff] mem\r
445 Assigned: PCI: 00:1f.2 24 *  [0xe0605000 - 0xe06057ff] mem\r
446 Assigned: PCI: 00:1a.0 10 *  [0xe0605800 - 0xe0605bff] mem\r
447 Assigned: PCI: 00:1d.0 10 *  [0xe0605c00 - 0xe0605fff] mem\r
448 Assigned: PCI: 00:1f.3 10 *  [0xe0606000 - 0xe06060ff] mem\r
449 Assigned: PCI: 00:16.0 10 *  [0xe0606100 - 0xe060610f] mem\r
450 DOMAIN: 0000 allocate_resources_mem: next_base: e0606110 size: 10606110 align: 28 gran: 0 done\r
451 PCI: 00:1c.0 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
452 PCI: 00:1c.0 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
453 PCI: 00:1c.0 allocate_resources_mem: base:e0400000 size:100000 align:20 gran:20 limit:efffffff\r
454 Assigned: PCI: 01:00.0 10 *  [0xe0400000 - 0xe041ffff] mem\r
455 Assigned: PCI: 01:00.0 30 *  [0xe0420000 - 0xe042ffff] mem\r
456 PCI: 00:1c.0 allocate_resources_mem: next_base: e0430000 size: 100000 align: 20 gran: 20 done\r
457 PCI: 00:1c.3 allocate_resources_prefmem: base:e0500000 size:100000 align:20 gran:20 limit:efffffff\r
458 Assigned: PCI: 02:00.0 20 *  [0xe0500000 - 0xe0503fff] prefmem\r
459 Assigned: PCI: 02:00.0 18 *  [0xe0504000 - 0xe0504fff] prefmem\r
460 PCI: 00:1c.3 allocate_resources_prefmem: next_base: e0505000 size: 100000 align: 20 gran: 20 done\r
461 PCI: 00:1c.3 allocate_resources_mem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
462 PCI: 00:1c.3 allocate_resources_mem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
463 Root Device assign_resources, bus 0 link: 0\r
464 TOUUD 0x14fe00000 TOLUD 0xafa00000 TOM 0x100000000\r
465 MEBASE 0xff800000\r
466 IGD decoded, subtracting 32M UMA and 2M GTT\r
467 TSEG base 0xad000000 size 8M\r
468 Available memory below 4GB: 2768M\r
469 Available memory above 4GB: 1278M\r
470 Adding PCIe config bar base=0xf0000000 size=0x4000000\r
471 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
472 PCI: 00:00.0 cf <- [0x00f0000000 - 0x00f3ffffff] size 0x04000000 gran 0x00 mem<mmconfig>\r
473 PCI: 00:02.0 10 <- [0x00e0000000 - 0x00e03fffff] size 0x00400000 gran 0x16 mem64\r
474 PCI: 00:02.0 18 <- [0x00d0000000 - 0x00dfffffff] size 0x10000000 gran 0x1c prefmem64\r
475 PCI: 00:02.0 20 <- [0x0000002000 - 0x000000203f] size 0x00000040 gran 0x06 io\r
476 PCI: 00:16.0 10 <- [0x00e0606100 - 0x00e060610f] size 0x00000010 gran 0x04 mem64\r
477 PCI: 00:1a.0 10 <- [0x00e0605800 - 0x00e0605bff] size 0x00000400 gran 0x0a mem\r
478 PCI: 00:1b.0 10 <- [0x00e0600000 - 0x00e0603fff] size 0x00004000 gran 0x0e mem64\r
479 PCI: 00:1c.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 01 io\r
480 PCI: 00:1c.0 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
481 PCI: 00:1c.0 20 <- [0x00e0400000 - 0x00e04fffff] size 0x00100000 gran 0x14 bus 01 mem\r
482 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
483 PCI: 01:00.0 10 <- [0x00e0400000 - 0x00e041ffff] size 0x00020000 gran 0x11 mem64\r
484 PCI: 01:00.0 30 <- [0x00e0420000 - 0x00e042ffff] size 0x00010000 gran 0x10 romem\r
485 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
486 PCI: 00:1c.3 1c <- [0x0000001000 - 0x0000001fff] size 0x00001000 gran 0x0c bus 02 io\r
487 PCI: 00:1c.3 24 <- [0x00e0500000 - 0x00e05fffff] size 0x00100000 gran 0x14 bus 02 prefmem\r
488 PCI: 00:1c.3 20 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 02 mem\r
489 PCI: 00:1c.3 assign_resources, bus 2 link: 0\r
490 PCI: 02:00.0 10 <- [0x0000001000 - 0x00000010ff] size 0x00000100 gran 0x08 io\r
491 PCI: 02:00.0 18 <- [0x00e0504000 - 0x00e0504fff] size 0x00001000 gran 0x0c prefmem64\r
492 PCI: 02:00.0 20 <- [0x00e0500000 - 0x00e0503fff] size 0x00004000 gran 0x0e prefmem64\r
493 PCI: 00:1c.3 assign_resources, bus 2 link: 0\r
494 PCI: 00:1d.0 10 <- [0x00e0605c00 - 0x00e0605fff] size 0x00000400 gran 0x0a mem\r
495 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
496 PNP: 002e.1 60 <- [0x0000000b00 - 0x0000000b00] size 0x00000001 gran 0x00 io\r
497 PNP: 002e.7 70 <- [0x0000000001 - 0x0000000001] size 0x00000001 gran 0x00 irq\r
498 PNP: 002e.8 60 <- [0x0000000062 - 0x0000000062] size 0x00000001 gran 0x00 io\r
499 PNP: 002e.9 60 <- [0x0000000a00 - 0x0000000a00] size 0x00000001 gran 0x00 io\r
500 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
501 PCI: 00:1f.2 10 <- [0x0000002060 - 0x0000002067] size 0x00000008 gran 0x03 io\r
502 PCI: 00:1f.2 14 <- [0x0000002070 - 0x0000002073] size 0x00000004 gran 0x02 io\r
503 PCI: 00:1f.2 18 <- [0x0000002068 - 0x000000206f] size 0x00000008 gran 0x03 io\r
504 PCI: 00:1f.2 1c <- [0x0000002074 - 0x0000002077] size 0x00000004 gran 0x02 io\r
505 PCI: 00:1f.2 20 <- [0x0000002040 - 0x000000205f] size 0x00000020 gran 0x05 io\r
506 PCI: 00:1f.2 24 <- [0x00e0605000 - 0x00e06057ff] size 0x00000800 gran 0x0b mem\r
507 PCI: 00:1f.3 10 <- [0x00e0606000 - 0x00e06060ff] size 0x00000100 gran 0x08 mem64\r
508 PCI: 00:1f.6 10 <- [0x00e0604000 - 0x00e0604fff] size 0x00001000 gran 0x0c mem64\r
509 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
510 CBMEM region acec0000-acffffff (cbmem_late_set_table)\r
511 Root Device assign_resources, bus 0 link: 0\r
512 Done setting resources.\r
513 Show resources in subtree (Root Device)...After assigning values.\r
514  Root Device child on link 0 CPU_CLUSTER: 0\r
515   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
516    APIC: 00\r
517    APIC: acac\r
518   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
519   DOMAIN: 0000 resource base 1000 size 1078 align 12 gran 0 limit ffff flags 40040100 index 10000000\r
520   DOMAIN: 0000 resource base d0000000 size 10606110 align 28 gran 0 limit efffffff flags 40040200 index 10000100\r
521   DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
522   DOMAIN: 0000 resource base 100000 size acf00000 align 0 gran 0 limit 0 flags e0004200 index 4\r
523   DOMAIN: 0000 resource base 100000000 size 4fe00000 align 0 gran 0 limit 0 flags e0004200 index 5\r
524   DOMAIN: 0000 resource base ad000000 size 2a00000 align 0 gran 0 limit 0 flags f0000200 index 6\r
525   DOMAIN: 0000 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
526   DOMAIN: 0000 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index 8\r
527   DOMAIN: 0000 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index 9\r
528   DOMAIN: 0000 resource base 20000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index a\r
529   DOMAIN: 0000 resource base 40000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index b\r
530    PCI: 00:00.0\r
531    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
532    PCI: 00:02.0\r
533    PCI: 00:02.0 resource base e0000000 size 400000 align 22 gran 22 limit efffffff flags 60000201 index 10\r
534    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit efffffff flags 60101201 index 18\r
535    PCI: 00:02.0 resource base 2000 size 40 align 6 gran 6 limit ffff flags 60000100 index 20\r
536    PCI: 00:16.0\r
537    PCI: 00:16.0 resource base e0606100 size 10 align 4 gran 4 limit efffffff flags 60000201 index 10\r
538    PCI: 00:16.1\r
539    PCI: 00:16.2\r
540    PCI: 00:16.3\r
541    PCI: 00:19.0\r
542    PCI: 00:1a.0\r
543    PCI: 00:1a.0 resource base e0605800 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
544    PCI: 00:1b.0\r
545    PCI: 00:1b.0 resource base e0600000 size 4000 align 14 gran 14 limit efffffff flags 60000201 index 10\r
546    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
547    PCI: 00:1c.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
548    PCI: 00:1c.0 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
549    PCI: 00:1c.0 resource base e0400000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
550     PCI: 01:00.0\r
551     PCI: 01:00.0 resource base e0400000 size 20000 align 17 gran 17 limit efffffff flags 60000201 index 10\r
552     PCI: 01:00.0 resource base e0420000 size 10000 align 16 gran 16 limit efffffff flags 60002200 index 30\r
553    PCI: 00:1c.1\r
554    PCI: 00:1c.2\r
555    PCI: 00:1c.3 child on link 0 PCI: 02:00.0\r
556    PCI: 00:1c.3 resource base 1000 size 1000 align 12 gran 12 limit ffff flags 60080102 index 1c\r
557    PCI: 00:1c.3 resource base e0500000 size 100000 align 20 gran 20 limit efffffff flags 60081202 index 24\r
558    PCI: 00:1c.3 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60080202 index 20\r
559     PCI: 02:00.0\r
560     PCI: 02:00.0 resource base 1000 size 100 align 8 gran 8 limit ffff flags 60000100 index 10\r
561     PCI: 02:00.0 resource base e0504000 size 1000 align 12 gran 12 limit efffffff flags 60001201 index 18\r
562     PCI: 02:00.0 resource base e0500000 size 4000 align 14 gran 14 limit efffffff flags 60001201 index 20\r
563    PCI: 00:1c.4\r
564    PCI: 00:1c.5\r
565    PCI: 00:1c.6\r
566    PCI: 00:1c.7\r
567    PCI: 00:1d.0\r
568    PCI: 00:1d.0 resource base e0605c00 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
569    PCI: 00:1e.0\r
570    PCI: 00:1f.0 child on link 0 PNP: 002e.1\r
571    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
572    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
573    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
574     PNP: 002e.1\r
575     PNP: 002e.1 resource base b00 size 1 align 0 gran 0 limit ffffffff flags e0000100 index 60\r
576     PNP: 002e.2\r
577     PNP: 002e.2 resource base 0 size 1 align 0 gran 0 limit ffffffff flags 100 index 60\r
578     PNP: 002e.3\r
579     PNP: 002e.3 resource base 0 size 1 align 0 gran 0 limit ffffffff flags 100 index 60\r
580     PNP: 002e.4\r
581     PNP: 002e.4 resource base 0 size 8 align 3 gran 3 limit fff flags 100 index 60\r
582     PNP: 002e.4 resource base 0 size 1 align 0 gran 0 limit 0 flags 400 index 70\r
583     PNP: 002e.7\r
584     PNP: 002e.7 resource base 1 size 1 align 0 gran 0 limit 0 flags e0000400 index 70\r
585     PNP: 002e.8\r
586     PNP: 002e.8 resource base 62 size 1 align 0 gran 0 limit ffffffff flags e0000100 index 60\r
587     PNP: 002e.9\r
588     PNP: 002e.9 resource base a00 size 1 align 0 gran 0 limit ffffffff flags e0000100 index 60\r
589     PNP: 00ff.1\r
590     IOAPIC: 04\r
591     IOAPIC: 04 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 0\r
592    PCI: 00:1f.2\r
593    PCI: 00:1f.2 resource base 2060 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
594    PCI: 00:1f.2 resource base 2070 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
595    PCI: 00:1f.2 resource base 2068 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
596    PCI: 00:1f.2 resource base 2074 size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
597    PCI: 00:1f.2 resource base 2040 size 20 align 5 gran 5 limit ffff flags 60000100 index 20\r
598    PCI: 00:1f.2 resource base e0605000 size 800 align 11 gran 11 limit efffffff flags 60000200 index 24\r
599    PCI: 00:1f.3\r
600    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
601    PCI: 00:1f.3 resource base e0606000 size 100 align 8 gran 8 limit efffffff flags 60000201 index 10\r
602    PCI: 00:1f.5\r
603    PCI: 00:1f.6\r
604    PCI: 00:1f.6 resource base e0604000 size 1000 align 12 gran 12 limit efffffff flags 60000201 index 10\r
605 Done allocating resources.\r
606 Enabling resources...\r
607 PCI: 00:00.0 subsystem <- 1ae0/c000\r
608 PCI: 00:00.0 cmd <- 06\r
609 PCI: 00:02.0 subsystem <- 1ae0/c000\r
610 PCI: 00:02.0 cmd <- 03\r
611 PCI: 00:16.0 subsystem <- 1ae0/c000\r
612 PCI: 00:16.0 cmd <- 02\r
613 PCI: 00:1a.0 subsystem <- 1ae0/c000\r
614 PCI: 00:1a.0 cmd <- 102\r
615 PCI: 00:1b.0 subsystem <- 1ae0/c000\r
616 PCI: 00:1b.0 cmd <- 102\r
617 PCI: 00:1c.0 bridge ctrl <- 0003\r
618 PCI: 00:1c.0 subsystem <- 1ae0/c000\r
619 PCI: 00:1c.0 cmd <- 106\r
620 PCI: 00:1c.3 bridge ctrl <- 0003\r
621 PCI: 00:1c.3 subsystem <- 1ae0/c000\r
622 PCI: 00:1c.3 cmd <- 107\r
623 PCI: 00:1d.0 subsystem <- 1ae0/c000\r
624 PCI: 00:1d.0 cmd <- 102\r
625 pch_decode_init\r
626 PCI: 00:1f.0 subsystem <- 1ae0/c000\r
627 PCI: 00:1f.0 cmd <- 107\r
628 PCI: 00:1f.2 subsystem <- 1ae0/c000\r
629 PCI: 00:1f.2 cmd <- 03\r
630 PCI: 00:1f.3 subsystem <- 1ae0/c000\r
631 PCI: 00:1f.3 cmd <- 103\r
632 PCI: 00:1f.6 subsystem <- 1ae0/c000\r
633 PCI: 00:1f.6 cmd <- 02\r
634 PCI: 01:00.0 cmd <- 02\r
635 PCI: 02:00.0 cmd <- 03\r
636 done.\r
637 Initializing devices...\r
638 Root Device init\r
639 lumpy_ec_init\r
640 .CPU_CLUSTER: 0 init\r
641 start_eip=0x00001000, code_size=0x00000031\r
642 Installing SMM handler to 0xad000000\r
643 Installing IED header to 0xad400000\r
644 Initializing SMM handler... ... pmbase = 0x0500\r
645 \r
646 SMI_STS: PM1 \r
647 PM1_STS: WAK BM TMROF \r
648 GPE0_STS: GPIO15 GPIO14 GPIO13 GPIO11 GPIO7 GPIO6 GPIO5 GPIO4 GPIO3 GPIO2 GPIO1 GPIO0 SMB_WAK \r
649 ALT_GP_SMI_STS: GPI15 GPI14 GPI13 GPI11 GPI7 GPI6 GPI5 GPI4 GPI3 GPI2 GPI1 GPI0 \r
650 TCO_STS: \r
651   ... raise SMI#\r
652 Initializing CPU #0\r
653 CPU: vendor Intel device 206a7\r
654 CPU: family 06, model 2a, stepping 07\r
655 Enabling cache\r
656 microcode: sig=0x206a7 pf=0x10 revision=0x28\r
657 CPU: Intel(R) Celeron(R) CPU 867 @ 1.30GHz.\r
658 MTRR: Physical address space:\r
659 0x0000000000000000 - 0x00000000000a0000 size 0x000a0000 type 6\r
660 0x00000000000a0000 - 0x00000000000c0000 size 0x00020000 type 0\r
661 0x00000000000c0000 - 0x00000000ad000000 size 0xacf40000 type 6\r
662 0x00000000ad000000 - 0x00000000d0000000 size 0x23000000 type 0\r
663 0x00000000d0000000 - 0x00000000e0000000 size 0x10000000 type 1\r
664 0x00000000e0000000 - 0x0000000100000000 size 0x20000000 type 0\r
665 0x0000000100000000 - 0x000000014fe00000 size 0x4fe00000 type 6\r
666 MTRR: Fixed MSR 0x250 0x0606060606060606\r
667 MTRR: Fixed MSR 0x258 0x0606060606060606\r
668 MTRR: Fixed MSR 0x259 0x0000000000000000\r
669 MTRR: Fixed MSR 0x268 0x0606060606060606\r
670 MTRR: Fixed MSR 0x269 0x0606060606060606\r
671 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
672 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
673 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
674 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
675 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
676 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
677 call enable_fixed_mtrr()\r
678 MTRR: default type WB/UC MTRR counts: 6/7.\r
679 MTRR: WB selected as default type.\r
680 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
681 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
682 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
683 MTRR: 3 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
684 MTRR: 4 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
685 MTRR: 5 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
686 \r
687 MTRR check\r
688 Fixed MTRRs   : Enabled\r
689 Variable MTRRs: Enabled\r
690 \r
691 Setting up local apic... apic_id: 0x00 done.\r
692 Enabling VMX\r
693 model_x06ax: energy policy set to 6\r
694 model_x06ax: frequency set to 1300\r
695 Turbo is unavailable\r
696 CPU: 0 has 2 cores, 1 threads per core\r
697 CPU: 0 has core 2\r
698 CPU1: stack_base 00163000, stack_end 00163ff8\r
699 Asserting INIT.\r
700 Waiting for send to finish...\r
701 +Deasserting INIT.\r
702 Waiting for send to finish...\r
703 +#startup loops: 2.\r
704 Sending STARTUP #1 to 2.\r
705 After apic_write.\r
706 Initializing CPU #1\r
707 Startup point 1.\r
708 Waiting for send to finish...\r
709 +CPU: vendor Intel device 206a7\r
710 Sending STARTUP #2 to 2.\r
711 After apic_write.\r
712 CPU: family 06, model 2a, stepping 07\r
713 Startup point 1.\r
714 Waiting for send to finish...\r
715 +Enabling cache\r
716 After Startup.\r
717 CPU #0 initialized\r
718 Waiting for 1 CPUS to stop\r
719 microcode: sig=0x206a7 pf=0x10 revision=0x0\r
720 microcode: updated to revision 0x28 date=2012-04-24\r
721 CPU: Intel(R) Celeron(R) CPU 867 @ 1.30GHz.\r
722 MTRR: Fixed MSR 0x250 0x0606060606060606\r
723 MTRR: Fixed MSR 0x258 0x0606060606060606\r
724 MTRR: Fixed MSR 0x259 0x0000000000000000\r
725 MTRR: Fixed MSR 0x268 0x0606060606060606\r
726 MTRR: Fixed MSR 0x269 0x0606060606060606\r
727 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
728 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
729 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
730 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
731 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
732 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
733 call enable_fixed_mtrr()\r
734 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
735 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
736 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
737 MTRR: 3 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
738 MTRR: 4 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
739 MTRR: 5 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
740 \r
741 MTRR check\r
742 Fixed MTRRs   : Enabled\r
743 Variable MTRRs: Enabled\r
744 \r
745 Setting up local apic... apic_id: 0x02 done.\r
746 Enabling VMX\r
747 model_x06ax: energy policy set to 6\r
748 model_x06ax: frequency set to 1300\r
749 CPU #1 initialized\r
750 All AP CPUs stopped (3910 loops)\r
751 CPU1: stack: 00163000 - 00164000, lowest used address 00163c5c, stack used: 932 bytes\r
752 PCI: 00:00.0 init\r
753 Set BIOS_RESET_CPL\r
754 CPU TDP: 17 Watts\r
755 PCI: 00:02.0 init\r
756 GT Power Management Init\r
757 SNB GT1 Power Meter Weights\r
758 GT Power Management Init (post VBIOS)\r
759 PCI: 00:16.0 init\r
760 ME: FW Partition Table      : OK\r
761 ME: Bringup Loader Failure  : NO\r
762 ME: Firmware Init Complete  : NO\r
763 ME: Manufacturing Mode      : YES\r
764 ME: Boot Options Present    : NO\r
765 ME: Update In Progress      : NO\r
766 ME: Current Working State   : Normal\r
767 ME: Current Operation State : M0 with UMA\r
768 ME: Current Operation Mode  : Normal\r
769 ME: Error Code              : No Error\r
770 ME: Progress Phase          : Policy Module\r
771 ME: Power Management Event  : Pseudo-global reset\r
772 ME: Progress Phase State    : Entery into Policy Module\r
773 ME: BIOS path: Normal\r
774 ME: Extend SHA-256: 5f466e1c69b5fe232b5bb547939edd493c81c66fa0394befb8b672426018f72a\r
775 ME: Firmware Version 7.1.1161.40 (code) 7.1.1161.40 (recovery)\r
776 ME Capability: Full Network manageability     : disabled\r
777 ME Capability: Regular Network manageability  : disabled\r
778 ME Capability: Manageability                  : disabled\r
779 ME Capability: Small business technology      : disabled\r
780 ME Capability: Level III manageability        : disabled\r
781 ME Capability: IntelR Anti-Theft (AT)         : disabled\r
782 ME Capability: IntelR Capability Licensing Service (CLS) : enabled\r
783 ME Capability: IntelR Power Sharing Technology (MPC) : enabled\r
784 ME Capability: ICC Over Clocking              : enabled\r
785 ME Capability: Protected Audio Video Path (PAVP) : disabled\r
786 ME Capability: IPV6                           : disabled\r
787 ME Capability: KVM Remote Control (KVM)       : disabled\r
788 ME Capability: Outbreak Containment Heuristic (OCH) : disabled\r
789 ME Capability: Virtual LAN (VLAN)             : disabled\r
790 ME Capability: TLS                            : disabled\r
791 ME Capability: Wireless LAN (WLAN)            : disabled\r
792 PCI: 00:1a.0 init\r
793 EHCI: Setting up controller.. done.\r
794 PCI: 00:1b.0 init\r
795 Azalia: base = e0600000\r
796 Azalia: codec_mask = 09\r
797 Azalia: Initializing codec #3\r
798 Azalia: codec viddid: 80862805\r
799 Azalia: No verb!\r
800 Azalia: Initializing codec #0\r
801 Azalia: codec viddid: 10134210\r
802 Azalia: verb_size: 28\r
803 Azalia: verb loaded.\r
804 PCI: 00:1c.0 init\r
805 Initializing PCH PCIe bridge.\r
806 PCI: 00:1c.3 init\r
807 Initializing PCH PCIe bridge.\r
808 PCI: 00:1d.0 init\r
809 EHCI: Setting up controller.. done.\r
810 PCI: 00:1f.0 init\r
811 pch: lpc_init\r
812 IOAPIC: Initializing IOAPIC at 0xfec00000\r
813 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
814 IOAPIC: ID = 0x02\r
815 IOAPIC: Dumping registers\r
816   reg 0x0000: 0x02000000\r
817   reg 0x0001: 0x00170020\r
818   reg 0x0002: 0x00170020\r
819 Set power off after power failure.\r
820 NMI sources disabled.\r
821 CougarPoint PM init\r
822 rtc_failed = 0x0\r
823 RTC Init\r
824 i8259_configure_irq_trigger: current interrupts are 0x0\r
825 i8259_configure_irq_trigger: try to set interrupts 0x200\r
826 Enabling BIOS updates outside of SMM... Disabling ACPI via APMC:\r
827 done.\r
828 Locking SMM.\r
829 PCI: 00:1f.2 init\r
830 SATA: Initializing...\r
831 SATA: Controller in AHCI mode.\r
832 ABAR: E0605000\r
833 PCI: 00:1f.3 init\r
834 PCI: 00:1f.6 init\r
835 PCI: 01:00.0 init\r
836 PCI: 02:00.0 init\r
837 PNP: 002e.1 init\r
838 PNP: 002e.7 init\r
839 Keyboard init...\r
840 PNP: 002e.8 init\r
841 PNP: 002e.9 init\r
842 IOAPIC: 04 init\r
843 IOAPIC: Initializing IOAPIC at 0xfec00000\r
844 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
845 IOAPIC: 23 interrupts\r
846 IOAPIC: Enabling interrupts on FSB\r
847 IOAPIC: reg 0x00000000 value 0x00000000 0x00000700\r
848 IOAPIC: reg 0x00000001 value 0x00000000 0x00010000\r
849 IOAPIC: reg 0x00000002 value 0x00000000 0x00010000\r
850 IOAPIC: reg 0x00000003 value 0x00000000 0x00010000\r
851 IOAPIC: reg 0x00000004 value 0x00000000 0x00010000\r
852 IOAPIC: reg 0x00000005 value 0x00000000 0x00010000\r
853 IOAPIC: reg 0x00000006 value 0x00000000 0x00010000\r
854 IOAPIC: reg 0x00000007 value 0x00000000 0x00010000\r
855 IOAPIC: reg 0x00000008 value 0x00000000 0x00010000\r
856 IOAPIC: reg 0x00000009 value 0x00000000 0x00010000\r
857 IOAPIC: reg 0x0000000a value 0x00000000 0x00010000\r
858 IOAPIC: reg 0x0000000b value 0x00000000 0x00010000\r
859 IOAPIC: reg 0x0000000c value 0x00000000 0x00010000\r
860 IOAPIC: reg 0x0000000d value 0x00000000 0x00010000\r
861 IOAPIC: reg 0x0000000e value 0x00000000 0x00010000\r
862 IOAPIC: reg 0x0000000f value 0x00000000 0x00010000\r
863 IOAPIC: reg 0x00000010 value 0x00000000 0x00010000\r
864 IOAPIC: reg 0x00000011 value 0x00000000 0x00010000\r
865 IOAPIC: reg 0x00000012 value 0x00000000 0x00010000\r
866 IOAPIC: reg 0x00000013 value 0x00000000 0x00010000\r
867 IOAPIC: reg 0x00000014 value 0x00000000 0x00010000\r
868 IOAPIC: reg 0x00000015 value 0x00000000 0x00010000\r
869 IOAPIC: reg 0x00000016 value 0x00000000 0x00010000\r
870 Devices initialized\r
871 Show all devs...After init.\r
872 Root Device: enabled 1\r
873 CPU_CLUSTER: 0: enabled 1\r
874 APIC: 00: enabled 1\r
875 APIC: acac: enabled 0\r
876 DOMAIN: 0000: enabled 1\r
877 PCI: 00:00.0: enabled 1\r
878 PCI: 00:02.0: enabled 1\r
879 PCI: 00:16.0: enabled 1\r
880 PCI: 00:16.1: enabled 0\r
881 PCI: 00:16.2: enabled 0\r
882 PCI: 00:16.3: enabled 0\r
883 PCI: 00:19.0: enabled 0\r
884 PCI: 00:1a.0: enabled 1\r
885 PCI: 00:1b.0: enabled 1\r
886 PCI: 00:1c.0: enabled 1\r
887 PCI: 00:1c.1: enabled 0\r
888 PCI: 00:1c.2: enabled 0\r
889 PCI: 00:1c.3: enabled 1\r
890 PCI: 00:1c.4: enabled 0\r
891 PCI: 00:1c.5: enabled 0\r
892 PCI: 00:1c.6: enabled 0\r
893 PCI: 00:1c.7: enabled 0\r
894 PCI: 00:1d.0: enabled 1\r
895 PCI: 00:1e.0: enabled 0\r
896 PCI: 00:1f.0: enabled 1\r
897 PNP: 002e.1: enabled 1\r
898 PNP: 002e.2: enabled 0\r
899 PNP: 002e.3: enabled 0\r
900 PNP: 002e.4: enabled 0\r
901 PNP: 002e.7: enabled 1\r
902 PNP: 002e.8: enabled 1\r
903 PNP: 002e.9: enabled 1\r
904 PNP: 00ff.1: enabled 0\r
905 IOAPIC: 04: enabled 1\r
906 PCI: 00:1f.2: enabled 1\r
907 PCI: 00:1f.3: enabled 1\r
908 PCI: 00:1f.5: enabled 0\r
909 PCI: 00:1f.6: enabled 1\r
910 PCI: 01:00.0: enabled 1\r
911 PCI: 02:00.0: enabled 1\r
912 APIC: 02: enabled 1\r
913 CBMEM region acec0000-acffffff (cbmem_reinit)\r
914 Adding CBMEM entry as no. 4\r
915 Moving GDT to aced1000...ok\r
916 Finalize devices...\r
917 Devices finalized\r
918 Updating MRC cache data.\r
919 find_current_mrc_cache_local: No valid MRC cache found.\r
920 SF: Detected W25Q64 with page size 1000, total 800000\r
921 Need to erase the MRC cache region of 65536 bytes at fff80000\r
922 SF: Successfully erased 65536 bytes @ 0x780000\r
923 Finally: write MRC cache update to flash at fff80000\r
924 CBMEM Base is acec0000.\r
925 Writing ISA IRQs\r
926 automatic IRQ entry for PCI: 00:00.0: INTA# -> IOAPIC 4 PIN 16\r
927 automatic IRQ entry for PCI: 00:02.0: INTA# -> IOAPIC 4 PIN 16\r
928 automatic IRQ entry for PCI: 00:16.0: INTA# -> IOAPIC 4 PIN 16\r
929 fixed IRQ entry for: PCI: 00:1a.0: INTA# -> IOAPIC 4 PIN 17\r
930 fixed IRQ entry for: PCI: 00:1b.0: INTA# -> IOAPIC 4 PIN 22\r
931 automatic IRQ entry for PCI: 00:1c.0: INTA# -> IOAPIC 4 PIN 16\r
932 automatic IRQ entry for PCI: 00:1c.3: INTD# -> IOAPIC 4 PIN 18\r
933 fixed IRQ entry for: PCI: 00:1d.0: INTA# -> IOAPIC 4 PIN 19\r
934 fixed IRQ entry for: PCI: 00:1f.0: INTA# -> IOAPIC 4 PIN 16\r
935 fixed IRQ entry for: PCI: 00:1f.2: INTA# -> IOAPIC 4 PIN 16\r
936 fixed IRQ entry for: PCI: 00:1f.3: INTC# -> IOAPIC 4 PIN 23\r
937 automatic IRQ entry for PCI: 00:1f.6: INTC# -> IOAPIC 4 PIN 18\r
938 automatic IRQ entry for PCI: 01:00.0: INTA# -> IOAPIC 4 PIN 16\r
939 automatic IRQ entry for PCI: 02:00.0: INTA# -> IOAPIC 4 PIN 19\r
940 Wrote the mp table end at: 000f0010 - 000f0184\r
941 MPTABLE len: 388\r
942 Adding CBMEM entry as no. 5\r
943 Writing ISA IRQs\r
944 automatic IRQ entry for PCI: 00:00.0: INTA# -> IOAPIC 4 PIN 16\r
945 automatic IRQ entry for PCI: 00:02.0: INTA# -> IOAPIC 4 PIN 16\r
946 automatic IRQ entry for PCI: 00:16.0: INTA# -> IOAPIC 4 PIN 16\r
947 fixed IRQ entry for: PCI: 00:1a.0: INTA# -> IOAPIC 4 PIN 17\r
948 fixed IRQ entry for: PCI: 00:1b.0: INTA# -> IOAPIC 4 PIN 22\r
949 automatic IRQ entry for PCI: 00:1c.0: INTA# -> IOAPIC 4 PIN 16\r
950 automatic IRQ entry for PCI: 00:1c.3: INTD# -> IOAPIC 4 PIN 18\r
951 fixed IRQ entry for: PCI: 00:1d.0: INTA# -> IOAPIC 4 PIN 19\r
952 fixed IRQ entry for: PCI: 00:1f.0: INTA# -> IOAPIC 4 PIN 16\r
953 fixed IRQ entry for: PCI: 00:1f.2: INTA# -> IOAPIC 4 PIN 16\r
954 fixed IRQ entry for: PCI: 00:1f.3: INTC# -> IOAPIC 4 PIN 23\r
955 automatic IRQ entry for PCI: 00:1f.6: INTC# -> IOAPIC 4 PIN 18\r
956 automatic IRQ entry for PCI: 01:00.0: INTA# -> IOAPIC 4 PIN 16\r
957 automatic IRQ entry for PCI: 02:00.0: INTA# -> IOAPIC 4 PIN 19\r
958 Wrote the mp table end at: aced1210 - aced1384\r
959 MPTABLE len: 388\r
960 MP table: 388 bytes.\r
961 Adding CBMEM entry as no. 6\r
962 ACPI: Writing ACPI tables at aced2200.\r
963 ACPI:    * FACS\r
964 ACPI:    * DSDT\r
965 ACPI:    * FADT\r
966 ACPI: added table 1/32, length now 40\r
967 ACPI:    * HPET\r
968 ACPI: added table 2/32, length now 44\r
969 ACPI:    * MADT\r
970 ACPI: added table 3/32, length now 48\r
971 ACPI:    * MCFG\r
972 ACPI: added table 4/32, length now 52\r
973 ACPI: Patching up global NVS in DSDT at offset 0x0158 -> 0xaced5ce0\r
974 Adding CBMEM entry as no. 7\r
975 ACPI:     * DSDT @ aced2450 Length 36ad\r
976 ACPI:     * SSDT\r
977 Found 1 CPU(s) with 2 core(s) each.\r
978 PSS: 1300MHz power 17000 control 0xd00 status 0xd00\r
979 PSS: 1000MHz power 12628 control 0xa00 status 0xa00\r
980 PSS: 800MHz power 9859 control 0x800 status 0x800\r
981 PSS: 1300MHz power 17000 control 0xd00 status 0xd00\r
982 PSS: 1000MHz power 12628 control 0xa00 status 0xa00\r
983 PSS: 800MHz power 9859 control 0x800 status 0x800\r
984 ACPI: added table 5/32, length now 56\r
985 current = aced7400\r
986 ACPI: done.\r
987 ACPI tables: 20992 bytes.\r
988 Adding CBMEM entry as no. 8\r
989 smbios_write_tables: acedd800\r
990 Root Device (SAMSUNG Lumpy)\r
991 CPU_CLUSTER: 0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
992 APIC: 00 (Socket rPGA989 CPU)\r
993 APIC: acac (Intel SandyBridge/IvyBridge CPU)\r
994 DOMAIN: 0000 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
995 PCI: 00:00.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
996 PCI: 00:02.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
997 PCI: 00:16.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
998 PCI: 00:16.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
999 PCI: 00:16.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1000 PCI: 00:16.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1001 PCI: 00:19.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1002 PCI: 00:1a.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1003 PCI: 00:1b.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1004 PCI: 00:1c.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1005 PCI: 00:1c.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1006 PCI: 00:1c.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1007 PCI: 00:1c.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1008 PCI: 00:1c.4 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1009 PCI: 00:1c.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1010 PCI: 00:1c.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1011 PCI: 00:1c.7 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1012 PCI: 00:1d.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1013 PCI: 00:1e.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1014 PCI: 00:1f.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1015 PNP: 002e.1 (SMSC MEC1308 EC SuperIO Interface)\r
1016 PNP: 002e.2 (SMSC MEC1308 EC SuperIO Interface)\r
1017 PNP: 002e.3 (SMSC MEC1308 EC SuperIO Interface)\r
1018 PNP: 002e.4 (SMSC MEC1308 EC SuperIO Interface)\r
1019 PNP: 002e.7 (SMSC MEC1308 EC SuperIO Interface)\r
1020 PNP: 002e.8 (SMSC MEC1308 EC SuperIO Interface)\r
1021 PNP: 002e.9 (SMSC MEC1308 EC SuperIO Interface)\r
1022 PNP: 00ff.1 (SMSC MEC1308 EC Mailbox Interface)\r
1023 IOAPIC: 04 (IOAPIC)\r
1024 PCI: 00:1f.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1025 PCI: 00:1f.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1026 PCI: 00:1f.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1027 PCI: 00:1f.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1028 PCI: 01:00.0 (unknown)\r
1029 PCI: 02:00.0 (unknown)\r
1030 APIC: 02 (unknown)\r
1031 SMBIOS tables: 349 bytes.\r
1032 Adding CBMEM entry as no. 9\r
1033 Adding CBMEM entry as no. 10\r
1034 Writing table forward entry at 0x00000500\r
1035 Wrote coreboot table at: 00000500, 0x10 bytes, checksum 72e0\r
1036 Table forward entry ends at 0x00000528.\r
1037 ... aligned to 0x00001000\r
1038 Writing coreboot table at 0xacfde000\r
1039 rom_table_end = 0xacfde000\r
1040 ... aligned to 0xacfe0000\r
1041  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
1042  1. 0000000000001000-000000000009ffff: RAM\r
1043  2. 00000000000a0000-00000000000fffff: RESERVED\r
1044  3. 0000000000100000-000000001fffffff: RAM\r
1045  4. 0000000020000000-00000000201fffff: RESERVED\r
1046  5. 0000000020200000-000000003fffffff: RAM\r
1047  6. 0000000040000000-00000000401fffff: RESERVED\r
1048  7. 0000000040200000-00000000acebffff: RAM\r
1049  8. 00000000acec0000-00000000acffffff: CONFIGURATION TABLES\r
1050  9. 00000000ad000000-00000000af9fffff: RESERVED\r
1051 10. 00000000f0000000-00000000f3ffffff: RESERVED\r
1052 11. 0000000100000000-000000014fdfffff: RAM\r
1053 Wrote coreboot table at: acfde000, 0x268 bytes, checksum a7c2\r
1054 coreboot table: 640 bytes.\r
1055 Multiboot Information structure has been written.\r
1056 FREE SPACE  0. acfe6000 0001a000\r
1057 CAR GLOBALS 1. acec0200 00000200\r
1058 CONSOLE     2. acec0400 00010000\r
1059 MRC DATA    3. aced0400 00000c00\r
1060 GDT         4. aced1000 00000200\r
1061 SMP TABLE   5. aced1200 00001000\r
1062 ACPI        6. aced2200 0000b400\r
1063 GNVS PTR    7. acedd600 00000200\r
1064 SMBIOS      8. acedd800 00000800\r
1065 ACPI RESUME 9. acede000 00100000\r
1066 COREBOOT   10. acfde000 00008000\r
1067 Loading segment from rom address 0xfff30bb8\r
1068   code (compression=1)\r
1069   New segment dstaddr 0xe6b20 memsize 0x194e0 srcaddr 0xfff30bf0 filesize 0xccdb\r
1070   (cleaned up) New segment addr 0xe6b20 size 0x194e0 offset 0xfff30bf0 filesize 0xccdb\r
1071 Loading segment from rom address 0xfff30bd4\r
1072   Entry Point 0x000fc7a8\r
1073 Payload (probably SeaBIOS) loaded into a reserved area in the lower 1MB\r
1074 Loading Segment: addr: 0x00000000000e6b20 memsz: 0x00000000000194e0 filesz: 0x000000000000ccdb\r
1075 lb: [0x0000000000100000, 0x0000000000169040)\r
1076 Post relocation: addr: 0x00000000000e6b20 memsz: 0x00000000000194e0 filesz: 0x000000000000ccdb\r
1077 using LZMA\r
1078 [ 0x000e6b20, 00100000, 0x00100000) <- fff30bf0\r
1079 dest 000e6b20, end 00100000, bouncebuffer acdedf80\r
1080 Loaded segments\r
1081 PCH watchdog disabled\r
1082 Jumping to boot code at 000fc7a8\r
1083 CPU0: stack: 00164000 - 00165000, lowest used address 00164aac, stack used: 1364 bytes\r
1084 entry    = 0x000fc7a8\r
1085 lb_start = 0x00100000\r
1086 lb_size  = 0x00069040\r
1087 buffer   = 0xacdedf80\r
1088