asrock/e350m1/4.0-7061-gc21e073/2014-10-18T08:35:38Z
[board-status.git] / packardbell / ms2290 / 4.0-5803-gb1ccccc / 2014-04-20T16:47:19Z / coreboot_console.txt
1 \r
2 \r
3 coreboot-4.0-5803-gb1ccccc Son Apr 20 19:05:31 CEST 2014 starting...\r
4 PM1_CNT: 00001c00\r
5 SMBus controller enabled.\r
6 Intel ME early init\r
7 Intel ME firmware is ready\r
8 ME: Requested 32MB UMA\r
9 SMBus controller enabled.\r
10 find_current_mrc_cache_local: No valid MRC cache found.\r
11 Timings:\r
12 channel 0, slot 0, rank 0\r
13 lane 0: 20 (20) 9c (a7) 5f (5f) 78 (78) \r
14 lane 1: 20 (20) 8d (98) 59 (59) 72 (72) \r
15 lane 2: 20 (20) a8 (b3) 6d (6d) 89 (89) \r
16 lane 3: 20 (20) 7b (86) 49 (49) 64 (64) \r
17 lane 4: 20 (20) e3 (ee) ab (ab) c6 (c6) \r
18 lane 5: 20 (20) c2 (cd) 7f (7f) 97 (97) \r
19 lane 6: 20 (20) d5 (e0) 96 (96) b1 (b1) \r
20 lane 7: 20 (20) d2 (dd) 8a (8a) a4 (a4) \r
21 lane 8: 15 (20) 100 (10b) 7e (7e) 7e (7e) \r
22 channel 0, slot 0, rank 1\r
23 lane 0: 20 (20) 95 (a0) 5a (5a) 74 (74) \r
24 lane 1: 20 (20) 8a (95) 53 (53) 6e (6e) \r
25 lane 2: 20 (20) a2 (ad) 6a (6a) 84 (84) \r
26 lane 3: 20 (20) 7b (86) 44 (44) 61 (61) \r
27 lane 4: 20 (20) dd (e8) aa (aa) c5 (c5) \r
28 lane 5: 20 (20) bc (c7) 7a (7a) 94 (94) \r
29 lane 6: 20 (20) d1 (dc) 94 (94) b0 (b0) \r
30 lane 7: 20 (20) cd (d8) 88 (88) a1 (a1) \r
31 lane 8: 15 (20) 100 (10b) 7e (7e) 7e (7e) \r
32 channel 1, slot 0, rank 0\r
33 lane 0: 20 (20) b4 (bf) 5d (5d) 77 (77) \r
34 lane 1: 20 (20) a3 (ae) 56 (56) 70 (70) \r
35 lane 2: 20 (20) b8 (c3) 6d (6d) 86 (86) \r
36 lane 3: 20 (20) 8d (98) 47 (47) 62 (62) \r
37 lane 4: 20 (20) f5 (100) ac (ac) c7 (c7) \r
38 lane 5: 20 (20) d9 (e4) 7e (7e) 9a (9a) \r
39 lane 6: 20 (20) ea (f5) 94 (94) b0 (b0) \r
40 lane 7: 20 (20) e7 (f2) 88 (88) a0 (a0) \r
41 lane 8: 15 (20) 100 (10b) 7e (7e) 7e (7e) \r
42 channel 1, slot 0, rank 1\r
43 lane 0: 20 (20) b4 (bf) 5c (5c) 76 (76) \r
44 lane 1: 20 (20) a2 (ad) 58 (58) 71 (71) \r
45 lane 2: 20 (20) b5 (c0) 6e (6e) 87 (87) \r
46 lane 3: 20 (20) 8c (97) 49 (49) 64 (64) \r
47 lane 4: 20 (20) f8 (103) ac (ac) c7 (c7) \r
48 lane 5: 20 (20) d4 (df) 7d (7d) 99 (99) \r
49 lane 6: 20 (20) e9 (f4) 94 (94) af (af) \r
50 lane 7: 20 (20) e5 (f0) 87 (87) a1 (a1) \r
51 lane 8: 15 (20) 100 (10b) 7e (7e) 7e (7e) \r
52 [178] = 38 (0)\r
53 [10b] = 0 (0)\r
54 Timings:\r
55 channel 0, slot 0, rank 0\r
56 lane 0: 20 (20) a7 (a7) 5f (5f) 78 (78) \r
57 lane 1: 20 (20) 98 (98) 59 (59) 72 (72) \r
58 lane 2: 20 (20) b3 (b3) 6d (6d) 89 (89) \r
59 lane 3: 20 (20) 86 (86) 49 (49) 64 (64) \r
60 lane 4: 20 (20) ee (ee) ab (ab) c6 (c6) \r
61 lane 5: 20 (20) cd (cd) 7f (7f) 97 (97) \r
62 lane 6: 20 (20) e0 (e0) 96 (96) b1 (b1) \r
63 lane 7: 20 (20) dd (dd) 8a (8a) a4 (a4) \r
64 lane 8: 15 (20) 100 (10b) 7e (7e) 7e (7e) \r
65 channel 0, slot 0, rank 1\r
66 lane 0: 20 (20) a0 (a0) 5a (5a) 74 (74) \r
67 lane 1: 20 (20) 95 (95) 53 (53) 6e (6e) \r
68 lane 2: 20 (20) ad (ad) 6a (6a) 84 (84) \r
69 lane 3: 20 (20) 86 (86) 44 (44) 61 (61) \r
70 lane 4: 20 (20) e8 (e8) aa (aa) c5 (c5) \r
71 lane 5: 20 (20) c7 (c7) 7a (7a) 94 (94) \r
72 lane 6: 20 (20) dc (dc) 94 (94) b0 (b0) \r
73 lane 7: 20 (20) d8 (d8) 88 (88) a1 (a1) \r
74 lane 8: 15 (20) 100 (10b) 7e (7e) 7e (7e) \r
75 channel 1, slot 0, rank 0\r
76 lane 0: 20 (20) bf (bf) 5d (5d) 77 (77) \r
77 lane 1: 20 (20) ae (ae) 56 (56) 70 (70) \r
78 lane 2: 20 (20) c3 (c3) 6d (6d) 86 (86) \r
79 lane 3: 20 (20) 98 (98) 47 (47) 62 (62) \r
80 lane 4: 20 (20) 1
81
82 *** Log truncated, 62613 characters dropped. ***
83
84 Adding CBMEM entry as no. 3\r
85 Relocate MRC DATA from ff7ff148 to bf6e0400 (1472 bytes)\r
86 ME: FW Partition Table      : OK\r
87 ME: Bringup Loader Failure  : NO\r
88 ME: Firmware Init Complete  : NO\r
89 ME: Manufacturing Mode      : NO\r
90 ME: Boot Options Present    : NO\r
91 ME: Update In Progress      : NO\r
92 ME: Current Working State   : Normal\r
93 ME: Current Operation State : Bring up\r
94 ME: Current Operation Mode  : Normal\r
95 ME: Error Code              : No Error\r
96 ME: Progress Phase          : BUP Phase\r
97 ME: Power Management Event  : Clean Moff->Mx wake\r
98 ME: Progress Phase State    : 0x41\r
99 Adding CBMEM entry as no. 4\r
100 Trying CBFS ramstage loader.\r
101 CBFS: loading stage fallback/coreboot_ram @ 0x100000 (430136 bytes), entry @ 0x100000\r
102 coreboot-4.0-5803-gb1ccccc Son Apr 20 19:05:31 CEST 2014 booting...\r
103 clocks_per_usec: 2128\r
104 Enumerating buses...\r
105 Show all devs...Before device enumeration.\r
106 Root Device: enabled 1\r
107 CPU_CLUSTER: 0: enabled 1\r
108 APIC: 00: enabled 1\r
109 DOMAIN: 0000: enabled 1\r
110 PCI: 00:00.0: enabled 1\r
111 PCI: 00:02.0: enabled 1\r
112 PCI: 00:1a.0: enabled 1\r
113 PCI: 00:1b.0: enabled 1\r
114 PCI: 00:1c.0: enabled 1\r
115 PCI: 00:1c.1: enabled 1\r
116 PCI: 00:1d.0: enabled 1\r
117 PCI: 00:1f.0: enabled 1\r
118 PCI: 00:1f.2: enabled 1\r
119 PCI: 00:1f.3: enabled 1\r
120 Compare with tree...\r
121 Root Device: enabled 1\r
122  CPU_CLUSTER: 0: enabled 1\r
123   APIC: 00: enabled 1\r
124  DOMAIN: 0000: enabled 1\r
125   PCI: 00:00.0: enabled 1\r
126   PCI: 00:02.0: enabled 1\r
127   PCI: 00:1a.0: enabled 1\r
128   PCI: 00:1b.0: enabled 1\r
129   PCI: 00:1c.0: enabled 1\r
130   PCI: 00:1c.1: enabled 1\r
131   PCI: 00:1d.0: enabled 1\r
132   PCI: 00:1f.0: enabled 1\r
133   PCI: 00:1f.2: enabled 1\r
134   PCI: 00:1f.3: enabled 1\r
135 starting SPI configuration\r
136 SPI configured\r
137 .. ... pmbase = 0x0500\r
138 Keyboard init...\r
139 scan_static_bus for Root Device\r
140 CPU_CLUSTER: 0 enabled\r
141 DOMAIN: 0000 enabled\r
142 DOMAIN: 0000 scanning...\r
143 PCI: pci_scan_bus for bus 00\r
144 PCI: 00:00.0 [8086/0044] ops\r
145 Normal boot.\r
146 PCI: 00:00.0 [8086/0044] enabled\r
147 Capability: type 0x0d @ 0x88\r
148 Capability: type 0x01 @ 0x80\r
149 Capability: type 0x05 @ 0x90\r
150 Capability: type 0x10 @ 0xa0\r
151 Capability: type 0x0d @ 0x88\r
152 Capability: type 0x01 @ 0x80\r
153 Capability: type 0x05 @ 0x90\r
154 Capability: type 0x10 @ 0xa0\r
155 PCI: 00:01.0 subordinate bus PCI Express\r
156 PCI: 00:01.0 [8086/0045] enabled\r
157 PCI: 00:02.0 [8086/0000] ops\r
158 PCI: 00:02.0 [8086/0046] enabled\r
159 PCI: 00:16.0 [8086/0000] bus ops\r
160 PCI: 00:16.0 [8086/3b64] enabled\r
161 PCI: 00:1a.0 [8086/0000] ops\r
162 PCI: 00:1a.0 [8086/3b3c] enabled\r
163 PCI: 00:1b.0 [8086/0000] ops\r
164 PCI: 00:1b.0 [8086/3b56] enabled\r
165 Capability: type 0x10 @ 0x40\r
166 Capability: type 0x05 @ 0x80\r
167 Capability: type 0x0d @ 0x90\r
168 Capability: type 0x01 @ 0xa0\r
169 Capability: type 0x10 @ 0x40\r
170 PCI: 00:1c.0 subordinate bus PCI Express\r
171 PCI: 00:1c.0 [8086/3b42] enabled\r
172 Capability: type 0x10 @ 0x40\r
173 Capability: type 0x05 @ 0x80\r
174 Capability: type 0x0d @ 0x90\r
175 Capability: type 0x01 @ 0xa0\r
176 Capability: type 0x10 @ 0x40\r
177 PCI: 00:1c.1 subordinate bus PCI Express\r
178 PCI: 00:1c.1 [8086/3b44] enabled\r
179 PCI: 00:1d.0 [8086/0000] ops\r
180 PCI: 00:1d.0 [8086/3b34] enabled\r
181 PCI: 00:1e.0 [8086/2448] bus ops\r
182 PCI: 00:1e.0 [8086/2448] enabled\r
183 PCI: 00:1f.0 [8086/0000] bus ops\r
184 PCI: 00:1f.0 [8086/3b09] enabled\r
185 PCI: 00:1f.2 [8086/0000] ops\r
186 PCI: 00:1f.2 [8086/3b28] enabled\r
187 PCI: 00:1f.3 [8086/0000] bus ops\r
188 PCI: 00:1f.3 [8086/3b30] enabled\r
189 PCI: 00:1f.6 [8086/0000] ops\r
190 PCI: 00:1f.6 [8086/3b32] enabled\r
191 do_pci_scan_bridge for PCI: 00:01.0\r
192 PCI: pci_scan_bus for bus 01\r
193 PCI: pci_scan_bus returning with max=001\r
194 do_pci_scan_bridge returns max 1\r
195 scan_static_bus for PCI: 00:16.0\r
196 scan_static_bus for PCI: 00:16.0 done\r
197 do_pci_scan_bridge for PCI: 00:1c.0\r
198 PCI: pci_scan_bus for bus 02\r
199 PCI: 02:00.0 [14e4/1692] enabled\r
200 PCI: pci_scan_bus returning with max=002\r
201 Capability: type 0x01 @ 0x48\r
202 Capability: type 0x09 @ 0x60\r
203 Capability: type 0x05 @ 0x50\r
204 Capability: type 0x10 @ 0xcc\r
205 Capability: type 0x10 @ 0x40\r
206 Enabling Common Clock Configuration\r
207 ASPM: Enabled L0s and L1\r
208 do_pci_scan_bridge returns max 2\r
209 do_pci_scan_bridge for PCI: 00:1c.1\r
210 PCI: pci_scan_bus for bus 03\r
211 PCI: 03:00.0 [168c/002e] enabled\r
212 PCI: pci_scan_bus returning with max=003\r
213 Capability: type 0x01 @ 0x40\r
214 Capability: type 0x05 @ 0x50\r
215 Capability: type 0x10 @ 0x60\r
216 Capability: type 0x10 @ 0x40\r
217 Enabling Common Clock Configuration\r
218 ASPM: Enabled L0s and L1\r
219 do_pci_scan_bridge returns max 3\r
220 do_pci_scan_bridge for PCI: 00:1e.0\r
221 PCI: pci_scan_bus for bus 04\r
222 PCI: pci_scan_bus returning with max=004\r
223 do_pci_scan_bridge returns max 4\r
224 scan_static_bus for PCI: 00:1f.0\r
225 scan_static_bus for PCI: 00:1f.0 done\r
226 scan_static_bus for PCI: 00:1f.3\r
227 scan_static_bus for PCI: 00:1f.3 done\r
228 PCI: pci_scan_bus returning with max=004\r
229 scan_static_bus for Root Device done\r
230 done\r
231 found VGA at PCI: 00:02.0\r
232 Setting up VGA for PCI: 00:02.0\r
233 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
234 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
235 Allocating resources...\r
236 Reading resources...\r
237 Root Device read_resources bus 0 link: 0\r
238 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
239 APIC: 00 missing read_resources\r
240 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
241 DOMAIN: 0000 read_resources bus 0 link: 0\r
242 ram_before_4g_top: 0xbf800000\r
243 TOUUD: 0x1340\r
244 CBMEM region bf6d0000-bf7fffff (cbmem_late_set_table)\r
245 PCI: 00:01.0 read_resources bus 1 link: 0\r
246 PCI: 00:01.0 read_resources bus 1 link: 0 done\r
247 PCI: 00:1c.0 read_resources bus 2 link: 0\r
248 PCI: 00:1c.0 read_resources bus 2 link: 0 done\r
249 PCI: 00:1c.1 read_resources bus 3 link: 0\r
250 PCI: 00:1c.1 read_resources bus 3 link: 0 done\r
251 PCI: 00:1e.0 read_resources bus 4 link: 0\r
252 PCI: 00:1e.0 read_resources bus 4 link: 0 done\r
253 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
254 Root Device read_resources bus 0 link: 0 done\r
255 Done reading resources.\r
256 Show resources in subtree (Root Device)...After reading.\r
257  Root Device child on link 0 CPU_CLUSTER: 0\r
258   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
259    APIC: 00\r
260   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
261   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
262   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
263    PCI: 00:00.0\r
264    PCI: 00:00.0 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
265    PCI: 00:00.0 resource base c0000 size bf740000 align 0 gran 0 limit 0 flags e0004200 index 4\r
266    PCI: 00:00.0 resource base bf800000 size 800000 align 0 gran 0 limit 0 flags f0000200 index 5\r
267    PCI: 00:00.0 resource base c1c00000 size 400000 align 0 gran 0 limit 0 flags f0000200 index 6\r
268    PCI: 00:00.0 resource base c2000000 size 2000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
269    PCI: 00:00.0 resource base 100000000 size 34000000 align 0 gran 0 limit 0 flags e0004200 index 8\r
270    PCI: 00:00.0 resource base e0000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index a\r
271    PCI: 00:00.0 resource base fed00000 size 100000 align 0 gran 0 limit 0 flags f0000200 index b\r
272    PCI: 00:00.0 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index c\r
273    PCI: 00:00.0 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index d\r
274    PCI: 00:01.0\r
275    PCI: 00:01.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
276    PCI: 00:01.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
277    PCI: 00:01.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
278    PCI: 00:02.0\r
279    PCI: 00:02.0 resource base 0 size 400000 align 22 gran 22 limit ffffffffffffffff flags 201 index 10\r
280    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit ffffffffffffffff flags d0001201 index 18\r
281    PCI: 00:02.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 20\r
282    PCI: 00:16.0\r
283    PCI: 00:16.0 resource base 0 size 10 align 4 gran 4 limit ffffffffffffffff flags 201 index 10\r
284    PCI: 00:1a.0\r
285    PCI: 00:1a.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
286    PCI: 00:1b.0\r
287    PCI: 00:1b.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
288    PCI: 00:1c.0 child on link 0 PCI: 02:00.0\r
289    PCI: 00:1c.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
290    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
291    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
292     PCI: 02:00.0\r
293     PCI: 02:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffffffffffff flags 201 index 10\r
294    PCI: 00:1c.1 child on link 0 PCI: 03:00.0\r
295    PCI: 00:1c.1 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
296    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
297    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
298     PCI: 03:00.0\r
299     PCI: 03:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffffffffffff flags 201 index 10\r
300    PCI: 00:1d.0\r
301    PCI: 00:1d.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
302    PCI: 00:1e.0\r
303    PCI: 00:1e.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
304    PCI: 00:1e.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
305    PCI: 00:1e.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
306    PCI: 00:1f.0\r
307    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
308    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
309    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
310    PCI: 00:1f.2\r
311    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
312    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
313    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
314    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
315    PCI: 00:1f.2 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 20\r
316    PCI: 00:1f.2 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
317    PCI: 00:1f.3\r
318    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
319    PCI: 00:1f.3 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
320    PCI: 00:1f.6\r
321    PCI: 00:1f.6 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 201 index 10\r
322 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
323 PCI: 00:01.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
324 PCI: 00:01.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
325 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
326 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
327 PCI: 00:1c.1 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
328 PCI: 00:1c.1 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
329 PCI: 00:1e.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
330 PCI: 00:1e.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
331 PCI: 00:1f.2 20 *  [0x0 - 0x1f] io\r
332 PCI: 00:02.0 20 *  [0x20 - 0x27] io\r
333 PCI: 00:1f.2 10 *  [0x28 - 0x2f] io\r
334 PCI: 00:1f.2 18 *  [0x30 - 0x37] io\r
335 PCI: 00:1f.2 14 *  [0x38 - 0x3b] io\r
336 PCI: 00:1f.2 1c *  [0x3c - 0x3f] io\r
337 DOMAIN: 0000 compute_resources_io: base: 40 size: 40 align: 5 gran: 0 limit: ffff done\r
338 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
339 PCI: 00:01.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
340 PCI: 00:01.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
341 PCI: 00:01.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
342 PCI: 00:01.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
343 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
344 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
345 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
346 PCI: 02:00.0 10 *  [0x0 - 0xffff] mem\r
347 PCI: 00:1c.0 compute_resources_mem: base: 10000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
348 PCI: 00:1c.1 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
349 PCI: 00:1c.1 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
350 PCI: 00:1c.1 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
351 PCI: 03:00.0 10 *  [0x0 - 0xffff] mem\r
352 PCI: 00:1c.1 compute_resources_mem: base: 10000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
353 PCI: 00:1e.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
354 PCI: 00:1e.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
355 PCI: 00:1e.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
356 PCI: 00:1e.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
357 PCI: 00:02.0 10 *  [0x0 - 0x3fffff] mem\r
358 PCI: 00:1c.0 20 *  [0x400000 - 0x4fffff] mem\r
359 PCI: 00:1c.1 20 *  [0x500000 - 0x5fffff] mem\r
360 PCI: 00:1b.0 10 *  [0x600000 - 0x603fff] mem\r
361 PCI: 00:1f.6 10 *  [0x604000 - 0x604fff] mem\r
362 PCI: 00:1f.2 24 *  [0x605000 - 0x6057ff] mem\r
363 PCI: 00:1a.0 10 *  [0x605800 - 0x605bff] mem\r
364 PCI: 00:1d.0 10 *  [0x605c00 - 0x605fff] mem\r
365 PCI: 00:1f.3 10 *  [0x606000 - 0x6060ff] mem\r
366 PCI: 00:16.0 10 *  [0x606100 - 0x60610f] mem\r
367 DOMAIN: 0000 compute_resources_mem: base: 606110 size: 606110 align: 22 gran: 0 limit: ffffffff done\r
368 avoid_fixed_resources: DOMAIN: 0000\r
369 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
370 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
371 constrain_resources: DOMAIN: 0000\r
372 constrain_resources: PCI: 00:00.0\r
373 constrain_resources: PCI: 00:01.0\r
374 constrain_resources: PCI: 00:02.0\r
375 constrain_resources: PCI: 00:16.0\r
376 constrain_resources: PCI: 00:1a.0\r
377 constrain_resources: PCI: 00:1b.0\r
378 constrain_resources: PCI: 00:1c.0\r
379 constrain_resources: PCI: 02:00.0\r
380 constrain_resources: PCI: 00:1c.1\r
381 constrain_resources: PCI: 03:00.0\r
382 constrain_resources: PCI: 00:1d.0\r
383 constrain_resources: PCI: 00:1e.0\r
384 constrain_resources: PCI: 00:1f.0\r
385 constrain_resources: PCI: 00:1f.2\r
386 constrain_resources: PCI: 00:1f.3\r
387 constrain_resources: PCI: 00:1f.6\r
388 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
389         lim->base 00001000 lim->limit 0000ffff\r
390 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
391         lim->base c4000000 lim->limit cfffffff\r
392 Setting resources...\r
393 DOMAIN: 0000 allocate_resources_io: base:1000 size:40 align:5 gran:0 limit:ffff\r
394 Assigned: PCI: 00:1f.2 20 *  [0x1000 - 0x101f] io\r
395 Assigned: PCI: 00:02.0 20 *  [0x1020 - 0x1027] io\r
396 Assigned: PCI: 00:1f.2 10 *  [0x1028 - 0x102f] io\r
397 Assigned: PCI: 00:1f.2 18 *  [0x1030 - 0x1037] io\r
398 Assigned: PCI: 00:1f.2 14 *  [0x1038 - 0x103b] io\r
399 Assigned: PCI: 00:1f.2 1c *  [0x103c - 0x103f] io\r
400 DOMAIN: 0000 allocate_resources_io: next_base: 1040 size: 40 align: 5 gran: 0 done\r
401 PCI: 00:01.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
402 PCI: 00:01.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
403 PCI: 00:1c.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
404 PCI: 00:1c.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
405 PCI: 00:1c.1 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
406 PCI: 00:1c.1 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
407 PCI: 00:1e.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
408 PCI: 00:1e.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
409 DOMAIN: 0000 allocate_resources_mem: base:cf800000 size:606110 align:22 gran:0 limit:cfffffff\r
410 Assigned: PCI: 00:02.0 10 *  [0xcf800000 - 0xcfbfffff] mem\r
411 Assigned: PCI: 00:1c.0 20 *  [0xcfc00000 - 0xcfcfffff] mem\r
412 Assigned: PCI: 00:1c.1 20 *  [0xcfd00000 - 0xcfdfffff] mem\r
413 Assigned: PCI: 00:1b.0 10 *  [0xcfe00000 - 0xcfe03fff] mem\r
414 Assigned: PCI: 00:1f.6 10 *  [0xcfe04000 - 0xcfe04fff] mem\r
415 Assigned: PCI: 00:1f.2 24 *  [0xcfe05000 - 0xcfe057ff] mem\r
416 Assigned: PCI: 00:1a.0 10 *  [0xcfe05800 - 0xcfe05bff] mem\r
417 Assigned: PCI: 00:1d.0 10 *  [0xcfe05c00 - 0xcfe05fff] mem\r
418 Assigned: PCI: 00:1f.3 10 *  [0xcfe06000 - 0xcfe060ff] mem\r
419 Assigned: PCI: 00:16.0 10 *  [0xcfe06100 - 0xcfe0610f] mem\r
420 DOMAIN: 0000 allocate_resources_mem: next_base: cfe06110 size: 606110 align: 22 gran: 0 done\r
421 PCI: 00:01.0 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
422 PCI: 00:01.0 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
423 PCI: 00:01.0 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
424 PCI: 00:01.0 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
425 PCI: 00:1c.0 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
426 PCI: 00:1c.0 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
427 PCI: 00:1c.0 allocate_resources_mem: base:cfc00000 size:100000 align:20 gran:20 limit:cfffffff\r
428 Assigned: PCI: 02:00.0 10 *  [0xcfc00000 - 0xcfc0ffff] mem\r
429 PCI: 00:1c.0 allocate_resources_mem: next_base: cfc10000 size: 100000 align: 20 gran: 20 done\r
430 PCI: 00:1c.1 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
431 PCI: 00:1c.1 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
432 PCI: 00:1c.1 allocate_resources_mem: base:cfd00000 size:100000 align:20 gran:20 limit:cfffffff\r
433 Assigned: PCI: 03:00.0 10 *  [0xcfd00000 - 0xcfd0ffff] mem\r
434 PCI: 00:1c.1 allocate_resources_mem: next_base: cfd10000 size: 100000 align: 20 gran: 20 done\r
435 PCI: 00:1e.0 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
436 PCI: 00:1e.0 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
437 PCI: 00:1e.0 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
438 PCI: 00:1e.0 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
439 Root Device assign_resources, bus 0 link: 0\r
440 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
441 PCI: 00:01.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 01 io\r
442 PCI: 00:01.0 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
443 PCI: 00:01.0 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 01 mem\r
444 PCI: 00:02.0 10 <- [0x00cf800000 - 0x00cfbfffff] size 0x00400000 gran 0x16 mem64\r
445 PCI: 00:02.0 20 <- [0x0000001020 - 0x0000001027] size 0x00000008 gran 0x03 io\r
446 PCI: 00:16.0 10 <- [0x00cfe06100 - 0x00cfe0610f] size 0x00000010 gran 0x04 mem64\r
447 PCI: 00:1a.0 10 <- [0x00cfe05800 - 0x00cfe05bff] size 0x00000400 gran 0x0a mem\r
448 PCI: 00:1b.0 10 <- [0x00cfe00000 - 0x00cfe03fff] size 0x00004000 gran 0x0e mem64\r
449 PCI: 00:1c.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 02 io\r
450 PCI: 00:1c.0 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 02 prefmem\r
451 PCI: 00:1c.0 20 <- [0x00cfc00000 - 0x00cfcfffff] size 0x00100000 gran 0x14 bus 02 mem\r
452 PCI: 00:1c.0 assign_resources, bus 2 link: 0\r
453 PCI: 02:00.0 10 <- [0x00cfc00000 - 0x00cfc0ffff] size 0x00010000 gran 0x10 mem64\r
454 PCI: 00:1c.0 assign_resources, bus 2 link: 0\r
455 PCI: 00:1c.1 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 03 io\r
456 PCI: 00:1c.1 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 03 prefmem\r
457 PCI: 00:1c.1 20 <- [0x00cfd00000 - 0x00cfdfffff] size 0x00100000 gran 0x14 bus 03 mem\r
458 PCI: 00:1c.1 assign_resources, bus 3 link: 0\r
459 PCI: 03:00.0 10 <- [0x00cfd00000 - 0x00cfd0ffff] size 0x00010000 gran 0x10 mem64\r
460 PCI: 00:1c.1 assign_resources, bus 3 link: 0\r
461 PCI: 00:1d.0 10 <- [0x00cfe05c00 - 0x00cfe05fff] size 0x00000400 gran 0x0a mem\r
462 PCI: 00:1e.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 04 io\r
463 PCI: 00:1e.0 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 04 prefmem\r
464 PCI: 00:1e.0 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 04 mem\r
465 PCI: 00:1f.2 10 <- [0x0000001028 - 0x000000102f] size 0x00000008 gran 0x03 io\r
466 PCI: 00:1f.2 14 <- [0x0000001038 - 0x000000103b] size 0x00000004 gran 0x02 io\r
467 PCI: 00:1f.2 18 <- [0x0000001030 - 0x0000001037] size 0x00000008 gran 0x03 io\r
468 PCI: 00:1f.2 1c <- [0x000000103c - 0x000000103f] size 0x00000004 gran 0x02 io\r
469 PCI: 00:1f.2 20 <- [0x0000001000 - 0x000000101f] size 0x00000020 gran 0x05 io\r
470 PCI: 00:1f.2 24 <- [0x00cfe05000 - 0x00cfe057ff] size 0x00000800 gran 0x0b mem\r
471 PCI: 00:1f.3 10 <- [0x00cfe06000 - 0x00cfe060ff] size 0x00000100 gran 0x08 mem64\r
472 PCI: 00:1f.6 10 <- [0x00cfe04000 - 0x00cfe04fff] size 0x00001000 gran 0x0c mem64\r
473 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
474 Root Device assign_resources, bus 0 link: 0\r
475 Done setting resources.\r
476 Show resources in subtree (Root Device)...After assigning values.\r
477  Root Device child on link 0 CPU_CLUSTER: 0\r
478   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
479    APIC: 00\r
480   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
481   DOMAIN: 0000 resource base 1000 size 40 align 5 gran 0 limit ffff flags 40040100 index 10000000\r
482   DOMAIN: 0000 resource base cf800000 size 606110 align 22 gran 0 limit cfffffff flags 40040200 index 10000100\r
483    PCI: 00:00.0\r
484    PCI: 00:00.0 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
485    PCI: 00:00.0 resource base c0000 size bf740000 align 0 gran 0 limit 0 flags e0004200 index 4\r
486    PCI: 00:00.0 resource base bf800000 size 800000 align 0 gran 0 limit 0 flags f0000200 index 5\r
487    PCI: 00:00.0 resource base c1c00000 size 400000 align 0 gran 0 limit 0 flags f0000200 index 6\r
488    PCI: 00:00.0 resource base c2000000 size 2000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
489    PCI: 00:00.0 resource base 100000000 size 34000000 align 0 gran 0 limit 0 flags e0004200 index 8\r
490    PCI: 00:00.0 resource base e0000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index a\r
491    PCI: 00:00.0 resource base fed00000 size 100000 align 0 gran 0 limit 0 flags f0000200 index b\r
492    PCI: 00:00.0 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index c\r
493    PCI: 00:00.0 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index d\r
494    PCI: 00:01.0\r
495    PCI: 00:01.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
496    PCI: 00:01.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
497    PCI: 00:01.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
498    PCI: 00:02.0\r
499    PCI: 00:02.0 resource base cf800000 size 400000 align 22 gran 22 limit cfffffff flags 60000201 index 10\r
500    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit ffffffffffffffff flags d0001201 index 18\r
501    PCI: 00:02.0 resource base 1020 size 8 align 3 gran 3 limit ffff flags 60000100 index 20\r
502    PCI: 00:16.0\r
503    PCI: 00:16.0 resource base cfe06100 size 10 align 4 gran 4 limit cfffffff flags 60000201 index 10\r
504    PCI: 00:1a.0\r
505    PCI: 00:1a.0 resource base cfe05800 size 400 align 10 gran 10 limit cfffffff flags 60000200 index 10\r
506    PCI: 00:1b.0\r
507    PCI: 00:1b.0 resource base cfe00000 size 4000 align 14 gran 14 limit cfffffff flags 60000201 index 10\r
508    PCI: 00:1c.0 child on link 0 PCI: 02:00.0\r
509    PCI: 00:1c.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
510    PCI: 00:1c.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
511    PCI: 00:1c.0 resource base cfc00000 size 100000 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
512     PCI: 02:00.0\r
513     PCI: 02:00.0 resource base cfc00000 size 10000 align 16 gran 16 limit cfffffff flags 60000201 index 10\r
514    PCI: 00:1c.1 child on link 0 PCI: 03:00.0\r
515    PCI: 00:1c.1 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
516    PCI: 00:1c.1 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
517    PCI: 00:1c.1 resource base cfd00000 size 100000 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
518     PCI: 03:00.0\r
519     PCI: 03:00.0 resource base cfd00000 size 10000 align 16 gran 16 limit cfffffff flags 60000201 index 10\r
520    PCI: 00:1d.0\r
521    PCI: 00:1d.0 resource base cfe05c00 size 400 align 10 gran 10 limit cfffffff flags 60000200 index 10\r
522    PCI: 00:1e.0\r
523    PCI: 00:1e.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
524    PCI: 00:1e.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
525    PCI: 00:1e.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
526    PCI: 00:1f.0\r
527    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
528    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
529    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
530    PCI: 00:1f.2\r
531    PCI: 00:1f.2 resource base 1028 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
532    PCI: 00:1f.2 resource base 1038 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
533    PCI: 00:1f.2 resource base 1030 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
534    PCI: 00:1f.2 resource base 103c size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
535    PCI: 00:1f.2 resource base 1000 size 20 align 5 gran 5 limit ffff flags 60000100 index 20\r
536    PCI: 00:1f.2 resource base cfe05000 size 800 align 11 gran 11 limit cfffffff flags 60000200 index 24\r
537    PCI: 00:1f.3\r
538    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
539    PCI: 00:1f.3 resource base cfe06000 size 100 align 8 gran 8 limit cfffffff flags 60000201 index 10\r
540    PCI: 00:1f.6\r
541    PCI: 00:1f.6 resource base cfe04000 size 1000 align 12 gran 12 limit cfffffff flags 60000201 index 10\r
542 Done allocating resources.\r
543 Enabling resources...\r
544 PCI: 00:00.0 subsystem <- 1025/0379\r
545 PCI: 00:00.0 cmd <- 06\r
546 PCI: 00:01.0 bridge ctrl <- 0003\r
547 PCI: 00:01.0 cmd <- 00\r
548 PCI: 00:02.0 subsystem <- 1025/0379\r
549 PCI: 00:02.0 cmd <- 03\r
550 PCI: 00:16.0 cmd <- 02\r
551 PCI: 00:1a.0 subsystem <- 1025/0379\r
552 PCI: 00:1a.0 cmd <- 02\r
553 PCI: 00:1b.0 subsystem <- 1025/0379\r
554 PCI: 00:1b.0 cmd <- 02\r
555 PCI: 00:1c.0 bridge ctrl <- 0003\r
556 PCI: 00:1c.0 cmd <- 06\r
557 PCI: 00:1c.1 bridge ctrl <- 0003\r
558 PCI: 00:1c.1 cmd <- 06\r
559 PCI: 00:1d.0 subsystem <- 1025/0379\r
560 PCI: 00:1d.0 cmd <- 02\r
561 PCI: 00:1e.0 bridge ctrl <- 0003\r
562 PCI: 00:1e.0 cmd <- 00 (NOT WRITTEN!)\r
563 pch_decode_init\r
564 PCI: 00:1f.0 subsystem <- 1025/0379\r
565 PCI: 00:1f.0 cmd <- 107\r
566 PCI: 00:1f.2 subsystem <- 1025/0379\r
567 PCI: 00:1f.2 cmd <- 03\r
568 PCI: 00:1f.3 subsystem <- 1025/0379\r
569 PCI: 00:1f.3 cmd <- 03\r
570 PCI: 00:1f.6 cmd <- 02\r
571 PCI: 02:00.0 cmd <- 02\r
572 PCI: 03:00.0 cmd <- 02\r
573 done.\r
574 Initializing devices...\r
575 Root Device init\r
576 CPU_CLUSTER: 0 init\r
577 start_eip=0x00001000, code_size=0x00000031\r
578 Installing SMM handler to 0xbf800000\r
579 Installing IED header to 0xbfc00000\r
580 Initializing SMM handler... ... pmbase = 0x0500\r
581 \r
582 SMI_STS: MCSMI PM1 \r
583 PM1_STS: WAK BM TMROF \r
584 GPE0_STS: GPIO15 GPIO10 GPIO9 GPIO7 GPIO6 \r
585 ALT_GP_SMI_STS: GPI15 GPI10 GPI9 GPI7 GPI6 GPI5 GPI4 GPI3 GPI2 GPI1 GPI0 \r
586 TCO_STS: \r
587   ... raise SMI#\r
588 Initializing CPU #0\r
589 CPU: vendor Intel device 20655\r
590 CPU: family 06, model 25, stepping 05\r
591 Enabling cache\r
592 microcode: sig=0x20655 pf=0x10 revision=0x3\r
593 CPU: Intel(R) Pentium(R) CPU        P6200  @ 2.13GHz.\r
594 CPU:lapic=0, boot_cpu=1\r
595 MTRR: Physical address space:\r
596 0x0000000000000000 - 0x00000000000a0000 size 0x000a0000 type 6\r
597 0x00000000000a0000 - 0x00000000000c0000 size 0x00020000 type 0\r
598 0x00000000000c0000 - 0x00000000bf800000 size 0xbf740000 type 6\r
599 0x00000000bf800000 - 0x00000000d0000000 size 0x10800000 type 0\r
600 0x00000000d0000000 - 0x00000000e0000000 size 0x10000000 type 1\r
601 0x00000000e0000000 - 0x0000000100000000 size 0x20000000 type 0\r
602 0x0000000100000000 - 0x0000000134000000 size 0x34000000 type 6\r
603 MTRR: Fixed MSR 0x250 0x0606060606060606\r
604 MTRR: Fixed MSR 0x258 0x0606060606060606\r
605 MTRR: Fixed MSR 0x259 0x0000000000000000\r
606 MTRR: Fixed MSR 0x268 0x0606060606060606\r
607 MTRR: Fixed MSR 0x269 0x0606060606060606\r
608 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
609 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
610 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
611 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
612 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
613 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
614 call enable_fixed_mtrr()\r
615 MTRR: default type WB/UC MTRR counts: 4/5.\r
616 MTRR: WB selected as default type.\r
617 MTRR: 0 base 0x00000000bf800000 mask 0x0000000fff800000 type 0\r
618 MTRR: 1 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
619 MTRR: 2 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
620 MTRR: 3 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
621 \r
622 MTRR check\r
623 Fixed MTRRs   : Enabled\r
624 Variable MTRRs: Enabled\r
625 \r
626 Setting up local apic... apic_id: 0x00 done.\r
627 model_x06ax: frequency set to 2128\r
628 Turbo is unavailable\r
629 CPU: 0 has 2 cores, 1 threads per core\r
630 CPU: 0 has core 4\r
631 CPU1: stack_base 00163000, stack_end 00163ff8\r
632 Asserting INIT.\r
633 Waiting for send to finish...\r
634 +Deasserting INIT.\r
635 Waiting for send to finish...\r
636 +#startup loops: 2.\r
637 Sending STARTUP #1 to 4.\r
638 After apic_write.\r
639 Initializing CPU #1\r
640 Startup point 1.\r
641 Waiting for send to finish...\r
642 +CPU: vendor Intel device 20655\r
643 Sending STARTUP #2 to 4.\r
644 After apic_write.\r
645 CPU: family 06, model 25, stepping 05\r
646 Startup point 1.\r
647 Waiting for send to finish...\r
648 +Enabling cache\r
649 After Startup.\r
650 CPU #0 initialized\r
651 Waiting for 1 CPUS to stop\r
652 microcode: sig=0x20655 pf=0x10 revision=0x0\r
653 microcode: updated to revision 0x3 date=2011-09-01\r
654 CPU: Intel(R) Pentium(R) CPU        P6200  @ 2.13GHz.\r
655 CPU:lapic=4, boot_cpu=0\r
656 MTRR: Fixed MSR 0x250 0x0606060606060606\r
657 MTRR: Fixed MSR 0x258 0x0606060606060606\r
658 MTRR: Fixed MSR 0x259 0x0000000000000000\r
659 MTRR: Fixed MSR 0x268 0x0606060606060606\r
660 MTRR: Fixed MSR 0x269 0x0606060606060606\r
661 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
662 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
663 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
664 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
665 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
666 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
667 call enable_fixed_mtrr()\r
668 MTRR: 0 base 0x00000000bf800000 mask 0x0000000fff800000 type 0\r
669 MTRR: 1 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
670 MTRR: 2 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
671 MTRR: 3 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
672 \r
673 MTRR check\r
674 Fixed MTRRs   : Enabled\r
675 Variable MTRRs: Enabled\r
676 \r
677 Setting up local apic... apic_id: 0x04 done.\r
678 model_x06ax: frequency set to 2128\r
679 CPU #1 initialized\r
680 All AP CPUs stopped (1926 loops)\r
681 CPU1: stack: 00163000 - 00164000, lowest used address 00163cc0, stack used: 832 bytes\r
682 PCI: 00:00.0 init\r
683 Set BIOS_RESET_CPL\r
684 PCI: 00:02.0 init\r
685 GT Power Management Init\r
686 IVB GT1 Power Meter Weights\r
687 GT init timeout\r
688 Initializing VGA without OPROM. MMIO 0xcf800000\r
689 EDID:\r
690 00 ff ff ff ff ff ff 00 30 e4 89 02 00 00 00 00 \r
691 00 13 01 03 80 26 15 78 0a 6c 15 9c 59 55 99 27 \r
692 18 50 54 00 00 00 01 01 01 01 01 01 01 01 01 01 \r
693 01 01 01 01 01 01 2f 26 40 b8 60 84 0c 30 30 30 \r
694 23 00 7e d7 10 00 00 19 00 00 00 00 00 00 00 00 \r
695 00 00 00 00 00 00 00 00 00 00 00 00 00 fe 00 00 \r
696 00 00 4c 47 44 69 73 70 6c 61 79 0a 00 00 00 fe \r
697 00 4c 50 31 37 33 57 44 31 2d 54 4c 41 33 00 9b \r
698 Extracted contents:\r
699 header:          00 ff ff ff ff ff ff 00\r
700 serial number:   30 e4 89 02 00 00 00 00 00 13\r
701 version:         01 03\r
702 basic params:    80 26 15 78 0a\r
703 chroma info:     6c 15 9c 59 55 99 27 18 50 54\r
704 established:     00 00 00\r
705 standard:        01 01 01 01 01 01 01 01 01 01 01 01 01 01 01 01\r
706 descriptor 1:    2f 26 40 b8 60 84 0c 30 30 30 23 00 7e d7 10 00 00 19\r
707 descriptor 2:    00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00 00\r
708 descriptor 3:    00 00 00 fe 00 00 00 00 4c 47 44 69 73 70 6c 61 79 0a\r
709 descriptor 4:    00 00 00 fe 00 4c 50 31 37 33 57 44 31 2d 54 4c 41 33\r
710 extensions:      00\r
711 checksum:        9b\r
712 \r
713 Manufacturer: LGD Model 289 Serial Number 0\r
714 Made week 0 of 2009\r
715 EDID version: 1.3\r
716 Digital display\r
717 Maximum image size: 38 cm x 21 cm\r
718 Gamma: 220%\r
719 Check DPMS levels\r
720 Supported color formats: RGB 4:4:4, YCrCb 4:2:2\r
721 First detailed timing is preferred timing\r
722 Established timings supported:\r
723 Standard timings supported:\r
724 Detailed timings\r
725 Hex of detail: 2f2640b860840c30303023007ed710000019\r
726 Did detailed timing\r
727 Detailed mode (IN HEX): Clock 97750 KHz, 17e mm x d7 mm\r
728                0640 0670 06a0 06f8 hborder 0\r
729                0384 0386 0389 0390 vborder 0\r
730                -hsync -vsync \r
731 Hex of detail: 000000000000000000000000000000000000\r
732 Manufacturer-specified data, tag 0\r
733 Hex of detail: 000000fe000000004c47446973706c61790a\r
734 ASCII string: \r
735 Hex of detail: 000000fe004c503137335744312d544c4133\r
736 ASCII string: LP173WD1\r
737 Checksum\r
738 Checksum: 0x9b (valid)\r
739 \r
740 Unknown extension block\r
741 \r
742 EDID block does NOT conform to EDID 1.3!\r
743         Missing name descriptor\r
744         Missing monitor ranges\r
745         Detailed block string not properly terminated\r
746 EDID block does not conform at all!\r
747         Detailed blocks filled with garbage\r
748 bringing up panel at resolution 1600 x 900\r
749 Borders 0 x 0\r
750 Blank 184 x 12\r
751 Sync 48 x 3\r
752 Front porch 48 x 2\r
753 DREF clock\r
754 Dual channel\r
755 Polarities 1, 1\r
756 Data M1=1708305, N1=8388608\r
757 Link frequency 270000 kHz\r
758 Link M1=189811, N1=524288\r
759 Pixel N=10, M1=21, M2=9, P1=2\r
760 Pixel clock 97714 kHz\r
761 waiting for panel powerup\r
762 panel powered up\r
763 GT Power Management Init (post VBIOS)\r
764 GT init timeout\r
765 PCI: 00:16.0 init\r
766 ME: FW Partition Table      : OK\r
767 ME: Bringup Loader Failure  : NO\r
768 ME: Firmware Init Complete  : YES\r
769 ME: Manufacturing Mode      : NO\r
770 ME: Boot Options Present    : NO\r
771 ME: Update In Progress      : NO\r
772 ME: Current Working State   : Normal\r
773 ME: Current Operation State : M0 with UMA\r
774 ME: Current Operation Mode  : Normal\r
775 ME: Error Code              : No Error\r
776 ME: Progress Phase          : Host Communication\r
777 ME: Power Management Event  : Clean Moff->Mx wake\r
778 ME: Progress Phase State    : Host communication established\r
779 ME: BIOS path: Normal\r
780 ME: Extend SHA-256: 76d9bd8354e59a8255f86716527869290c66238bb4242fbd9968fbec049999e0\r
781 PCI: 00:1a.0 init\r
782 EHCI: Setting up controller.. done.\r
783 PCI: 00:1b.0 init\r
784 Azalia: base = cfe00000\r
785 Azalia: V1CTL disabled.\r
786 Azalia: codec_mask = 09\r
787 Azalia: Initializing codec #3\r
788 Azalia: codec viddid: 80862804\r
789 Azalia: verb_size: 16\r
790 Azalia: verb loaded.\r
791 Azalia: Initializing codec #0\r
792 Azalia: codec viddid: 10ec0272\r
793 Azalia: verb_size: 24\r
794 Azalia: verb loaded.\r
795 PCI: 00:1d.0 init\r
796 EHCI: Setting up controller.. done.\r
797 PCI: 00:1e.0 init\r
798 PCI init.\r
799 PCI: 00:1f.0 init\r
800 pch: lpc_init\r
801 IOAPIC: Initializing IOAPIC at 0xfec00000\r
802 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
803 IOAPIC: ID = 0x01\r
804 IOAPIC: Dumping registers\r
805   reg 0x0000: 0x01000000\r
806   reg 0x0001: 0x00170020\r
807   reg 0x0002: 0x00170020\r
808 Set power off after power failure.\r
809 NMI sources disabled.\r
810 Mobile 5 PM init\r
811 rtc_failed = 0x0\r
812 RTC Init\r
813 i8259_configure_irq_trigger: current interrupts are 0x0\r
814 i8259_configure_irq_trigger: try to set interrupts 0x200\r
815 Enabling BIOS updates outside of SMM... Disabling ACPI via APMC:\r
816 done.\r
817 Locking SMM.\r
818 PCI: 00:1f.2 init\r
819 SATA: Initializing...\r
820 SATA: Controller in AHCI mode.\r
821 ABAR: CFE05000\r
822 PCI: 00:1f.3 init\r
823 PCI: 00:1f.6 init\r
824 Thermal init start.\r
825 Thermal init done.\r
826 PCI: 02:00.0 init\r
827 PCI: 03:00.0 init\r
828 Devices initialized\r
829 Show all devs...After init.\r
830 Root Device: enabled 1\r
831 CPU_CLUSTER: 0: enabled 1\r
832 APIC: 00: enabled 1\r
833 DOMAIN: 0000: enabled 1\r
834 PCI: 00:00.0: enabled 1\r
835 PCI: 00:02.0: enabled 1\r
836 PCI: 00:1a.0: enabled 1\r
837 PCI: 00:1b.0: enabled 1\r
838 PCI: 00:1c.0: enabled 1\r
839 PCI: 00:1c.1: enabled 1\r
840 PCI: 00:1d.0: enabled 1\r
841 PCI: 00:1f.0: enabled 1\r
842 PCI: 00:1f.2: enabled 1\r
843 PCI: 00:1f.3: enabled 1\r
844 PCI: 00:01.0: enabled 1\r
845 PCI: 00:16.0: enabled 1\r
846 PCI: 00:1e.0: enabled 1\r
847 PCI: 00:1f.6: enabled 1\r
848 PCI: 02:00.0: enabled 1\r
849 PCI: 03:00.0: enabled 1\r
850 APIC: 04: enabled 1\r
851 CBMEM region bf6d0000-bf7fffff (cbmem_check_toc)\r
852 Adding CBMEM entry as no. 5\r
853 Moving GDT to bf6e0c00...ok\r
854 Finalize devices...\r
855 Devices finalized\r
856 Updating MRC cache data.\r
857 find_current_mrc_cache_local: No valid MRC cache found.\r
858 SF: Detected MX25L3205D with page size 1000, total 400000\r
859 Need to erase the MRC cache region of 65536 bytes at fffe0000\r
860 SF: Successfully erased 65536 bytes @ 0x3e0000\r
861 Finally: write MRC cache update to flash at fffe0000\r
862 Adding CBMEM entry as no. 6\r
863 ACPI: Writing ACPI tables at bf6e0e00.\r
864 ACPI:    * HPET\r
865 ACPI: added table 1/32, length now 40\r
866 ACPI:    * MADT\r
867 ACPI: added table 2/32, length now 44\r
868 ACPI:    * MCFG\r
869 ACPI: added table 3/32, length now 48\r
870 ACPI:     * FACS\r
871 ACPI: Patching up global NVS in DSDT at offset 0x01dd -> 0xbf6e4440\r
872 ACPI:     * DSDT @ bf6e1150 Length 32ee\r
873 ACPI:     * FADT\r
874 ACPI: added table 4/32, length now 52\r
875 ACPI:     * SSDT\r
876 Found 1 CPU(s) with 2 core(s) each.\r
877 PSS: 2133MHz power 25000 control 0x10 status 0x10\r
878 PSS: 2000MHz power 23143 control 0xf status 0xf\r
879 PSS: 1866MHz power 21371 control 0xe status 0xe\r
880 PSS: 1733MHz power 19609 control 0xd status 0xd\r
881 PSS: 1600MHz power 17887 control 0xc status 0xc\r
882 PSS: 1466MHz power 16196 control 0xb status 0xb\r
883 PSS: 1333MHz power 14562 control 0xa status 0xa\r
884 PSS: 1200MHz power 12940 control 0x9 status 0x9\r
885 PSS: 1066MHz power 11387 control 0x8 status 0x8\r
886 PSS: 933MHz power 9832 control 0x7 status 0x7\r
887 PSS: 2133MHz power 25000 control 0x10 status 0x10\r
888 PSS: 2000MHz power 23143 control 0xf status 0xf\r
889 PSS: 1866MHz power 21371 control 0xe status 0xe\r
890 PSS: 1733MHz power 19609 control 0xd status 0xd\r
891 PSS: 1600MHz power 17887 control 0xc status 0xc\r
892 PSS: 1466MHz power 16196 control 0xb status 0xb\r
893 PSS: 1333MHz power 14562 control 0xa status 0xa\r
894 PSS: 1200MHz power 12940 control 0x9 status 0x9\r
895 PSS: 1066MHz power 11387 control 0x8 status 0x8\r
896 PSS: 933MHz power 9832 control 0x7 status 0x7\r
897 ACPI: added table 5/32, length now 56\r
898 current = bf6e4cb0\r
899 ACPI: done.\r
900 Laptop handling...\r
901 ACPI tables: 16048 bytes.\r
902 Adding CBMEM entry as no. 7\r
903 smbios_write_tables: bf6ec200\r
904 Root Device (Packard Bell EasyNote LM85)\r
905 CPU_CLUSTER: 0 (Intel i7 (Nehalem) integrated Northbridge)\r
906 APIC: 00 (Intel Nehalem CPU)\r
907 DOMAIN: 0000 (Intel i7 (Nehalem) integrated Northbridge)\r
908 PCI: 00:00.0 (Intel i7 (Nehalem) integrated Northbridge)\r
909 PCI: 00:02.0 (Intel i7 (Nehalem) integrated Northbridge)\r
910 PCI: 00:1a.0 (unknown)\r
911 PCI: 00:1b.0 (unknown)\r
912 PCI: 00:1c.0 (unknown)\r
913 PCI: 00:1c.1 (unknown)\r
914 PCI: 00:1d.0 (unknown)\r
915 PCI: 00:1f.0 (unknown)\r
916 PCI: 00:1f.2 (unknown)\r
917 PCI: 00:1f.3 (unknown)\r
918 PCI: 00:01.0 (unknown)\r
919 PCI: 00:16.0 (unknown)\r
920 PCI: 00:1e.0 (unknown)\r
921 PCI: 00:1f.6 (unknown)\r
922 PCI: 02:00.0 (unknown)\r
923 PCI: 03:00.0 (unknown)\r
924 APIC: 04 (unknown)\r
925 SMBIOS tables: 376 bytes.\r
926 Adding CBMEM entry as no. 8\r
927 Adding CBMEM entry as no. 9\r
928 Writing table forward entry at 0x00000500\r
929 Wrote coreboot table at: 00000500, 0x10 bytes, checksum 765f\r
930 Table forward entry ends at 0x00000528.\r
931 ... aligned to 0x00001000\r
932 Writing coreboot table at 0xbf7eca00\r
933 rom_table_end = 0xbf7eca00\r
934 ... aligned to 0xbf7f0000\r
935  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
936  1. 0000000000001000-000000000009ffff: RAM\r
937  2. 00000000000a0000-00000000000fffff: RESERVED\r
938  3. 0000000000100000-00000000bf6cffff: RAM\r
939  4. 00000000bf6d0000-00000000bf7fffff: CONFIGURATION TABLES\r
940  5. 00000000bf800000-00000000bfffffff: RESERVED\r
941  6. 00000000c1c00000-00000000c3ffffff: RESERVED\r
942  7. 00000000d0000000-00000000efffffff: RESERVED\r
943  8. 00000000fed00000-00000000fedfffff: RESERVED\r
944  9. 0000000100000000-0000000133ffffff: RAM\r
945 Wrote coreboot table at: bf7eca00, 0x258 bytes, checksum 5712\r
946 coreboot table: 624 bytes.\r
947 FREE SPACE  0. bf7f4a00 0000b600\r
948 CAR GLOBALS 1. bf6d0200 00000200\r
949 CONSOLE     2. bf6d0400 00010000\r
950 MRC DATA    3. bf6e0400 00000600\r
951 ROMSTAGE    4. bf6e0a00 00000200\r
952 GDT         5. bf6e0c00 00000200\r
953 ACPI        6. bf6e0e00 0000b400\r
954 SMBIOS      7. bf6ec200 00000800\r
955 ACPI RESUME 8. bf6eca00 00100000\r
956 COREBOOT    9. bf7eca00 00008000\r
957 CBFS: located payload @ fff46338, 310522 bytes.\r
958 Loading segment from rom address 0xfff46338\r
959   code (compression=1)\r
960   New segment dstaddr 0x8200 memsize 0x17d08 srcaddr 0xfff4638c filesize 0x83aa\r
961   (cleaned up) New segment addr 0x8200 size 0x17d08 offset 0xfff4638c filesize 0x83aa\r
962 Loading segment from rom address 0xfff46354\r
963   code (compression=1)\r
964   New segment dstaddr 0x100000 memsize 0xdfefc srcaddr 0xfff4e736 filesize 0x438fc\r
965   (cleaned up) New segment addr 0x100000 size 0xdfefc offset 0xfff4e736 filesize 0x438fc\r
966 Loading segment from rom address 0xfff46370\r
967   Entry Point 0x00008200\r
968 Bounce Buffer at bf587000, 1347380 bytes\r
969 Loading Segment: addr: 0x0000000000008200 memsz: 0x0000000000017d08 filesz: 0x00000000000083aa\r
970 lb: [0x0000000000100000, 0x0000000000169038)\r
971 Post relocation: addr: 0x0000000000008200 memsz: 0x0000000000017d08 filesz: 0x00000000000083aa\r
972 using LZMA\r
973 [ 0x00008200, 000185d7, 0x0001ff08) <- fff4638c\r
974 Clearing Segment: addr: 0x00000000000185d7 memsz: 0x0000000000007931\r
975 dest 00008200, end 0001ff08, bouncebuffer bf587000\r
976 Loading Segment: addr: 0x0000000000100000 memsz: 0x00000000000dfefc filesz: 0x00000000000438fc\r
977 lb: [0x0000000000100000, 0x0000000000169038)\r
978 segment: [0x0000000000100000, 0x00000000001438fc, 0x00000000001dfefc)\r
979  bounce: [0x00000000bf587000, 0x00000000bf5ca8fc, 0x00000000bf666efc)\r
980 Post relocation: addr: 0x00000000bf587000 memsz: 0x00000000000dfefc filesz: 0x00000000000438fc\r
981 using LZMA\r
982 [ 0xbf587000, bf666efc, 0xbf666efc) <- fff4e736\r
983 dest bf587000, end bf666efc, bouncebuffer bf587000\r
984 move suffix around: from bf5f0038, to 169038, amount: 76ec4\r
985 Loaded segments\r
986 PCH watchdog disabled\r
987 Jumping to boot code at 00008200\r
988 CPU0: stack: 00164000 - 00165000, lowest used address 00164a8c, stack used: 1396 bytes\r
989 entry    = 0x00008200\r
990 lb_start = 0x00100000\r
991 lb_size  = 0x00069038\r
992 buffer   = 0xbf587000\r
993 error: terminal `serial_usb0' isn't found.
994 \rerror: terminal `serial_usb0' isn't found.
995 \rerror: file `/boot/grub/i386-coreboot/gfxterm.mod' not found.
996 \rerror: no suitable video mode found.
997 \rerror: file `/boot/grub/i386-coreboot/png.mod' not found.
998 \rerror: file `/boot/grub/i386-coreboot/gfxterm_background.mod' not found.
999 \rGNU GRUB  version 2.02~beta2
1000 \r
1001 \r+----------------------------------------------------------------------------+||||||||||||||||||||||||+----------------------------------------------------------------------------+     Use the ^ and v keys to select which entry is highlighted.          
1002 \r      Press enter to boot the selected OS, `e' to edit the commands       
1003 \r      before booting or `c' for a command-line.                            *Debian GNU/Linux, with Linux 3.2.0-4-amd64                                 \b Debian GNU/Linux, with Linux 3.2.0-4-amd64 (recovery mode)                 \b Xen 4.1-amd64                                                              \b Memory test (memtest86+)                                                   \b Memory test (memtest86+, serial console 115200)                            \b Memory test (memtest86+, experimental multiboot)                           \b Memory test (memtest86+, serial console 115200, experimental multiboot)    \b FreeBSD                                                                    \b Install Debian Sid                                                         \b SeaBIOS                                                                    \b OFW                                                                        \b OpenBIOS                                                                   \bv   The highlighted entry will be executed automatically in 5s.                    The highlighted entry will be executed automatically in 4s.                    The highlighted entry will be executed automatically in 3s.                                                                                                                                                                               Loading Linux 3.2.0-4-amd64 ...
1004 \rLoading initial ramdisk ...
1005 \r