google/parrot/4.0-6919-g85620db/2014-09-13T00:21:02Z
[board-status.git] / lippert / frontrunner-af / 4.0-6194-gfdceb48 / 2014-06-03T07:37:57Z / coreboot_console.txt
1 coreboot-4.0-6194-gfdceb48 Fri Jun  6 00:17:25 EEST 2014 booting...\r
2 BS: BS_PRE_DEVICE times (us): entry 0 run 0 exit 0\r
3 BS: BS_DEV_INIT_CHIPS times (us): entry 0 run 5 exit 0\r
4 Enumerating buses...\r
5 Show all devs...Before device enumeration.\r
6 Root Device: enabled 1\r
7 CPU_CLUSTER: 0: enabled 1\r
8 APIC: 00: enabled 1\r
9 DOMAIN: 0000: enabled 1\r
10 PCI: 00:00.0: enabled 1\r
11 PCI: 00:01.0: enabled 1\r
12 PCI: 00:04.0: enabled 1\r
13 PCI: 00:05.0: enabled 0\r
14 PCI: 00:06.0: enabled 0\r
15 PCI: 00:07.0: enabled 0\r
16 PCI: 00:08.0: enabled 0\r
17 PCI: 00:11.0: enabled 1\r
18 PCI: 00:12.0: enabled 1\r
19 PCI: 00:12.2: enabled 1\r
20 PCI: 00:13.0: enabled 1\r
21 PCI: 00:13.2: enabled 1\r
22 PCI: 00:14.0: enabled 1\r
23 I2C: 00:50: enabled 1\r
24 I2C: 00:51: enabled 0\r
25 PCI: 00:14.1: enabled 0\r
26 PCI: 00:14.2: enabled 1\r
27 PCI: 00:14.3: enabled 1\r
28 PNP: 004e.0: enabled 0\r
29 PNP: 004e.3: enabled 0\r
30 PNP: 004e.4: enabled 1\r
31 PNP: 004e.5: enabled 1\r
32 PNP: 004e.7: enabled 1\r
33 PNP: 004e.a: enabled 1\r
34 PCI: 00:14.4: enabled 1\r
35 PCI: 00:14.5: enabled 0\r
36 PCI: 00:14.6: enabled 0\r
37 PCI: 00:15.0: enabled 0\r
38 PCI: 00:15.1: enabled 0\r
39 PCI: 00:15.2: enabled 0\r
40 PCI: 00:15.3: enabled 0\r
41 PCI: 00:16.0: enabled 1\r
42 PCI: 00:16.2: enabled 1\r
43 PCI: 00:18.0: enabled 1\r
44 PCI: 00:18.1: enabled 1\r
45 PCI: 00:18.2: enabled 1\r
46 PCI: 00:18.3: enabled 1\r
47 PCI: 00:18.4: enabled 1\r
48 PCI: 00:18.5: enabled 1\r
49 PCI: 00:18.6: enabled 1\r
50 PCI: 00:18.7: enabled 1\r
51 Compare with tree...\r
52 Root Device: enabled 1\r
53  CPU_CLUSTER: 0: enabled 1\r
54   APIC: 00: enabled 1\r
55  DOMAIN: 0000: enabled 1\r
56   PCI: 00:00.0: enabled 1\r
57   PCI: 00:01.0: enabled 1\r
58   PCI: 00:04.0: enabled 1\r
59   PCI: 00:05.0: enabled 0\r
60   PCI: 00:06.0: enabled 0\r
61   PCI: 00:07.0: enabled 0\r
62   PCI: 00:08.0: enabled 0\r
63   PCI: 00:11.0: enabled 1\r
64   PCI: 00:12.0: enabled 1\r
65   PCI: 00:12.2: enabled 1\r
66   PCI: 00:13.0: enabled 1\r
67   PCI: 00:13.2: enabled 1\r
68   PCI: 00:14.0: enabled 1\r
69    I2C: 00:50: enabled 1\r
70    I2C: 00:51: enabled 0\r
71   PCI: 00:14.1: enabled 0\r
72   PCI: 00:14.2: enabled 1\r
73   PCI: 00:14.3: enabled 1\r
74    PNP: 004e.0: enabled 0\r
75    PNP: 004e.3: enabled 0\r
76    PNP: 004e.4: enabled 1\r
77    PNP: 004e.5: enabled 1\r
78    PNP: 004e.7: enabled 1\r
79    PNP: 004e.a: enabled 1\r
80   PCI: 00:14.4: enabled 1\r
81   PCI: 00:14.5: enabled 0\r
82   PCI: 00:14.6: enabled 0\r
83   PCI: 00:15.0: enabled 0\r
84   PCI: 00:15.1: enabled 0\r
85   PCI: 00:15.2: enabled 0\r
86   PCI: 00:15.3: enabled 0\r
87   PCI: 00:16.0: enabled 1\r
88   PCI: 00:16.2: enabled 1\r
89   PCI: 00:18.0: enabled 1\r
90   PCI: 00:18.1: enabled 1\r
91   PCI: 00:18.2: enabled 1\r
92   PCI: 00:18.3: enabled 1\r
93   PCI: 00:18.4: enabled 1\r
94   PCI: 00:18.5: enabled 1\r
95   PCI: 00:18.6: enabled 1\r
96   PCI: 00:18.7: enabled 1\r
97 Mainboard FrontRunner-AF Enable.\r
98 scan_static_bus for Root Device\r
99 setup_bsp_ramtop, TOP MEM: msr.lo = 0x3f000000, msr.hi = 0x00000000\r
100 setup_bsp_ramtop, TOP MEM2: msr.lo = 0x00000000, msr.hi = 0x00000000\r
101 setup_uma_memory: uma size 0x10000000, memory start 0x2f000000\r
102 CPU_CLUSTER: 0 enabled\r
103 DOMAIN: 0000 enabled\r
104 CPU_CLUSTER: 0 scanning...\r
105   AP siblings=1\r
106 CPU: APIC: 00 enabled\r
107 CPU: APIC: 01 enabled\r
108 DOMAIN: 0000 scanning...\r
109 PCI: pci_scan_bus for bus 00\r
110 PCI: 00:00.0 [1022/1510] ops\r
111 PCI: 00:00.0 [1022/1510] enabled\r
112 PCI: 00:01.0 [1002/9806] enabled\r
113 Capability: type 0x01 @ 0x50\r
114 Capability: type 0x10 @ 0x58\r
115 Capability: type 0x05 @ 0xa0\r
116 Capability: type 0x0d @ 0xb0\r
117 Capability: type 0x08 @ 0xb8\r
118 Capability: type 0x01 @ 0x50\r
119 Capability: type 0x10 @ 0x58\r
120 PCI: 00:04.0 subordinate bus PCI Express\r
121 PCI: 00:04.0 [1022/1512] enabled\r
122 sb800_enable() SB800 - Smbus.c - alink_ab_indx - Start.\r
123 SB800 - Smbus.c - alink_ab_indx - End.\r
124 PCI: 00:11.0 [1002/4393] ops\r
125 PCI: 00:11.0 [1002/4393] enabled\r
126 sb800_enable() PCI: 00:12.0 [1002/4397] ops\r
127 PCI: 00:12.0 [1002/4397] enabled\r
128 sb800_enable() PCI: 00:12.2 [1002/4396] ops\r
129 PCI: 00:12.2 [1002/4396] enabled\r
130 sb800_enable() PCI: 00:13.0 [1002/4397] ops\r
131 PCI: 00:13.0 [1002/4397] enabled\r
132 sb800_enable() PCI: 00:13.2 [1002/4396] ops\r
133 PCI: 00:13.2 [1002/4396] enabled\r
134 sb800_enable() sm_init().\r
135 IOAPIC: Clearing IOAPIC at 0xfec00000\r
136 IOAPIC: 24 interrupts\r
137 IOAPIC: reg 0x00000000 value 0x00000000 0x00010000\r
138 IOAPIC: reg 0x00000001 value 0x00000000 0x00010000\r
139 IOAPIC: reg 0x00000002 value 0x00000000 0x00010000\r
140 IOAPIC: reg 0x00000003 value 0x00000000 0x00010000\r
141 IOAPIC: reg 0x00000004 value 0x00000000 0x00010000\r
142 IOAPIC: reg 0x00000005 value 0x00000000 0x00010000\r
143 IOAPIC: reg 0x00000006 value 0x00000000 0x00010000\r
144 IOAPIC: reg 0x00000007 value 0x00000000 0x00010000\r
145 IOAPIC: reg 0x00000008 value 0x00000000 0x00010000\r
146 IOAPIC: reg 0x00000009 value 0x00000000 0x00010000\r
147 IOAPIC: reg 0x0000000a value 0x00000000 0x00010000\r
148 IOAPIC: reg 0x0000000b value 0x00000000 0x00010000\r
149 IOAPIC: reg 0x0000000c value 0x00000000 0x00010000\r
150 IOAPIC: reg 0x0000000d value 0x00000000 0x00010000\r
151 IOAPIC: reg 0x0000000e value 0x00000000 0x00010000\r
152 IOAPIC: reg 0x0000000f value 0x00000000 0x00010000\r
153 IOAPIC: reg 0x00000010 value 0x00000000 0x00010000\r
154 IOAPIC: reg 0x00000011 value 0x00000000 0x00010000\r
155 IOAPIC: reg 0x00000012 value 0x00000000 0x00010000\r
156 IOAPIC: reg 0x00000013 value 0x00000000 0x00010000\r
157 IOAPIC: reg 0x00000014 value 0x00000000 0x00010000\r
158 IOAPIC: reg 0x00000015 value 0x00000000 0x00010000\r
159 IOAPIC: reg 0x00000016 value 0x00000000 0x00010000\r
160 IOAPIC: reg 0x00000017 value 0x00000000 0x00010000\r
161 IOAPIC: Initializing IOAPIC at 0xfec00000\r
162 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
163 IOAPIC: ID = 0x02\r
164 IOAPIC: Dumping registers\r
165   reg 0x0000: 0x02000000\r
166   reg 0x0001: 0x00178021\r
167   reg 0x0002: 0x02000000\r
168 IOAPIC: 24 interrupts\r
169 IOAPIC: Enabling interrupts on FSB\r
170 IOAPIC: reg 0x00000000 value 0x00000000 0x00000700\r
171 IOAPIC: reg 0x00000001 value 0x00000000 0x00010000\r
172 IOAPIC: reg 0x00000002 value 0x00000000 0x00010000\r
173 IOAPIC: reg 0x00000003 value 0x00000000 0x00010000\r
174 IOAPIC: reg 0x00000004 value 0x00000000 0x00010000\r
175 IOAPIC: reg 0x00000005 value 0x00000000 0x00010000\r
176 IOAPIC: reg 0x00000006 value 0x00000000 0x00010000\r
177 IOAPIC: reg 0x00000007 value 0x00000000 0x00010000\r
178 IOAPIC: reg 0x00000008 value 0x00000000 0x00010000\r
179 IOAPIC: reg 0x00000009 value 0x00000000 0x00010000\r
180 IOAPIC: reg 0x0000000a value 0x00000000 0x00010000\r
181 IOAPIC: reg 0x0000000b value 0x00000000 0x00010000\r
182 IOAPIC: reg 0x0000000c value 0x00000000 0x00010000\r
183 IOAPIC: reg 0x0000000d value 0x00000000 0x00010000\r
184 IOAPIC: reg 0x0000000e value 0x00000000 0x00010000\r
185 IOAPIC: reg 0x0000000f value 0x00000000 0x00010000\r
186 IOAPIC: reg 0x00000010 value 0x00000000 0x00010000\r
187 IOAPIC: reg 0x00000011 value 0x00000000 0x00010000\r
188 IOAPIC: reg 0x00000012 value 0x00000000 0x00010000\r
189 IOAPIC: reg 0x00000013 value 0x00000000 0x00010000\r
190 IOAPIC: reg 0x00000014 value 0x00000000 0x00010000\r
191 IOAPIC: reg 0x00000015 value 0x00000000 0x00010000\r
192 IOAPIC: reg 0x00000016 value 0x00000000 0x00010000\r
193 IOAPIC: reg 0x00000017 value 0x00000000 0x00010000\r
194 PCI: 00:14.0 [1002/4385] enabled\r
195 sb800_enable() sb800_enable() hda enabled\r
196 PCI: 00:14.2 [1002/4383] ops\r
197 PCI: 00:14.2 [1002/4383] enabled\r
198 sb800_enable() PCI: 00:14.3 [1002/439d] bus ops\r
199 PCI: 00:14.3 [1002/439d] enabled\r
200 sb800_enable() PCI: 00:14.4 [1002/4384] bus ops\r
201 PCI: 00:14.4 [1002/4384] enabled\r
202 sb800_enable() PCI: 00:14.5 [1002/4399] ops\r
203 PCI: 00:14.5 [1002/4399] disabled\r
204 sb800_enable() gec disabled\r
205 PCI: 00:14.6 [14e4/1699] disabled\r
206 sb800_enable() Capability: type 0x01 @ 0x50\r
207 Capability: type 0x10 @ 0x58\r
208 Capability: type 0x0d @ 0xb0\r
209 Capability: type 0x08 @ 0xb8\r
210 Capability: type 0x01 @ 0x50\r
211 Capability: type 0x10 @ 0x58\r
212 PCI: 00:15.0 subordinate bus PCI Express\r
213 PCI: 00:15.0 [1002/43a0] disabled\r
214 sb800_enable() Capability: type 0x01 @ 0x50\r
215 Capability: type 0x10 @ 0x58\r
216 Capability: type 0x0d @ 0xb0\r
217 Capability: type 0x08 @ 0xb8\r
218 Capability: type 0x01 @ 0x50\r
219 Capability: type 0x10 @ 0x58\r
220 PCI: 00:15.1 subordinate bus PCI Express\r
221 PCI: 00:15.1 [1002/43a1] disabled\r
222 sb800_enable() Capability: type 0x01 @ 0x50\r
223 Capability: type 0x10 @ 0x58\r
224 Capability: type 0x0d @ 0xb0\r
225 Capability: type 0x08 @ 0xb8\r
226 Capability: type 0x01 @ 0x50\r
227 Capability: type 0x10 @ 0x58\r
228 PCI: 00:15.2 subordinate bus PCI Express\r
229 PCI: 00:15.2 [1002/43a2] disabled\r
230 sb800_enable() Capability: type 0x01 @ 0x50\r
231 Capability: type 0x10 @ 0x58\r
232 Capability: type 0x0d @ 0xb0\r
233 Capability: type 0x08 @ 0xb8\r
234 Capability: type 0x01 @ 0x50\r
235 Capability: type 0x10 @ 0x58\r
236 PCI: 00:15.3 subordinate bus PCI Express\r
237 PCI: 00:15.3 [1002/43a3] disabled\r
238 sb800_enable() PCI: 00:16.0 [1002/4397] ops\r
239 PCI: 00:16.0 [1002/4397] enabled\r
240 sb800_enable() PCI: 00:16.2 [1002/4396] ops\r
241 PCI: 00:16.2 [1002/4396] enabled\r
242 PCI: 00:18.0 [1022/1700] enabled\r
243 PCI: 00:18.1 [1022/1701] enabled\r
244 PCI: 00:18.2 [1022/1702] enabled\r
245 PCI: 00:18.3 [1022/1703] enabled\r
246 PCI: 00:18.4 [1022/1704] enabled\r
247 PCI: 00:18.5 [1022/1718] enabled\r
248 PCI: 00:18.6 [1022/1716] enabled\r
249 PCI: 00:18.7 [1022/1719] enabled\r
250 do_pci_scan_bridge for PCI: 00:04.0\r
251 PCI: pci_scan_bus for bus 01\r
252 PCI: 01:00.0 [8086/1533] enabled\r
253 PCI: pci_scan_bus returning with max=001\r
254 Capability: type 0x01 @ 0x40\r
255 Capability: type 0x05 @ 0x50\r
256 Capability: type 0x11 @ 0x70\r
257 Capability: type 0x10 @ 0xa0\r
258 Capability: type 0x01 @ 0x50\r
259 Capability: type 0x10 @ 0x58\r
260 do_pci_scan_bridge returns max 1\r
261 scan_static_bus for PCI: 00:14.3\r
262 Found SMSC Super I/O (ID=0xff, rev=0xff)\r
263 PNP: 004e.0 disabled\r
264 PNP: 004e.3 disabled\r
265 PNP: 004e.4 enabled\r
266 PNP: 004e.5 enabled\r
267 PNP: 004e.7 enabled\r
268 PNP: 004e.a enabled\r
269 scan_static_bus for PCI: 00:14.3 done\r
270 do_pci_scan_bridge for PCI: 00:14.4\r
271 PCI: pci_scan_bus for bus 02\r
272 PCI: 02:08.0 [1283/8888] enabled\r
273 PCI: pci_scan_bus returning with max=002\r
274 do_pci_scan_bridge returns max 2\r
275 PCI: pci_scan_bus returning with max=002\r
276 scan_static_bus for Root Device done\r
277 done\r
278 BS: BS_DEV_ENUMERATE times (us): entry 0 run 818473 exit 0\r
279 found VGA at PCI: 00:01.0\r
280 Setting up VGA for PCI: 00:01.0\r
281 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
282 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
283 Allocating resources...\r
284 Reading resources...\r
285 Root Device read_resources bus 0 link: 0\r
286 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
287 APIC: 00 missing read_resources\r
288 APIC: 01 missing read_resources\r
289 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
290 \r
291 Fam14h - domain_read_resources\r
292 DOMAIN: 0000 read_resources bus 0 link: 0\r
293 \r
294 Fam14h - nb_read_resources\r
295 PCI: 00:04.0 read_resources bus 1 link: 0\r
296 PCI: 00:04.0 read_resources bus 1 link: 0 done\r
297 PCI: 00:14.0 read_resources bus 0 link: 0\r
298 I2C: 00:50 missing read_resources\r
299 PCI: 00:14.0 read_resources bus 0 link: 0 done\r
300 SB800 - Lpc.c - lpc_read_resources - Start.\r
301 SB800 - Lpc.c - lpc_read_resources - End.\r
302 PCI: 00:14.3 read_resources bus 0 link: 0\r
303 PNP: 004e.4 missing read_resources\r
304 PNP: 004e.5 missing read_resources\r
305 PNP: 004e.7 missing read_resources\r
306 PNP: 004e.a missing read_resources\r
307 PCI: 00:14.3 read_resources bus 0 link: 0 done\r
308 PCI: 00:14.4 read_resources bus 2 link: 0\r
309 PCI: 00:14.4 read_resources bus 2 link: 0 done\r
310 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
311 Root Device read_resources bus 0 link: 0 done\r
312 Done reading resources.\r
313 Show resources in subtree (Root Device)...After reading.\r
314  Root Device child on link 0 CPU_CLUSTER: 0\r
315   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
316    APIC: 00\r
317    APIC: 01\r
318   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
319   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
320   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
321    PCI: 00:00.0\r
322    PCI: 00:00.0 resource base f8000000 size 1000000 align 0 gran 0 limit 0 flags f0000200 index c0010058\r
323    PCI: 00:01.0\r
324    PCI: 00:01.0 resource base 0 size 10000000 align 28 gran 28 limit ffffffff flags 1200 index 10\r
325    PCI: 00:01.0 resource base 0 size 100 align 8 gran 8 limit ffff flags 100 index 14\r
326    PCI: 00:01.0 resource base 0 size 40000 align 18 gran 18 limit ffffffff flags 200 index 18\r
327    PCI: 00:04.0 child on link 0 PCI: 01:00.0\r
328    PCI: 00:04.0 resource base 0 size 0 align 12 gran 12 limit ffffffff flags 80102 index 1c\r
329    PCI: 00:04.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
330    PCI: 00:04.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
331     PCI: 01:00.0\r
332     PCI: 01:00.0 resource base 0 size 100000 align 20 gran 20 limit ffffffff flags 200 index 10\r
333     PCI: 01:00.0 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 18\r
334     PCI: 01:00.0 resource base 0 size 4000 align 14 gran 14 limit ffffffff flags 200 index 1c\r
335    PCI: 00:05.0\r
336    PCI: 00:06.0\r
337    PCI: 00:07.0\r
338    PCI: 00:08.0\r
339    PCI: 00:11.0\r
340    PCI: 00:11.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
341    PCI: 00:11.0 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
342    PCI: 00:11.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
343    PCI: 00:11.0 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
344    PCI: 00:11.0 resource base 0 size 10 align 4 gran 4 limit ffff flags 100 index 20\r
345    PCI: 00:11.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 24\r
346    PCI: 00:12.0\r
347    PCI: 00:12.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
348    PCI: 00:12.2\r
349    PCI: 00:12.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
350    PCI: 00:13.0\r
351    PCI: 00:13.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
352    PCI: 00:13.2\r
353    PCI: 00:13.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
354    PCI: 00:14.0 child on link 0 I2C: 00:50\r
355     I2C: 00:50\r
356     I2C: 00:51\r
357    PCI: 00:14.1\r
358    PCI: 00:14.2\r
359    PCI: 00:14.2 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
360    PCI: 00:14.3 child on link 0 PNP: 004e.0\r
361    PCI: 00:14.3 resource base 0 size 1 align 0 gran 0 limit ffffffff flags 200 index a0\r
362    PCI: 00:14.3 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
363    PCI: 00:14.3 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
364    PCI: 00:14.3 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
365     PNP: 004e.0\r
366     PNP: 004e.3\r
367     PNP: 004e.4\r
368     PNP: 004e.4 resource base 3f8 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
369     PNP: 004e.4 resource base 4 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
370     PNP: 004e.5\r
371     PNP: 004e.5 resource base 2f8 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
372     PNP: 004e.5 resource base 3 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
373     PNP: 004e.7\r
374     PNP: 004e.7 resource base 60 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
375     PNP: 004e.7 resource base 64 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
376     PNP: 004e.7 resource base 1 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
377     PNP: 004e.7 resource base c size 0 align 0 gran 0 limit 0 flags c0000400 index 72\r
378     PNP: 004e.a\r
379     PNP: 004e.a resource base e00 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
380     PNP: 004e.a resource base b size 0 align 0 gran 0 limit 0 flags c0000800 index f0\r
381    PCI: 00:14.4 child on link 0 PCI: 02:08.0\r
382    PCI: 00:14.4 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
383    PCI: 00:14.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 81202 index 24\r
384    PCI: 00:14.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
385     PCI: 02:08.0\r
386    PCI: 00:14.5\r
387    PCI: 00:14.6\r
388    PCI: 00:15.0\r
389    PCI: 00:15.1\r
390    PCI: 00:15.2\r
391    PCI: 00:15.3\r
392    PCI: 00:16.0\r
393    PCI: 00:16.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
394    PCI: 00:16.2\r
395    PCI: 00:16.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
396    PCI: 00:18.0\r
397    PCI: 00:18.1\r
398    PCI: 00:18.2\r
399    PCI: 00:18.3\r
400    PCI: 00:18.4\r
401    PCI: 00:18.5\r
402    PCI: 00:18.6\r
403    PCI: 00:18.7\r
404 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
405 PCI: 00:04.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffffffff\r
406 PCI: 01:00.0 18 *  [0x0 - 0x1f] io\r
407 PCI: 00:04.0 compute_resources_io: base: 20 size: 1000 align: 12 gran: 12 limit: ffff done\r
408 PCI: 00:14.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
409 PCI: 00:14.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
410 PCI: 00:04.0 1c *  [0x0 - 0xfff] io\r
411 PCI: 00:01.0 14 *  [0x1000 - 0x10ff] io\r
412 PCI: 00:11.0 20 *  [0x1400 - 0x140f] io\r
413 PCI: 00:11.0 10 *  [0x1410 - 0x1417] io\r
414 PCI: 00:11.0 18 *  [0x1418 - 0x141f] io\r
415 PCI: 00:11.0 14 *  [0x1420 - 0x1423] io\r
416 PCI: 00:11.0 1c *  [0x1424 - 0x1427] io\r
417 DOMAIN: 0000 compute_resources_io: base: 1428 size: 1428 align: 12 gran: 0 limit: ffff done\r
418 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
419 PCI: 00:04.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
420 PCI: 00:04.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
421 PCI: 00:04.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
422 PCI: 01:00.0 10 *  [0x0 - 0xfffff] mem\r
423 PCI: 01:00.0 1c *  [0x100000 - 0x103fff] mem\r
424 PCI: 00:04.0 compute_resources_mem: base: 104000 size: 200000 align: 20 gran: 20 limit: ffffffff done\r
425 PCI: 00:14.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
426 PCI: 00:14.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
427 PCI: 00:14.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
428 PCI: 00:14.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
429 PCI: 00:01.0 10 *  [0x0 - 0xfffffff] prefmem\r
430 PCI: 00:04.0 20 *  [0x10000000 - 0x101fffff] mem\r
431 PCI: 00:01.0 18 *  [0x10200000 - 0x1023ffff] mem\r
432 PCI: 00:14.2 10 *  [0x10240000 - 0x10243fff] mem\r
433 PCI: 00:12.0 10 *  [0x10244000 - 0x10244fff] mem\r
434 PCI: 00:13.0 10 *  [0x10245000 - 0x10245fff] mem\r
435 PCI: 00:16.0 10 *  [0x10246000 - 0x10246fff] mem\r
436 PCI: 00:11.0 24 *  [0x10247000 - 0x102473ff] mem\r
437 PCI: 00:12.2 10 *  [0x10247400 - 0x102474ff] mem\r
438 PCI: 00:13.2 10 *  [0x10247500 - 0x102475ff] mem\r
439 PCI: 00:16.2 10 *  [0x10247600 - 0x102476ff] mem\r
440 PCI: 00:14.3 a0 *  [0x10247700 - 0x10247700] mem\r
441 DOMAIN: 0000 compute_resources_mem: base: 10247701 size: 10247701 align: 28 gran: 0 limit: ffffffff done\r
442 avoid_fixed_resources: DOMAIN: 0000\r
443 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
444 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
445 constrain_resources: DOMAIN: 0000\r
446 constrain_resources: PCI: 00:00.0\r
447 constrain_resources: PCI: 00:01.0\r
448 constrain_resources: PCI: 00:04.0\r
449 constrain_resources: PCI: 01:00.0\r
450 constrain_resources: PCI: 00:11.0\r
451 constrain_resources: PCI: 00:12.0\r
452 constrain_resources: PCI: 00:12.2\r
453 constrain_resources: PCI: 00:13.0\r
454 constrain_resources: PCI: 00:13.2\r
455 constrain_resources: PCI: 00:14.0\r
456 constrain_resources: I2C: 00:50\r
457 constrain_resources: PCI: 00:14.2\r
458 constrain_resources: PCI: 00:14.3\r
459 constrain_resources: PNP: 004e.4\r
460 skipping PNP: 004e.4@60 fixed resource, size=0!\r
461 skipping PNP: 004e.4@70 fixed resource, size=0!\r
462 constrain_resources: PNP: 004e.5\r
463 skipping PNP: 004e.5@60 fixed resource, size=0!\r
464 skipping PNP: 004e.5@70 fixed resource, size=0!\r
465 constrain_resources: PNP: 004e.7\r
466 skipping PNP: 004e.7@60 fixed resource, size=0!\r
467 skipping PNP: 004e.7@62 fixed resource, size=0!\r
468 skipping PNP: 004e.7@70 fixed resource, size=0!\r
469 skipping PNP: 004e.7@72 fixed resource, size=0!\r
470 constrain_resources: PNP: 004e.a\r
471 skipping PNP: 004e.a@60 fixed resource, size=0!\r
472 skipping PNP: 004e.a@f0 fixed resource, size=0!\r
473 constrain_resources: PCI: 00:14.4\r
474 constrain_resources: PCI: 02:08.0\r
475 constrain_resources: PCI: 00:16.0\r
476 constrain_resources: PCI: 00:16.2\r
477 constrain_resources: PCI: 00:18.0\r
478 constrain_resources: PCI: 00:18.1\r
479 constrain_resources: PCI: 00:18.2\r
480 constrain_resources: PCI: 00:18.3\r
481 constrain_resources: PCI: 00:18.4\r
482 constrain_resources: PCI: 00:18.5\r
483 constrain_resources: PCI: 00:18.6\r
484 constrain_resources: PCI: 00:18.7\r
485 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
486         lim->base 00001000 lim->limit 0000ffff\r
487 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
488         lim->base 00000000 lim->limit f7ffffff\r
489 Setting resources...\r
490 DOMAIN: 0000 allocate_resources_io: base:1000 size:1428 align:12 gran:0 limit:ffff\r
491 Assigned: PCI: 00:04.0 1c *  [0x1000 - 0x1fff] io\r
492 Assigned: PCI: 00:01.0 14 *  [0x2000 - 0x20ff] io\r
493 Assigned: PCI: 00:11.0 20 *  [0x2400 - 0x240f] io\r
494 Assigned: PCI: 00:11.0 10 *  [0x2410 - 0x2417] io\r
495 Assigned: PCI: 00:11.0 18 *  [0x2418 - 0x241f] io\r
496 Assigned: PCI: 00:11.0 14 *  [0x2420 - 0x2423] io\r
497 Assigned: PCI: 00:11.0 1c *  [0x2424 - 0x2427] io\r
498 DOMAIN: 0000 allocate_resources_io: next_base: 2428 size: 1428 align: 12 gran: 0 done\r
499 PCI: 00:04.0 allocate_resources_io: base:1000 size:1000 align:12 gran:12 limit:ffff\r
500 Assigned: PCI: 01:00.0 18 *  [0x1000 - 0x101f] io\r
501 PCI: 00:04.0 allocate_resources_io: next_base: 1020 size: 1000 align: 12 gran: 12 done\r
502 PCI: 00:14.4 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
503 PCI: 00:14.4 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
504 DOMAIN: 0000 allocate_resources_mem: base:e0000000 size:10247701 align:28 gran:0 limit:f7ffffff\r
505 Assigned: PCI: 00:01.0 10 *  [0xe0000000 - 0xefffffff] prefmem\r
506 Assigned: PCI: 00:04.0 20 *  [0xf0000000 - 0xf01fffff] mem\r
507 Assigned: PCI: 00:01.0 18 *  [0xf0200000 - 0xf023ffff] mem\r
508 Assigned: PCI: 00:14.2 10 *  [0xf0240000 - 0xf0243fff] mem\r
509 Assigned: PCI: 00:12.0 10 *  [0xf0244000 - 0xf0244fff] mem\r
510 Assigned: PCI: 00:13.0 10 *  [0xf0245000 - 0xf0245fff] mem\r
511 Assigned: PCI: 00:16.0 10 *  [0xf0246000 - 0xf0246fff] mem\r
512 Assigned: PCI: 00:11.0 24 *  [0xf0247000 - 0xf02473ff] mem\r
513 Assigned: PCI: 00:12.2 10 *  [0xf0247400 - 0xf02474ff] mem\r
514 Assigned: PCI: 00:13.2 10 *  [0xf0247500 - 0xf02475ff] mem\r
515 Assigned: PCI: 00:16.2 10 *  [0xf0247600 - 0xf02476ff] mem\r
516 Assigned: PCI: 00:14.3 a0 *  [0xf0247700 - 0xf0247700] mem\r
517 DOMAIN: 0000 allocate_resources_mem: next_base: f0247701 size: 10247701 align: 28 gran: 0 done\r
518 PCI: 00:04.0 allocate_resources_prefmem: base:f7ffffff size:0 align:20 gran:20 limit:f7ffffff\r
519 PCI: 00:04.0 allocate_resources_prefmem: next_base: f7ffffff size: 0 align: 20 gran: 20 done\r
520 PCI: 00:04.0 allocate_resources_mem: base:f0000000 size:200000 align:20 gran:20 limit:f7ffffff\r
521 Assigned: PCI: 01:00.0 10 *  [0xf0000000 - 0xf00fffff] mem\r
522 Assigned: PCI: 01:00.0 1c *  [0xf0100000 - 0xf0103fff] mem\r
523 PCI: 00:04.0 allocate_resources_mem: next_base: f0104000 size: 200000 align: 20 gran: 20 done\r
524 PCI: 00:14.4 allocate_resources_prefmem: base:f7ffffff size:0 align:20 gran:20 limit:f7ffffff\r
525 PCI: 00:14.4 allocate_resources_prefmem: next_base: f7ffffff size: 0 align: 20 gran: 20 done\r
526 PCI: 00:14.4 allocate_resources_mem: base:f7ffffff size:0 align:20 gran:20 limit:f7ffffff\r
527 PCI: 00:14.4 allocate_resources_mem: next_base: f7ffffff size: 0 align: 20 gran: 20 done\r
528 Root Device assign_resources, bus 0 link: 0\r
529 \r
530 Fam14h - domain_set_resources\r
531   amsr - incoming dev = 00274d3c\r
532 adsr: (before) basek = 0, limitk = 3effffff.\r
533 adsr: (after) basek = 0, limitk = fbfff, sizek = fc000.\r
534 adsr - 0xa0000 to 0xbffff resource.\r
535 adsr: mmio_basek=00380000, basek=00000300, limitk=000fbfff\r
536 0: mmio_basek=00380000, basek=00000300, limitk=000fbfff\r
537   adsr - mmio_basek = 380000.\r
538 dword=2f000000\r
539 nvram_pos=f8, dword>>(8*i)=0\r
540 nvram_pos=f9, dword>>(8*i)=0\r
541 nvram_pos=fa, dword>>(8*i)=0\r
542 nvram_pos=fb, dword>>(8*i)=2f\r
543 CBMEM region 2efd0000-2effffff (cbmem_late_set_table)\r
544 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
545 \r
546 Fam14h - nb_set_resources\r
547 \r
548 Fam14h - create_vga_resource\r
549 \r
550 Fam14h - set_resource\r
551 PCI: 00:00.0 c0010058 <- [0x00f8000000 - 0x00f8ffffff] size 0x01000000 gran 0x00 mem <mmconfig>\r
552 PCI: 00:01.0 10 <- [0x00e0000000 - 0x00efffffff] size 0x10000000 gran 0x1c prefmem\r
553 PCI: 00:01.0 14 <- [0x0000002000 - 0x00000020ff] size 0x00000100 gran 0x08 io\r
554 PCI: 00:01.0 18 <- [0x00f0200000 - 0x00f023ffff] size 0x00040000 gran 0x12 mem\r
555 PCI: 00:04.0 1c <- [0x0000001000 - 0x0000001fff] size 0x00001000 gran 0x0c bus 01 io\r
556 PCI: 00:04.0 24 <- [0x00f7ffffff - 0x00f7fffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
557 PCI: 00:04.0 20 <- [0x00f0000000 - 0x00f01fffff] size 0x00200000 gran 0x14 bus 01 mem\r
558 PCI: 00:04.0 assign_resources, bus 1 link: 0\r
559 PCI: 01:00.0 10 <- [0x00f0000000 - 0x00f00fffff] size 0x00100000 gran 0x14 mem\r
560 PCI: 01:00.0 18 <- [0x0000001000 - 0x000000101f] size 0x00000020 gran 0x05 io\r
561 PCI: 01:00.0 1c <- [0x00f0100000 - 0x00f0103fff] size 0x00004000 gran 0x0e mem\r
562 PCI: 00:04.0 assign_resources, bus 1 link: 0\r
563 PCI: 00:11.0 10 <- [0x0000002410 - 0x0000002417] size 0x00000008 gran 0x03 io\r
564 PCI: 00:11.0 14 <- [0x0000002420 - 0x0000002423] size 0x00000004 gran 0x02 io\r
565 PCI: 00:11.0 18 <- [0x0000002418 - 0x000000241f] size 0x00000008 gran 0x03 io\r
566 PCI: 00:11.0 1c <- [0x0000002424 - 0x0000002427] size 0x00000004 gran 0x02 io\r
567 PCI: 00:11.0 20 <- [0x0000002400 - 0x000000240f] size 0x00000010 gran 0x04 io\r
568 PCI: 00:11.0 24 <- [0x00f0247000 - 0x00f02473ff] size 0x00000400 gran 0x0a mem\r
569 PCI: 00:12.0 10 <- [0x00f0244000 - 0x00f0244fff] size 0x00001000 gran 0x0c mem\r
570 PCI: 00:12.2 10 <- [0x00f0247400 - 0x00f02474ff] size 0x00000100 gran 0x08 mem\r
571 PCI: 00:13.0 10 <- [0x00f0245000 - 0x00f0245fff] size 0x00001000 gran 0x0c mem\r
572 PCI: 00:13.2 10 <- [0x00f0247500 - 0x00f02475ff] size 0x00000100 gran 0x08 mem\r
573 PCI: 00:14.2 10 <- [0x00f0240000 - 0x00f0243fff] size 0x00004000 gran 0x0e mem64\r
574 SB800 - Lpc.c - lpc_set_resources - Start.\r
575 PCI: 00:14.3 a0 <- [0x00f0247702 - 0x00f0247702] size 0x00000001 gran 0x00 mem\r
576 PCI: 00:14.3 assign_resources, bus 0 link: 0\r
577 PNP: 004e.4 missing set_resources\r
578 PNP: 004e.5 missing set_resources\r
579 PNP: 004e.7 missing set_resources\r
580 PNP: 004e.a missing set_resources\r
581 PCI: 00:14.3 assign_resources, bus 0 link: 0\r
582 SB800 - Lpc.c - lpc_set_resources - End.\r
583 PCI: 00:14.4 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 02 io\r
584 PCI: 00:14.4 24 <- [0x00f7ffffff - 0x00f7fffffe] size 0x00000000 gran 0x14 bus 02 prefmem\r
585 PCI: 00:14.4 20 <- [0x00f7ffffff - 0x00f7fffffe] size 0x00000000 gran 0x14 bus 02 mem\r
586 PCI: 00:14.4 assign_resources, bus 2 link: 0\r
587 PCI: 00:14.4 assign_resources, bus 2 link: 0\r
588 PCI: 00:16.0 10 <- [0x00f0246000 - 0x00f0246fff] size 0x00001000 gran 0x0c mem\r
589 PCI: 00:16.2 10 <- [0x00f0247600 - 0x00f02476ff] size 0x00000100 gran 0x08 mem\r
590 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
591   adsr - leaving this lovely routine.\r
592 Root Device assign_resources, bus 0 link: 0\r
593 Done setting resources.\r
594 Show resources in subtree (Root Device)...After assigning values.\r
595  Root Device child on link 0 CPU_CLUSTER: 0\r
596   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
597    APIC: 00\r
598    APIC: 01\r
599   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
600   DOMAIN: 0000 resource base 1000 size 1428 align 12 gran 0 limit ffff flags 40040100 index 10000000\r
601   DOMAIN: 0000 resource base e0000000 size 10247701 align 28 gran 0 limit f7ffffff flags 40040200 index 10000100\r
602   DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 10\r
603   DOMAIN: 0000 resource base c0000 size 3ef3fc00 align 0 gran 0 limit 0 flags e0004200 index 20\r
604   DOMAIN: 0000 resource base 2f000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
605    PCI: 00:00.0\r
606    PCI: 00:00.0 resource base f8000000 size 1000000 align 0 gran 0 limit 0 flags f0000200 index c0010058\r
607    PCI: 00:01.0\r
608    PCI: 00:01.0 resource base e0000000 size 10000000 align 28 gran 28 limit f7ffffff flags 60001200 index 10\r
609    PCI: 00:01.0 resource base 2000 size 100 align 8 gran 8 limit ffff flags 60000100 index 14\r
610    PCI: 00:01.0 resource base f0200000 size 40000 align 18 gran 18 limit f7ffffff flags 60000200 index 18\r
611    PCI: 00:04.0 child on link 0 PCI: 01:00.0\r
612    PCI: 00:04.0 resource base 1000 size 1000 align 12 gran 12 limit ffff flags 60080102 index 1c\r
613    PCI: 00:04.0 resource base f7ffffff size 0 align 20 gran 20 limit f7ffffff flags 60081202 index 24\r
614    PCI: 00:04.0 resource base f0000000 size 200000 align 20 gran 20 limit f7ffffff flags 60080202 index 20\r
615     PCI: 01:00.0\r
616     PCI: 01:00.0 resource base f0000000 size 100000 align 20 gran 20 limit f7ffffff flags 60000200 index 10\r
617     PCI: 01:00.0 resource base 1000 size 20 align 5 gran 5 limit ffff flags 60000100 index 18\r
618     PCI: 01:00.0 resource base f0100000 size 4000 align 14 gran 14 limit f7ffffff flags 60000200 index 1c\r
619    PCI: 00:05.0\r
620    PCI: 00:06.0\r
621    PCI: 00:07.0\r
622    PCI: 00:08.0\r
623    PCI: 00:11.0\r
624    PCI: 00:11.0 resource base 2410 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
625    PCI: 00:11.0 resource base 2420 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
626    PCI: 00:11.0 resource base 2418 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
627    PCI: 00:11.0 resource base 2424 size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
628    PCI: 00:11.0 resource base 2400 size 10 align 4 gran 4 limit ffff flags 60000100 index 20\r
629    PCI: 00:11.0 resource base f0247000 size 400 align 10 gran 10 limit f7ffffff flags 60000200 index 24\r
630    PCI: 00:12.0\r
631    PCI: 00:12.0 resource base f0244000 size 1000 align 12 gran 12 limit f7ffffff flags 60000200 index 10\r
632    PCI: 00:12.2\r
633    PCI: 00:12.2 resource base f0247400 size 100 align 8 gran 8 limit f7ffffff flags 60000200 index 10\r
634    PCI: 00:13.0\r
635    PCI: 00:13.0 resource base f0245000 size 1000 align 12 gran 12 limit f7ffffff flags 60000200 index 10\r
636    PCI: 00:13.2\r
637    PCI: 00:13.2 resource base f0247500 size 100 align 8 gran 8 limit f7ffffff flags 60000200 index 10\r
638    PCI: 00:14.0 child on link 0 I2C: 00:50\r
639     I2C: 00:50\r
640     I2C: 00:51\r
641    PCI: 00:14.1\r
642    PCI: 00:14.2\r
643    PCI: 00:14.2 resource base f0240000 size 4000 align 14 gran 14 limit f7ffffff flags 60000201 index 10\r
644    PCI: 00:14.3 child on link 0 PNP: 004e.0\r
645    PCI: 00:14.3 resource base f0247702 size 1 align 0 gran 0 limit f7ffffff flags 60000200 index a0\r
646    PCI: 00:14.3 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
647    PCI: 00:14.3 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
648    PCI: 00:14.3 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
649     PNP: 004e.0\r
650     PNP: 004e.3\r
651     PNP: 004e.4\r
652     PNP: 004e.4 resource base 3f8 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
653     PNP: 004e.4 resource base 4 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
654     PNP: 004e.5\r
655     PNP: 004e.5 resource base 2f8 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
656     PNP: 004e.5 resource base 3 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
657     PNP: 004e.7\r
658     PNP: 004e.7 resource base 60 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
659     PNP: 004e.7 resource base 64 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
660     PNP: 004e.7 resource base 1 size 0 align 0 gran 0 limit 0 flags c0000400 index 70\r
661     PNP: 004e.7 resource base c size 0 align 0 gran 0 limit 0 flags c0000400 index 72\r
662     PNP: 004e.a\r
663     PNP: 004e.a resource base e00 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
664     PNP: 004e.a resource base b size 0 align 0 gran 0 limit 0 flags c0000800 index f0\r
665    PCI: 00:14.4 child on link 0 PCI: 02:08.0\r
666    PCI: 00:14.4 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
667    PCI: 00:14.4 resource base f7ffffff size 0 align 20 gran 20 limit f7ffffff flags 60081202 index 24\r
668    PCI: 00:14.4 resource base f7ffffff size 0 align 20 gran 20 limit f7ffffff flags 60080202 index 20\r
669     PCI: 02:08.0\r
670    PCI: 00:14.5\r
671    PCI: 00:14.6\r
672    PCI: 00:15.0\r
673    PCI: 00:15.1\r
674    PCI: 00:15.2\r
675    PCI: 00:15.3\r
676    PCI: 00:16.0\r
677    PCI: 00:16.0 resource base f0246000 size 1000 align 12 gran 12 limit f7ffffff flags 60000200 index 10\r
678    PCI: 00:16.2\r
679    PCI: 00:16.2 resource base f0247600 size 100 align 8 gran 8 limit f7ffffff flags 60000200 index 10\r
680    PCI: 00:18.0\r
681    PCI: 00:18.1\r
682    PCI: 00:18.2\r
683    PCI: 00:18.3\r
684    PCI: 00:18.4\r
685    PCI: 00:18.5\r
686    PCI: 00:18.6\r
687    PCI: 00:18.7\r
688 Done allocating resources.\r
689 BS: BS_DEV_RESOURCES times (us): entry 0 run 1945697 exit 0\r
690 Enabling resources...\r
691 \r
692 Fam14h - domain_enable_resources\r
693 agesawrapper_amdinitmid BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
694 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
695 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
696 passed.\r
697   ader - leaving domain_enable_resources.\r
698 PCI: 00:00.0 cmd <- 06\r
699 PCI: 00:01.0 subsystem <- 1022/1510\r
700 PCI: 00:01.0 cmd <- 07\r
701 PCI: 00:04.0 bridge ctrl <- 0003\r
702 PCI: 00:04.0 cmd <- 07\r
703 PCI: 00:11.0 subsystem <- 1022/1510\r
704 PCI: 00:11.0 cmd <- 03\r
705 PCI: 00:12.0 subsystem <- 1022/1510\r
706 PCI: 00:12.0 cmd <- 02\r
707 PCI: 00:12.2 subsystem <- 1022/1510\r
708 PCI: 00:12.2 cmd <- 02\r
709 PCI: 00:13.0 subsystem <- 1022/1510\r
710 PCI: 00:13.0 cmd <- 02\r
711 PCI: 00:13.2 subsystem <- 1022/1510\r
712 PCI: 00:13.2 cmd <- 02\r
713 PCI: 00:14.0 subsystem <- 1022/1510\r
714 PCI: 00:14.0 cmd <- 403\r
715 PCI: 00:14.2 subsystem <- 1022/1510\r
716 PCI: 00:14.2 cmd <- 02\r
717 PCI: 00:14.3 subsystem <- 1022/1510\r
718 PCI: 00:14.3 cmd <- 0f\r
719 PCI: 00:14.4 bridge ctrl <- 0003\r
720 PCI: 00:14.4 subsystem <- 1022/1510\r
721 PCI: 00:14.4 cmd <- 21\r
722 PCI: 00:16.0 subsystem <- 1022/1510\r
723 PCI: 00:16.0 cmd <- 02\r
724 PCI: 00:16.2 subsystem <- 1022/1510\r
725 PCI: 00:16.2 cmd <- 02\r
726 PCI: 00:18.0 subsystem <- 1022/1510\r
727 PCI: 00:18.0 cmd <- 00\r
728 PCI: 00:18.1 subsystem <- 1022/1510\r
729 PCI: 00:18.1 cmd <- 00\r
730 PCI: 00:18.2 subsystem <- 1022/1510\r
731 PCI: 00:18.2 cmd <- 00\r
732 PCI: 00:18.3 subsystem <- 1022/1510\r
733 PCI: 00:18.3 cmd <- 00\r
734 PCI: 00:18.4 subsystem <- 1022/1510\r
735 PCI: 00:18.4 cmd <- 00\r
736 PCI: 00:18.5 subsystem <- 1022/1510\r
737 PCI: 00:18.5 cmd <- 00\r
738 PCI: 00:18.6 subsystem <- 1022/1510\r
739 PCI: 00:18.6 cmd <- 00\r
740 PCI: 00:18.7 subsystem <- 1022/1510\r
741 PCI: 00:18.7 cmd <- 00\r
742 PCI: 01:00.0 cmd <- 03\r
743 PCI: 02:08.0 cmd <- 07\r
744 done.\r
745 BS: BS_DEV_ENABLE times (us): entry 0 run 156613 exit 0\r
746 Initializing devices...\r
747 Root Device init\r
748 FrontRunner-AF ENTER init\r
749 Init FCH GPIOs @ 0xfed80100\r
750 Board revision ID: 2\r
751 Init SIO GPIOs @ 0x0e00\r
752 Sending BIOS alive message\r
753 FrontRunner-AF EXIT init\r
754 Root Device init 15463 usecs\r
755 CPU_CLUSTER: 0 init\r
756 start_eip=0x00001000, code_size=0x00000031\r
757 Initializing CPU #0\r
758 CPU: vendor AMD device 500f20\r
759 CPU: family 14, model 02, stepping 00\r
760 Model 14 Init.\r
761 \r
762 MTRR check\r
763 Fixed MTRRs   : Enabled\r
764 Variable MTRRs: Enabled\r
765 \r
766 Enabling cache\r
767 Setting up local apic... apic_id: 0x00 done.\r
768 model_14_init done.\r
769 CPU #0 initialized\r
770 CPU1: stack_base 00293000, stack_end 00293ff8\r
771 Asserting INIT.\r
772 Waiting for send to finish...\r
773 +Deasserting INIT.\r
774 Waiting for send to finish...\r
775 +#startup loops: 2.\r
776 Sending STARTUP #1 to 1.\r
777 After apic_write.\r
778 Startup point 1.\r
779 Waiting for send to finish...\r
780 +Sending STARTUP #2 to 1.\r
781 After apic_write.\r
782 Startup point 1.\r
783 Waiting for send to finish...\r
784 +After Startup.\r
785 Initializing CPU #1\r
786 Waiting for 1 CPUS to stop\r
787 CPU: vendor AMD device 500f20\r
788 CPU: family 14, model 02, stepping 00\r
789 Model 14 Init.\r
790 \r
791 MTRR check\r
792 Fixed MTRRs   : Enabled\r
793 Variable MTRRs: Enabled\r
794 \r
795 Enabling cache\r
796 Setting up local apic... apic_id: 0x01 done.\r
797 model_14_init done.\r
798 CPU #1 initialized\r
799 All AP CPUs stopped (2201 loops)\r
800 CPU1: stack: 00293000 - 00294000, lowest used address 00293dc8, stack used: 568 bytes\r
801 CPU_CLUSTER: 0 init 110932 usecs\r
802 PCI: 00:00.0 init\r
803 Northbridge init\r
804 PCI: 00:00.0 init 3210 usecs\r
805 PCI: 00:01.0 init\r
806 CBFS: ERROR: No file header found at 0x3ffb80 - try next aligned address: 0x3ffbc0.\r
807 CBFS: WARNING: 'pci1002,9806.rom' not found.\r
808 CBFS: Could not find file 'pci1002,9806.rom'.\r
809 CBFS: ERROR: No file header found at 0x3ffb80 - try next aligned address: 0x3ffbc0.\r
810 CBFS: WARNING: 'pci1002,9802.rom' not found.\r
811 CBFS: Could not find file 'pci1002,9802.rom'.\r
812 PCI: 00:01.0 init 32629 usecs\r
813 PCI: 00:11.0 init\r
814 AHCI controller IOMEM base: 0xF0247000, IRQ: 0x0\r
815 Number of Ports: 0x6, Port implemented(bit map): 0x3f\r
816 AHCI/RAID controller initialized\r
817 PCI: 00:11.0 init 13699 usecs\r
818 PCI: 00:14.0 init\r
819 PCI: 00:14.0 init 1648 usecs\r
820 PCI: 00:14.3 init\r
821 SB800 - Late.c - lpc_init - Start.\r
822 RTC Init\r
823 SB800 - Late.c - lpc_init - End.\r
824 PCI: 00:14.3 init 8618 usecs\r
825 PCI: 00:14.4 init\r
826 PCI: 00:14.4 init 1650 usecs\r
827 PCI: 00:18.0 init\r
828 PCI: 00:18.0 init 1649 usecs\r
829 PCI: 00:18.1 init\r
830 PCI: 00:18.1 init 1649 usecs\r
831 PCI: 00:18.2 init\r
832 PCI: 00:18.2 init 1649 usecs\r
833 PCI: 00:18.3 init\r
834 PCI: 00:18.3 init 1649 usecs\r
835 PCI: 00:18.4 init\r
836 PCI: 00:18.4 init 1649 usecs\r
837 PCI: 00:18.5 init\r
838 PCI: 00:18.5 init 1647 usecs\r
839 PCI: 00:18.6 init\r
840 PCI: 00:18.6 init 1649 usecs\r
841 PCI: 00:18.7 init\r
842 PCI: 00:18.7 init 1648 usecs\r
843 PCI: 01:00.0 init\r
844 PCI: 01:00.0 init 1649 usecs\r
845 PCI: 02:08.0 init\r
846 PCI: 02:08.0 init 1648 usecs\r
847 Devices initialized\r
848 Show all devs...After init.\r
849 Root Device: enabled 1\r
850 CPU_CLUSTER: 0: enabled 1\r
851 APIC: 00: enabled 1\r
852 DOMAIN: 0000: enabled 1\r
853 PCI: 00:00.0: enabled 1\r
854 PCI: 00:01.0: enabled 1\r
855 PCI: 00:04.0: enabled 1\r
856 PCI: 00:05.0: enabled 0\r
857 PCI: 00:06.0: enabled 0\r
858 PCI: 00:07.0: enabled 0\r
859 PCI: 00:08.0: enabled 0\r
860 PCI: 00:11.0: enabled 1\r
861 PCI: 00:12.0: enabled 1\r
862 PCI: 00:12.2: enabled 1\r
863 PCI: 00:13.0: enabled 1\r
864 PCI: 00:13.2: enabled 1\r
865 PCI: 00:14.0: enabled 1\r
866 I2C: 00:50: enabled 1\r
867 I2C: 00:51: enabled 0\r
868 PCI: 00:14.1: enabled 0\r
869 PCI: 00:14.2: enabled 1\r
870 PCI: 00:14.3: enabled 1\r
871 PNP: 004e.0: enabled 0\r
872 PNP: 004e.3: enabled 0\r
873 PNP: 004e.4: enabled 1\r
874 PNP: 004e.5: enabled 1\r
875 PNP: 004e.7: enabled 1\r
876 PNP: 004e.a: enabled 1\r
877 PCI: 00:14.4: enabled 1\r
878 PCI: 00:14.5: enabled 0\r
879 PCI: 00:14.6: enabled 0\r
880 PCI: 00:15.0: enabled 0\r
881 PCI: 00:15.1: enabled 0\r
882 PCI: 00:15.2: enabled 0\r
883 PCI: 00:15.3: enabled 0\r
884 PCI: 00:16.0: enabled 1\r
885 PCI: 00:16.2: enabled 1\r
886 PCI: 00:18.0: enabled 1\r
887 PCI: 00:18.1: enabled 1\r
888 PCI: 00:18.2: enabled 1\r
889 PCI: 00:18.3: enabled 1\r
890 PCI: 00:18.4: enabled 1\r
891 PCI: 00:18.5: enabled 1\r
892 PCI: 00:18.6: enabled 1\r
893 PCI: 00:18.7: enabled 1\r
894 APIC: 01: enabled 1\r
895 PCI: 01:00.0: enabled 1\r
896 PCI: 02:08.0: enabled 1\r
897 BS: BS_DEV_INIT times (us): entry 0 run 362115 exit 0\r
898 CBMEM region 2efd0000-2effffff (cbmem_check_toc)\r
899 CBMEM region 2efd0000-2effffff (cbmem_initialize_empty)\r
900 Adding CBMEM entry as no. 1\r
901 Moving GDT to 2efd0200...ok\r
902 Adding CBMEM entry as no. 2\r
903 Finalize devices...\r
904 Devices finalized\r
905 Adding CBMEM entry as no. 3\r
906 BS: BS_POST_DEVICE times (us): entry 16843 run 5987 exit 0\r
907 BS: BS_OS_RESUME_CHECK times (us): entry 0 run 0 exit 0\r
908 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
909 agesawrapper_amdinitlate: AmdLateParamsPtr = 2003C\r
910 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
911 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
912 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
913 In agesawrapper_amdinitlate, AGESA generated ACPI tables:\r
914    DmiTable:00000000\r
915    AcpiPstate: 000200ef\r
916    AcpiSrat:00000000\r
917    AcpiSlit:00000000\r
918    Mce:000204d9\r
919    Cmc:0002057f\r
920    Alib:0002061d\r
921 Writing IRQ routing tables to 0xf0000...write_pirq_routing_table done.\r
922 Adding CBMEM entry as no. 4\r
923 Writing IRQ routing tables to 0x2efe0600...write_pirq_routing_table done.\r
924 PIRQ table: 48 bytes.\r
925 Wrote the mp table end at: 000f0410 - 000f0514\r
926 Adding CBMEM entry as no. 5\r
927 Wrote the mp table end at: 2efe1610 - 2efe1714\r
928 MP table: 276 bytes.\r
929 Adding CBMEM entry as no. 6\r
930 ACPI: Writing ACPI tables at 2efe2600...\r
931 ACPI:  * DSDT at 2efe26c8\r
932 ACPI:  * DSDT @ 2efe26c8 Length 24a9\r
933 ACPI:  * FACS at 2efe4b78\r
934 ACPI:  * FADT at 2efe4bb8\r
935 ACPI_BLK_BASE: 0x0800\r
936 ACPI: added table 1/32, length now 40\r
937 ACPI:  * HPET at 2efe4cb0\r
938 ACPI: added table 2/32, length now 44\r
939 ACPI:  * MADT at 2efe4ce8\r
940 ACPI: added table 3/32, length now 48\r
941 ACPI: added table 4/32, length now 52\r
942 ACPI:  * SRAT at 2efe4ee0\r
943   AGESA SRAT table NULL. Skipping.\r
944 ACPI:  * SLIT at 2efe4ee0\r
945   AGESA SLIT table NULL. Skipping.\r
946 ACPI:  * AGESA ALIB SSDT at 2efe4ee0\r
947 ACPI: added table 5/32, length now 56\r
948 ACPI:  * AGESA SSDT Pstate at 2efe6570\r
949 ACPI: added table 6/32, length now 60\r
950 ACPI:  * coreboot TOM SSDT2 at 2efe6950\r
951 ACPI: added table 7/32, length now 64\r
952 ACPI: done.\r
953 ACPI tables: 17301 bytes.\r
954 Adding CBMEM entry as no. 7\r
955 smbios_write_tables: 2efeda00\r
956 Root Device (LiPPERT FrontRunner-AF)\r
957 CPU_CLUSTER: 0 (AMD Family 14h Root Complex)\r
958 APIC: 00 (AMD CPU Family 14h)\r
959 DOMAIN: 0000 (AMD Family 14h Root Complex)\r
960 PCI: 00:00.0 (AMD Family 14h Northbridge)\r
961 PCI: 00:01.0 (AMD Family 14h Northbridge)\r
962 PCI: 00:04.0 (AMD Family 14h Northbridge)\r
963 PCI: 00:05.0 (AMD Family 14h Northbridge)\r
964 PCI: 00:06.0 (AMD Family 14h Northbridge)\r
965 PCI: 00:07.0 (AMD Family 14h Northbridge)\r
966 PCI: 00:08.0 (AMD Family 14h Northbridge)\r
967 PCI: 00:11.0 (ATI SB800)\r
968 PCI: 00:12.0 (ATI SB800)\r
969 PCI: 00:12.2 (ATI SB800)\r
970 PCI: 00:13.0 (ATI SB800)\r
971 PCI: 00:13.2 (ATI SB800)\r
972 PCI: 00:14.0 (ATI SB800)\r
973 I2C: 00:50 (unknown)\r
974 I2C: 00:51 (unknown)\r
975 PCI: 00:14.1 (ATI SB800)\r
976 PCI: 00:14.2 (ATI SB800)\r
977 PCI: 00:14.3 (ATI SB800)\r
978 PNP: 004e.0 (Various SMSC Super I/Os)\r
979 PNP: 004e.3 (Various SMSC Super I/Os)\r
980 PNP: 004e.4 (Various SMSC Super I/Os)\r
981 PNP: 004e.5 (Various SMSC Super I/Os)\r
982 PNP: 004e.7 (Various SMSC Super I/Os)\r
983 PNP: 004e.a (Various SMSC Super I/Os)\r
984 PCI: 00:14.4 (ATI SB800)\r
985 PCI: 00:14.5 (ATI SB800)\r
986 PCI: 00:14.6 (ATI SB800)\r
987 PCI: 00:15.0 (ATI SB800)\r
988 PCI: 00:15.1 (ATI SB800)\r
989 PCI: 00:15.2 (ATI SB800)\r
990 PCI: 00:15.3 (ATI SB800)\r
991 PCI: 00:16.0 (ATI SB800)\r
992 PCI: 00:16.2 (ATI SB800)\r
993 PCI: 00:18.0 (AMD Family 14h Northbridge)\r
994 PCI: 00:18.1 (AMD Family 14h Northbridge)\r
995 PCI: 00:18.2 (AMD Family 14h Northbridge)\r
996 PCI: 00:18.3 (AMD Family 14h Northbridge)\r
997 PCI: 00:18.4 (AMD Family 14h Northbridge)\r
998 PCI: 00:18.5 (AMD Family 14h Northbridge)\r
999 PCI: 00:18.6 (AMD Family 14h Northbridge)\r
1000 PCI: 00:18.7 (AMD Family 14h Northbridge)\r
1001 APIC: 01 (unknown)\r
1002 PCI: 01:00.0 (unknown)\r
1003 PCI: 02:08.0 (unknown)\r
1004 SMBIOS tables: 332 bytes.\r
1005 Adding CBMEM entry as no. 8\r
1006 Writing table forward entry at 0x00000500\r
1007 Wrote coreboot table at: 00000500, 0x10 bytes, checksum eedf\r
1008 Table forward entry ends at 0x00000528.\r
1009 ... aligned to 0x00001000\r
1010 Writing coreboot table at 0x2efee200\r
1011 rom_table_end = 0x2efee200\r
1012 ... aligned to 0x2eff0000\r
1013  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
1014  1. 0000000000001000-000000000009ffff: RAM\r
1015  2. 00000000000c0000-000000002efcffff: RAM\r
1016  3. 000000002efd0000-000000002effffff: CONFIGURATION TABLES\r
1017  4. 000000002f000000-000000003effffff: RESERVED\r
1018  5. 00000000f8000000-00000000f8ffffff: RESERVED\r
1019 Wrote coreboot table at: 2efee200, 0x174 bytes, checksum d338\r
1020 coreboot table: 396 bytes.\r
1021 FREE SPACE  0. 2eff6200 00009e00\r
1022 GDT         1. 2efd0200 00000200\r
1023 CONSOLE     2. 2efd0400 00010000\r
1024 TIME STAMP  3. 2efe0400 00000200\r
1025 IRQ TABLE   4. 2efe0600 00001000\r
1026 SMP TABLE   5. 2efe1600 00001000\r
1027 ACPI        6. 2efe2600 0000b400\r
1028 SMBIOS      7. 2efeda00 00000800\r
1029 COREBOOT    8. 2efee200 00008000\r
1030 BS: BS_WRITE_TABLES times (us): entry 0 run 374147 exit 0\r
1031 CBFS: located payload @ ffc81c38, 40707 bytes.\r
1032 Loading segment from rom address 0xffc81c38\r
1033   code (compression=1)\r
1034   New segment dstaddr 0xed470 memsize 0x12b90 srcaddr 0xffc81c70 filesize 0x9ecb\r
1035   (cleaned up) New segment addr 0xed470 size 0x12b90 offset 0xffc81c70 filesize 0x9ecb\r
1036 Loading segment from rom address 0xffc81c54\r
1037   Entry Point 0x000fd7af\r
1038 Bounce Buffer at 2ed25000, 2793560 bytes\r
1039 Loading Segment: addr: 0x00000000000ed470 memsz: 0x0000000000012b90 filesz: 0x0000000000009ecb\r
1040 lb: [0x0000000000200000, 0x000000000035502c)\r
1041 Post relocation: addr: 0x00000000000ed470 memsz: 0x0000000000012b90 filesz: 0x0000000000009ecb\r
1042 using LZMA\r
1043 [ 0x000ed470, 00100000, 0x00100000) <- ffc81c70\r
1044 dest 000ed470, end 00100000, bouncebuffer 2ed25000\r
1045 Loaded segments\r
1046 BS: BS_PAYLOAD_LOAD times (us): entry 0 run 86314 exit 0\r
1047 Jumping to boot code at 000fd7af\r
1048 CPU0: stack: 00294000 - 00295000, lowest used address 00294740, stack used: 2240 bytes\r
1049 entry    = 0x000fd7af\r
1050 lb_start = 0x00200000\r
1051 lb_size  = 0x0015502c\r
1052 buffer   = 0x2ed25000\r
1053 ----- [ SeaBIOS rel-1.7.4-0-g96917a8-20140103_035032-obelix ] -----
1054 Found coreboot cbmem console @ 2efd0400
1055 Found mainboard LiPPERT FrontRunner-AF
1056 Relocating init from 0x000ee231 to 0x2efb9440 (size 27379)
1057 Found CBFS header at 0xfffffba0
1058 CPU Mhz=1651
1059 Found 24 PCI devices (max PCI bus is 02)
1060 Copying PIR from 0x2efe0600 to 0x000f4d00
1061 Copying MPTABLE from 0x2efe1600/2efe1610 to 0x000f4be0
1062 Copying ACPI RSDP from 0x2efe2600 to 0x000f4bc0
1063 Copying SMBIOS entry point from 0x2efeda00 to 0x000f4ba0
1064 Using pmtimer, ioport 0x808
1065 Scan for VGA option rom
1066 EHCI init on dev 00:12.2 (regs=0xf0247420)
1067 EHCI init on dev 00:13.2 (regs=0xf0247520)
1068 EHCI init on dev 00:16.2 (regs=0xf0247620)
1069 Found 1 serial ports
1070 AHCI controller at 11.0, iobase f0247000, irq 0
1071 Searching bootorder for: /pci@i0cf8/usb@13,2/storage@2/*@0/*@0,0
1072 Searching bootorder for: /pci@i0cf8/usb@13,2/usb-*@2
1073 USB MSC vendor='SanDisk' product='U3 Cruzer Micro' rev='3.21' type=0 removable=1
1074 USB MSC blksize=512 sectors=2006673
1075 All threads complete.
1076 Scan for option roms
1077
1078 Press F12 for boot menu.
1079
1080 Searching bootorder for: HALT
1081 drive 0x000f4b50: PCHS=0/0/0 translation=lba LCHS=995/32/63 s=2006673
1082 Space available for UMB: c0000-ee800, f0000-f4b50
1083 Returned 53248 bytes of ZoneHigh
1084 e820 map has 6 items:
1085   0: 0000000000000000 - 000000000009fc00 = 1 RAM
1086   1: 000000000009fc00 - 00000000000a0000 = 2 RESERVED
1087   2: 00000000000f0000 - 0000000000100000 = 2 RESERVED
1088   3: 0000000000100000 - 000000002efcd000 = 1 RAM
1089   4: 000000002efcd000 - 000000003f000000 = 2 RESERVED
1090   5: 00000000f8000000 - 00000000f9000000 = 2 RESERVED
1091 enter handle_19:
1092   NULL
1093 Booting from Hard Disk...
1094 Booting from 0000:7c00
1095