google/parrot/Google_Parrot.2685.54.0
[board-status.git] / lenovo / x230 / 4.0-5457-gca4f4b8-dirty / 2014-02-09T21:42:37Z / coreboot_console.txt
1 \r
2 \r
3 coreboot-4.0-5457-gca4f4b8 Son Feb  9 22:25:37 CET 2014 starting...\r
4 Setting up static southbridge registers... done.\r
5 Disabling Watchdog reboot... done.\r
6 Setting up static northbridge registers... done.\r
7 Initializing Graphics...\r
8 Back from sandybridge_early_initialization()\r
9 SMBus controller enabled.\r
10 CPU id(306a9): Intel(R) Core(TM) i5-3360M CPU @ 2.80GHz\r
11 AES supported, TXT supported, VT supported\r
12 PCH type: QM77, device id: 1e55, rev id 4\r
13 Intel ME early init\r
14 Intel ME firmware is ready\r
15 ME: Requested 32MB UMA\r
16 Starting UEFI PEI System Agent\r
17 Read scrambler seed    0x0000465d from CMOS 0x70\r
18 Read S3 scrambler seed 0x0000e2e2 from CMOS 0x74\r
19 CBFS: ERROR: No file header found at 0xbff480 - try next aligned address: 0xbff4c0.\r
20 CBFS: ERROR: No file header found at 0xbff4c0 - try next aligned address: 0xbff500.\r
21 CBFS: WARNING: 'mrc.cache' not found.\r
22 CBFS: Could not find file 'mrc.cache'.\r
23 find_current_mrc_cache: could not find MRC cache area\r
24 System Agent: Starting up...\r
25 System Agent: Initializing PCH\r
26 System Agent: Initializing PCH (SMBUS)\r
27 System Agent: Initializing PCH (USB)\r
28 System Agent: Initializing PCH (SA Init)\r
29 SA PciExpress skipped (pcie_init is 0)\r
30 System Agent: Initializing PCH (Me UMA)\r
31 System Agent: Initializing Memory\r
32 System Agent: Done.\r
33 System Agent Version 1.6.0 Build 0\r
34 ME: FW Partition Table      : OK\r
35 ME: Bringup Loader Failure  : NO\r
36 ME: Firmware Init Complete  : NO\r
37 ME: Manufacturing Mode      : NO\r
38 ME: Boot Options Present    : NO\r
39 ME: Update In Progress      : NO\r
40 ME: Current Working State   : Normal\r
41 ME: Current Operation State : Bring up\r
42 ME: Current Operation Mode  : Normal\r
43 ME: Error Code              : No Error\r
44 ME: Progress Phase          : BUP Phase\r
45 ME: Power Management Event  : Clean Moff->Mx wake\r
46 ME: Progress Phase State    : 0x50\r
47 memcfg DDR3 clock 1600 MHz\r
48 memcfg channel assignment: A: 0, B  1, C  2\r
49 memcfg channel[0] config (00620020):\r
50    ECC inactive\r
51    enhanced interleave mode on\r
52    rank interleave on\r
53    DIMMA 8192 MB width x8 dual rank, selected\r
54    DIMMB 0 MB width x8 single rank\r
55 memcfg channel[1] config (00620020):\r
56    ECC inactive\r
57    enhanced interleave mode on\r
58    rank interleave on\r
59    DIMMA 8192 MB width x8 dual rank, selected\r
60    DIMMB 0 MB width x8 single rank\r
61 CBMEM region aced0000-acffffff (cbmem_check_toc)\r
62 CBMEM region aced0000-acffffff (cbmem_initialize_empty)\r
63 Adding CBMEM entry as no. 1\r
64 Adding CBMEM entry as no. 2\r
65 Adding CBMEM entry as no. 3\r
66 Adding CBMEM entry as no. 4\r
67 Relocate MRC DATA from ff7e3237 to acee0600 (2992 bytes)\r
68 Save scrambler seed    0x00008f5f to CMOS 0x70\r
69 Save s3 scrambler seed 0x0000597e to CMOS 0x74\r
70 Loading image.\r
71 CBFS: loading stage fallback/coreboot_ram @ 0x100000 (569400 bytes), entry @ 0x100000\r
72 Jumping to image.\r
73 coreboot-4.0-5457-gca4f4b8 Son Feb  9 22:25:37 CET 2014 booting...\r
74 BS: Entering BS_PRE_DEVICE state.\r
75 BS: Exiting BS_PRE_DEVICE state.\r
76 BS: Entering BS_DEV_INIT_CHIPS state.\r
77 BS: Exiting BS_DEV_INIT_CHIPS state.\r
78 BS: Entering BS_DEV_ENUMERATE state.\r
79 Enumerating buses...\r
80 Show all devs...Before device enumeration.\r
81 Root Device: enabled 1\r
82 CPU_CLUSTER: 0: enabled 1\r
83 APIC: 00: enabled 1\r
84 APIC: acac: enabled 0\r
85 DOMAIN: 0000: enabled 1\r
86 PCI: 00:00.0: enabled 1\r
87 PCI: 00:01.0: enabled 0\r
88 PCI: 00:02.0: enabled 1\r
89 PCI: 00:14.0: enabled 1\r
90 PCI: 00:16.0: enabled 1\r
91 PCI: 00:16.1: enabled 0\r
92 PCI: 00:16.2: enabled 0\r
93 PCI: 00:16.3: enabled 0\r
94 PCI: 00:19.0: enabled 1\r
95 PCI: 00:1a.0: enabled 1\r
96 PCI: 00:1b.0: enabled 1\r
97 PCI: 00:1c.0: enabled 1\r
98 PCI: 00:1c.1: enabled 1\r
99 PCI: 00:1c.2: enabled 1\r
100 PCI: 00:1c.3: enabled 0\r
101 PCI: 00:1c.4: enabled 0\r
102 PCI: 00:1c.5: enabled 0\r
103 PCI: 00:1c.6: enabled 0\r
104 PCI: 00:1c.7: enabled 0\r
105 PCI: 00:1d.0: enabled 1\r
106 PCI: 00:1e.0: enabled 0\r
107 PCI: 00:1f.0: enabled 1\r
108 PNP: 00ff.1: enabled 1\r
109 PNP: 00ff.2: enabled 1\r
110 PCI: 00:1f.2: enabled 1\r
111 PCI: 00:1f.3: enabled 1\r
112 I2C: 00:54: enabled 1\r
113 I2C: 00:55: enabled 1\r
114 I2C: 00:56: enabled 1\r
115 I2C: 00:57: enabled 1\r
116 I2C: 00:5c: enabled 1\r
117 I2C: 00:5d: enabled 1\r
118 I2C: 00:5e: enabled 1\r
119 I2C: 00:5f: enabled 1\r
120 PCI: 00:1f.5: enabled 0\r
121 PCI: 00:1f.6: enabled 1\r
122 Compare with tree...\r
123 Root Device: enabled 1\r
124  CPU_CLUSTER: 0: enabled 1\r
125   APIC: 00: enabled 1\r
126   APIC: acac: enabled 0\r
127  DOMAIN: 0000: enabled 1\r
128   PCI: 00:00.0: enabled 1\r
129   PCI: 00:01.0: enabled 0\r
130   PCI: 00:02.0: enabled 1\r
131   PCI: 00:14.0: enabled 1\r
132   PCI: 00:16.0: enabled 1\r
133   PCI: 00:16.1: enabled 0\r
134   PCI: 00:16.2: enabled 0\r
135   PCI: 00:16.3: enabled 0\r
136   PCI: 00:19.0: enabled 1\r
137   PCI: 00:1a.0: enabled 1\r
138   PCI: 00:1b.0: enabled 1\r
139   PCI: 00:1c.0: enabled 1\r
140   PCI: 00:1c.1: enabled 1\r
141   PCI: 00:1c.2: enabled 1\r
142   PCI: 00:1c.3: enabled 0\r
143   PCI: 00:1c.4: enabled 0\r
144   PCI: 00:1c.5: enabled 0\r
145   PCI: 00:1c.6: enabled 0\r
146   PCI: 00:1c.7: enabled 0\r
147   PCI: 00:1d.0: enabled 1\r
148   PCI: 00:1e.0: enabled 0\r
149   PCI: 00:1f.0: enabled 1\r
150    PNP: 00ff.1: enabled 1\r
151    PNP: 00ff.2: enabled 1\r
152   PCI: 00:1f.2: enabled 1\r
153   PCI: 00:1f.3: enabled 1\r
154    I2C: 00:54: enabled 1\r
155    I2C: 00:55: enabled 1\r
156    I2C: 00:56: enabled 1\r
157    I2C: 00:57: enabled 1\r
158    I2C: 00:5c: enabled 1\r
159    I2C: 00:5d: enabled 1\r
160    I2C: 00:5e: enabled 1\r
161    I2C: 00:5f: enabled 1\r
162   PCI: 00:1f.5: enabled 0\r
163   PCI: 00:1f.6: enabled 1\r
164 scan_static_bus for Root Device\r
165 CPU_CLUSTER: 0 enabled\r
166 DOMAIN: 0000 enabled\r
167 DOMAIN: 0000 scanning...\r
168 PCI: pci_scan_bus for bus 00\r
169 PCI: 00:00.0 [8086/0154] ops\r
170 Normal boot.\r
171 PCI: 00:00.0 [8086/0154] enabled\r
172 PCI: 00:02.0 [8086/0000] ops\r
173 PCI: 00:02.0 [8086/0166] enabled\r
174 PCI: 00:14.0 [8086/0000] ops\r
175 PCI: 00:14.0 [8086/1e31] enabled\r
176 PCI: 00:16.0 [8086/1e3a] bus ops\r
177 PCI: 00:16.0 [8086/1e3a] enabled\r
178 PCI: 00:16.1: Disabling device\r
179 PCI: 00:16.1 [8086/1e3b] disabled No operations\r
180 PCI: 00:16.2: Disabling device\r
181 PCI: 00:16.2 [8086/1e3c] disabled No operations\r
182 PCI: 00:16.3: Disabling device\r
183 PCI: 00:16.3 [8086/1e3d] disabled No operations\r
184 PCI: 00:19.0 [8086/1502] enabled\r
185 PCI: 00:1a.0 [8086/0000] ops\r
186 PCI: 00:1a.0 [8086/1e2d] enabled\r
187 PCI: 00:1b.0 [8086/0000] ops\r
188 PCI: 00:1b.0 [8086/1e20] enabled\r
189 PCH: PCIe Root Port coalescing is enabled\r
190 PCI: 00:1c.0 [8086/0000] bus ops\r
191 PCI: 00:1c.0 [8086/1e10] enabled\r
192 PCI: 00:1c.1 [8086/0000] bus ops\r
193 PCI: 00:1c.1 [8086/1e12] enabled\r
194 PCI: 00:1c.2 [8086/0000] bus ops\r
195 PCI: 00:1c.2 [8086/1e14] enabled\r
196 PCI: 00:1c.3: Disabling device\r
197 PCI: 00:1c.4: Disabling device\r
198 PCI: 00:1c.4: check set enabled\r
199 PCI: 00:1c.5: Disabling device\r
200 PCI: 00:1c.6: Disabling device\r
201 PCI: 00:1c.7: Disabling device\r
202 PCH: RPFN 0x76543210 -> 0xfedcb210\r
203 PCI: 00:1d.0 [8086/0000] ops\r
204 PCI: 00:1d.0 [8086/1e26] enabled\r
205 PCI: 00:1e.0: Disabling device\r
206 PCI: 00:1f.0 [8086/0000] bus ops\r
207 PCI: 00:1f.0 [8086/1e55] enabled\r
208 PCI: 00:1f.2 [8086/0000] ops\r
209 PCI: 00:1f.2 [8086/1e01] enabled\r
210 PCI: 00:1f.3 [8086/0000] bus ops\r
211 PCI: 00:1f.3 [8086/1e22] enabled\r
212 PCI: 00:1f.5: Disabling device\r
213 PCI: Static device PCI: 00:1f.6 not found, disabling it.\r
214 scan_static_bus for PCI: 00:16.0\r
215 scan_static_bus for PCI: 00:16.0 done\r
216 do_pci_scan_bridge for PCI: 00:1c.0\r
217 PCI: pci_scan_bus for bus 01\r
218 PCI: 01:00.0 [1180/e823] enabled\r
219 PCI: 01:00.1 [1180/e232] enabled\r
220 PCI: 01:00.2 [1180/e852] enabled\r
221 PCI: pci_scan_bus returning with max=001\r
222 Capability: type 0x05 @ 0x50\r
223 Capability: type 0x01 @ 0x78\r
224 Capability: type 0x10 @ 0x80\r
225 Capability: type 0x10 @ 0x40\r
226 Enabling Common Clock Configuration\r
227 ASPM: Enabled L0s and L1\r
228 Capability: type 0x05 @ 0x50\r
229 Capability: type 0x01 @ 0x78\r
230 Capability: type 0x10 @ 0x80\r
231 Capability: type 0x10 @ 0x40\r
232 Enabling Common Clock Configuration\r
233 ASPM: Enabled L0s and L1\r
234 Capability: type 0x05 @ 0x50\r
235 Capability: type 0x01 @ 0x78\r
236 Capability: type 0x10 @ 0x80\r
237 Capability: type 0x10 @ 0x40\r
238 Enabling Common Clock Configuration\r
239 ASPM: Enabled L0s and L1\r
240 do_pci_scan_bridge returns max 1\r
241 do_pci_scan_bridge for PCI: 00:1c.1\r
242 PCI: pci_scan_bus for bus 02\r
243 PCI: 02:00.0 [8086/0085] enabled\r
244 PCI: pci_scan_bus returning with max=002\r
245 Capability: type 0x01 @ 0xc8\r
246 Capability: type 0x05 @ 0xd0\r
247 Capability: type 0x10 @ 0xe0\r
248 Capability: type 0x10 @ 0x40\r
249 Enabling Common Clock Configuration\r
250 ASPM: Enabled L1\r
251 do_pci_scan_bridge returns max 2\r
252 do_pci_scan_bridge for PCI: 00:1c.2\r
253 PCI: pci_scan_bus for bus 03\r
254 PCI: pci_scan_bus returning with max=003\r
255 do_pci_scan_bridge returns max 3\r
256 scan_static_bus for PCI: 00:1f.0\r
257 PNP: 00ff.1 enabled\r
258 recv_ec_data: 0x47\r
259 recv_ec_data: 0x32\r
260 recv_ec_data: 0x48\r
261 recv_ec_data: 0x54\r
262 recv_ec_data: 0x33\r
263 recv_ec_data: 0x31\r
264 recv_ec_data: 0x57\r
265 recv_ec_data: 0x57\r
266 recv_ec_data: 0x16\r
267 recv_ec_data: 0x03\r
268 recv_ec_data: 0x00\r
269 recv_ec_data: 0x11\r
270 EC Firmware ID G2HT31WW-3.22, Version 0.01B\r
271 recv_ec_data: 0x00\r
272 recv_ec_data: 0x90\r
273 recv_ec_data: 0x20\r
274 recv_ec_data: 0x30\r
275 recv_ec_data: 0x00\r
276 recv_ec_data: 0xa6\r
277 recv_ec_data: 0xe0\r
278 recv_ec_data: 0x70\r
279 PNP: 00ff.2 enabled\r
280 scan_static_bus for PCI: 00:1f.0 done\r
281 scan_static_bus for PCI: 00:1f.3\r
282 smbus: PCI: 00:1f.3[0]->I2C: 01:54 enabled\r
283 smbus: PCI: 00:1f.3[0]->I2C: 01:55 enabled\r
284 smbus: PCI: 00:1f.3[0]->I2C: 01:56 enabled\r
285 smbus: PCI: 00:1f.3[0]->I2C: 01:57 enabled\r
286 smbus: PCI: 00:1f.3[0]->I2C: 01:5c enabled\r
287 smbus: PCI: 00:1f.3[0]->I2C: 01:5d enabled\r
288 smbus: PCI: 00:1f.3[0]->I2C: 01:5e enabled\r
289 smbus: PCI: 00:1f.3[0]->I2C: 01:5f enabled\r
290 scan_static_bus for PCI: 00:1f.3 done\r
291 PCI: pci_scan_bus returning with max=003\r
292 scan_static_bus for Root Device done\r
293 done\r
294 BS: Exiting BS_DEV_ENUMERATE state.\r
295 BS: Entering BS_DEV_RESOURCES state.\r
296 found VGA at PCI: 00:02.0\r
297 Setting up VGA for PCI: 00:02.0\r
298 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
299 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
300 Allocating resources...\r
301 Reading resources...\r
302 Root Device read_resources bus 0 link: 0\r
303 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
304 APIC: 00 missing read_resources\r
305 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
306 DOMAIN: 0000 read_resources bus 0 link: 0\r
307 Adding PCIe enhanced config space BAR 0xf0000000-0xf4000000.\r
308 PCI: 00:1c.0 read_resources bus 1 link: 0\r
309 PCI: 00:1c.0 read_resources bus 1 link: 0 done\r
310 PCI: 00:1c.1 read_resources bus 2 link: 0\r
311 PCI: 00:1c.1 read_resources bus 2 link: 0 done\r
312 PCI: 00:1c.2 read_resources bus 3 link: 0\r
313 PCI: 00:1c.2 read_resources bus 3 link: 0 done\r
314 PCI: 00:1f.0 read_resources bus 0 link: 0\r
315 PNP: 00ff.1 missing read_resources\r
316 PNP: 00ff.2 missing read_resources\r
317 PCI: 00:1f.0 read_resources bus 0 link: 0 done\r
318 PCI: 00:1f.3 read_resources bus 1 link: 0\r
319 PCI: 00:1f.3 read_resources bus 1 link: 0 done\r
320 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
321 Root Device read_resources bus 0 link: 0 done\r
322 Done reading resources.\r
323 Show resources in subtree (Root Device)...After reading.\r
324  Root Device child on link 0 CPU_CLUSTER: 0\r
325   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
326    APIC: 00\r
327    APIC: acac\r
328   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
329   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
330   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
331    PCI: 00:00.0\r
332    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
333    PCI: 00:01.0\r
334    PCI: 00:02.0\r
335    PCI: 00:02.0 resource base 0 size 400000 align 22 gran 22 limit ffffffffffffffff flags 201 index 10\r
336    PCI: 00:02.0 resource base 0 size 10000000 align 28 gran 28 limit ffffffffffffffff flags 1201 index 18\r
337    PCI: 00:02.0 resource base 0 size 40 align 6 gran 6 limit ffff flags 100 index 20\r
338    PCI: 00:14.0\r
339    PCI: 00:14.0 resource base 0 size 10000 align 16 gran 16 limit ffffffffffffffff flags 201 index 10\r
340    PCI: 00:16.0\r
341    PCI: 00:16.0 resource base 0 size 10 align 4 gran 4 limit ffffffffffffffff flags 201 index 10\r
342    PCI: 00:16.1\r
343    PCI: 00:16.2\r
344    PCI: 00:16.3\r
345    PCI: 00:19.0\r
346    PCI: 00:19.0 resource base 0 size 20000 align 17 gran 17 limit ffffffff flags 200 index 10\r
347    PCI: 00:19.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 14\r
348    PCI: 00:19.0 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 18\r
349    PCI: 00:1a.0\r
350    PCI: 00:1a.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
351    PCI: 00:1b.0\r
352    PCI: 00:1b.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
353    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
354    PCI: 00:1c.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
355    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
356    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
357     PCI: 01:00.0\r
358     PCI: 01:00.0 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
359     PCI: 01:00.1\r
360     PCI: 01:00.1 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
361     PCI: 01:00.2\r
362     PCI: 01:00.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
363    PCI: 00:1c.1 child on link 0 PCI: 02:00.0\r
364    PCI: 00:1c.1 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
365    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
366    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
367     PCI: 02:00.0\r
368     PCI: 02:00.0 resource base 0 size 2000 align 13 gran 13 limit ffffffffffffffff flags 201 index 10\r
369    PCI: 00:1c.2\r
370    PCI: 00:1c.2 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
371    PCI: 00:1c.2 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
372    PCI: 00:1c.2 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
373    PCI: 00:1c.3\r
374    PCI: 00:1c.4\r
375    PCI: 00:1c.5\r
376    PCI: 00:1c.6\r
377    PCI: 00:1c.7\r
378    PCI: 00:1d.0\r
379    PCI: 00:1d.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
380    PCI: 00:1e.0\r
381    PCI: 00:1f.0 child on link 0 PNP: 00ff.1\r
382    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
383    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
384    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
385    PCI: 00:1f.0 resource base 1600 size 7c align 0 gran 0 limit 0 flags c0040100 index 10000200\r
386    PCI: 00:1f.0 resource base 15e0 size c align 0 gran 0 limit 0 flags c0040100 index 10000300\r
387     PNP: 00ff.1\r
388     PNP: 00ff.1 resource base 15e0 size 10 align 5 gran 5 limit 0 flags 80000100 index 77\r
389     PNP: 00ff.2\r
390     PNP: 00ff.2 resource base 62 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
391     PNP: 00ff.2 resource base 66 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
392     PNP: 00ff.2 resource base 1600 size 0 align 0 gran 0 limit 0 flags c0000100 index 64\r
393     PNP: 00ff.2 resource base 1604 size 0 align 0 gran 0 limit 0 flags c0000100 index 66\r
394    PCI: 00:1f.2\r
395    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
396    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
397    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
398    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
399    PCI: 00:1f.2 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 20\r
400    PCI: 00:1f.2 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
401    PCI: 00:1f.3 child on link 0 I2C: 01:54\r
402    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
403    PCI: 00:1f.3 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
404     I2C: 01:54\r
405     I2C: 01:55\r
406     I2C: 01:56\r
407     I2C: 01:57\r
408     I2C: 01:5c\r
409     I2C: 01:5d\r
410     I2C: 01:5e\r
411     I2C: 01:5f\r
412    PCI: 00:1f.5\r
413    PCI: 00:1f.6\r
414 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
415 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
416 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
417 PCI: 00:1c.1 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
418 PCI: 00:1c.1 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
419 PCI: 00:1c.2 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
420 PCI: 00:1c.2 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
421 PCI: 00:02.0 20 *  [0x0 - 0x3f] io\r
422 PCI: 00:19.0 18 *  [0x40 - 0x5f] io\r
423 PCI: 00:1f.2 20 *  [0x60 - 0x7f] io\r
424 PCI: 00:1f.2 10 *  [0x80 - 0x87] io\r
425 PCI: 00:1f.2 18 *  [0x88 - 0x8f] io\r
426 PCI: 00:1f.2 14 *  [0x90 - 0x93] io\r
427 PCI: 00:1f.2 1c *  [0x94 - 0x97] io\r
428 DOMAIN: 0000 compute_resources_io: base: 98 size: 98 align: 6 gran: 0 limit: ffff done\r
429 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
430 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
431 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
432 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
433 PCI: 01:00.0 10 *  [0x0 - 0xff] mem\r
434 PCI: 01:00.1 10 *  [0x100 - 0x1ff] mem\r
435 PCI: 01:00.2 10 *  [0x200 - 0x2ff] mem\r
436 PCI: 00:1c.0 compute_resources_mem: base: 300 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
437 PCI: 00:1c.1 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
438 PCI: 00:1c.1 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
439 PCI: 00:1c.1 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
440 PCI: 02:00.0 10 *  [0x0 - 0x1fff] mem\r
441 PCI: 00:1c.1 compute_resources_mem: base: 2000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
442 PCI: 00:1c.2 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
443 PCI: 00:1c.2 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
444 PCI: 00:1c.2 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
445 PCI: 00:1c.2 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
446 PCI: 00:02.0 18 *  [0x0 - 0xfffffff] prefmem\r
447 PCI: 00:02.0 10 *  [0x10000000 - 0x103fffff] mem\r
448 PCI: 00:1c.0 20 *  [0x10400000 - 0x104fffff] mem\r
449 PCI: 00:1c.1 20 *  [0x10500000 - 0x105fffff] mem\r
450 PCI: 00:19.0 10 *  [0x10600000 - 0x1061ffff] mem\r
451 PCI: 00:14.0 10 *  [0x10620000 - 0x1062ffff] mem\r
452 PCI: 00:1b.0 10 *  [0x10630000 - 0x10633fff] mem\r
453 PCI: 00:19.0 14 *  [0x10634000 - 0x10634fff] mem\r
454 PCI: 00:1f.2 24 *  [0x10635000 - 0x106357ff] mem\r
455 PCI: 00:1a.0 10 *  [0x10635800 - 0x10635bff] mem\r
456 PCI: 00:1d.0 10 *  [0x10635c00 - 0x10635fff] mem\r
457 PCI: 00:1f.3 10 *  [0x10636000 - 0x106360ff] mem\r
458 PCI: 00:16.0 10 *  [0x10636100 - 0x1063610f] mem\r
459 DOMAIN: 0000 compute_resources_mem: base: 10636110 size: 10636110 align: 28 gran: 0 limit: ffffffff done\r
460 avoid_fixed_resources: DOMAIN: 0000\r
461 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
462 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
463 constrain_resources: DOMAIN: 0000\r
464 constrain_resources: PCI: 00:00.0\r
465 constrain_resources: PCI: 00:02.0\r
466 constrain_resources: PCI: 00:14.0\r
467 constrain_resources: PCI: 00:16.0\r
468 constrain_resources: PCI: 00:19.0\r
469 constrain_resources: PCI: 00:1a.0\r
470 constrain_resources: PCI: 00:1b.0\r
471 constrain_resources: PCI: 00:1c.0\r
472 constrain_resources: PCI: 01:00.0\r
473 constrain_resources: PCI: 01:00.1\r
474 constrain_resources: PCI: 01:00.2\r
475 constrain_resources: PCI: 00:1c.1\r
476 constrain_resources: PCI: 02:00.0\r
477 constrain_resources: PCI: 00:1c.2\r
478 constrain_resources: PCI: 00:1d.0\r
479 constrain_resources: PCI: 00:1f.0\r
480 constrain_resources: PNP: 00ff.1\r
481 constrain_resources: PNP: 00ff.2\r
482 skipping PNP: 00ff.2@60 fixed resource, size=0!\r
483 skipping PNP: 00ff.2@62 fixed resource, size=0!\r
484 skipping PNP: 00ff.2@64 fixed resource, size=0!\r
485 skipping PNP: 00ff.2@66 fixed resource, size=0!\r
486 constrain_resources: PCI: 00:1f.2\r
487 constrain_resources: PCI: 00:1f.3\r
488 constrain_resources: I2C: 01:54\r
489 constrain_resources: I2C: 01:55\r
490 constrain_resources: I2C: 01:56\r
491 constrain_resources: I2C: 01:57\r
492 constrain_resources: I2C: 01:5c\r
493 constrain_resources: I2C: 01:5d\r
494 constrain_resources: I2C: 01:5e\r
495 constrain_resources: I2C: 01:5f\r
496 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
497         lim->base 0000167c lim->limit 0000ffff\r
498 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
499         lim->base 00000000 lim->limit efffffff\r
500 Setting resources...\r
501 DOMAIN: 0000 allocate_resources_io: base:167c size:98 align:6 gran:0 limit:ffff\r
502 Assigned: PCI: 00:02.0 20 *  [0x1800 - 0x183f] io\r
503 Assigned: PCI: 00:19.0 18 *  [0x1840 - 0x185f] io\r
504 Assigned: PCI: 00:1f.2 20 *  [0x1860 - 0x187f] io\r
505 Assigned: PCI: 00:1f.2 10 *  [0x1880 - 0x1887] io\r
506 Assigned: PCI: 00:1f.2 18 *  [0x1888 - 0x188f] io\r
507 Assigned: PCI: 00:1f.2 14 *  [0x1890 - 0x1893] io\r
508 Assigned: PCI: 00:1f.2 1c *  [0x1894 - 0x1897] io\r
509 DOMAIN: 0000 allocate_resources_io: next_base: 1898 size: 98 align: 6 gran: 0 done\r
510 PCI: 00:1c.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
511 PCI: 00:1c.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
512 PCI: 00:1c.1 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
513 PCI: 00:1c.1 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
514 PCI: 00:1c.2 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
515 PCI: 00:1c.2 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
516 DOMAIN: 0000 allocate_resources_mem: base:d0000000 size:10636110 align:28 gran:0 limit:efffffff\r
517 Assigned: PCI: 00:02.0 18 *  [0xd0000000 - 0xdfffffff] prefmem\r
518 Assigned: PCI: 00:02.0 10 *  [0xe0000000 - 0xe03fffff] mem\r
519 Assigned: PCI: 00:1c.0 20 *  [0xe0400000 - 0xe04fffff] mem\r
520 Assigned: PCI: 00:1c.1 20 *  [0xe0500000 - 0xe05fffff] mem\r
521 Assigned: PCI: 00:19.0 10 *  [0xe0600000 - 0xe061ffff] mem\r
522 Assigned: PCI: 00:14.0 10 *  [0xe0620000 - 0xe062ffff] mem\r
523 Assigned: PCI: 00:1b.0 10 *  [0xe0630000 - 0xe0633fff] mem\r
524 Assigned: PCI: 00:19.0 14 *  [0xe0634000 - 0xe0634fff] mem\r
525 Assigned: PCI: 00:1f.2 24 *  [0xe0635000 - 0xe06357ff] mem\r
526 Assigned: PCI: 00:1a.0 10 *  [0xe0635800 - 0xe0635bff] mem\r
527 Assigned: PCI: 00:1d.0 10 *  [0xe0635c00 - 0xe0635fff] mem\r
528 Assigned: PCI: 00:1f.3 10 *  [0xe0636000 - 0xe06360ff] mem\r
529 Assigned: PCI: 00:16.0 10 *  [0xe0636100 - 0xe063610f] mem\r
530 DOMAIN: 0000 allocate_resources_mem: next_base: e0636110 size: 10636110 align: 28 gran: 0 done\r
531 PCI: 00:1c.0 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
532 PCI: 00:1c.0 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
533 PCI: 00:1c.0 allocate_resources_mem: base:e0400000 size:100000 align:20 gran:20 limit:efffffff\r
534 Assigned: PCI: 01:00.0 10 *  [0xe0400000 - 0xe04000ff] mem\r
535 Assigned: PCI: 01:00.1 10 *  [0xe0400100 - 0xe04001ff] mem\r
536 Assigned: PCI: 01:00.2 10 *  [0xe0400200 - 0xe04002ff] mem\r
537 PCI: 00:1c.0 allocate_resources_mem: next_base: e0400300 size: 100000 align: 20 gran: 20 done\r
538 PCI: 00:1c.1 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
539 PCI: 00:1c.1 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
540 PCI: 00:1c.1 allocate_resources_mem: base:e0500000 size:100000 align:20 gran:20 limit:efffffff\r
541 Assigned: PCI: 02:00.0 10 *  [0xe0500000 - 0xe0501fff] mem\r
542 PCI: 00:1c.1 allocate_resources_mem: next_base: e0502000 size: 100000 align: 20 gran: 20 done\r
543 PCI: 00:1c.2 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
544 PCI: 00:1c.2 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
545 PCI: 00:1c.2 allocate_resources_mem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
546 PCI: 00:1c.2 allocate_resources_mem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
547 Root Device assign_resources, bus 0 link: 0\r
548 TOUUD 0x44e600000 TOLUD 0xafa00000 TOM 0x400000000\r
549 MEBASE 0x3fe000000\r
550 IGD decoded, subtracting 32M UMA and 2M GTT\r
551 TSEG base 0xad000000 size 8M\r
552 Available memory below 4GB: 2768M\r
553 Available memory above 4GB: 13542M\r
554 Adding PCIe config bar base=0xf0000000 size=0x4000000\r
555 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
556 PCI: 00:00.0 cf <- [0x00f0000000 - 0x00f3ffffff] size 0x04000000 gran 0x00 mem<mmconfig>\r
557 PCI: 00:02.0 10 <- [0x00e0000000 - 0x00e03fffff] size 0x00400000 gran 0x16 mem64\r
558 PCI: 00:02.0 18 <- [0x00d0000000 - 0x00dfffffff] size 0x10000000 gran 0x1c prefmem64\r
559 PCI: 00:02.0 20 <- [0x0000001800 - 0x000000183f] size 0x00000040 gran 0x06 io\r
560 PCI: 00:14.0 10 <- [0x00e0620000 - 0x00e062ffff] size 0x00010000 gran 0x10 mem64\r
561 PCI: 00:16.0 10 <- [0x00e0636100 - 0x00e063610f] size 0x00000010 gran 0x04 mem64\r
562 PCI: 00:19.0 10 <- [0x00e0600000 - 0x00e061ffff] size 0x00020000 gran 0x11 mem\r
563 PCI: 00:19.0 14 <- [0x00e0634000 - 0x00e0634fff] size 0x00001000 gran 0x0c mem\r
564 PCI: 00:19.0 18 <- [0x0000001840 - 0x000000185f] size 0x00000020 gran 0x05 io\r
565 PCI: 00:1a.0 10 <- [0x00e0635800 - 0x00e0635bff] size 0x00000400 gran 0x0a mem\r
566 PCI: 00:1b.0 10 <- [0x00e0630000 - 0x00e0633fff] size 0x00004000 gran 0x0e mem64\r
567 PCI: 00:1c.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 01 io\r
568 PCI: 00:1c.0 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
569 PCI: 00:1c.0 20 <- [0x00e0400000 - 0x00e04fffff] size 0x00100000 gran 0x14 bus 01 mem\r
570 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
571 PCI: 01:00.0 10 <- [0x00e0400000 - 0x00e04000ff] size 0x00000100 gran 0x08 mem\r
572 PCI: 01:00.1 10 <- [0x00e0400100 - 0x00e04001ff] size 0x00000100 gran 0x08 mem\r
573 PCI: 01:00.2 10 <- [0x00e0400200 - 0x00e04002ff] size 0x00000100 gran 0x08 mem\r
574 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
575 PCI: 00:1c.1 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 02 io\r
576 PCI: 00:1c.1 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 02 prefmem\r
577 PCI: 00:1c.1 20 <- [0x00e0500000 - 0x00e05fffff] size 0x00100000 gran 0x14 bus 02 mem\r
578 PCI: 00:1c.1 assign_resources, bus 2 link: 0\r
579 PCI: 02:00.0 10 <- [0x00e0500000 - 0x00e0501fff] size 0x00002000 gran 0x0d mem64\r
580 PCI: 00:1c.1 assign_resources, bus 2 link: 0\r
581 PCI: 00:1c.2 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 03 io\r
582 PCI: 00:1c.2 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 03 prefmem\r
583 PCI: 00:1c.2 20 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 03 mem\r
584 PCI: 00:1d.0 10 <- [0x00e0635c00 - 0x00e0635fff] size 0x00000400 gran 0x0a mem\r
585 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
586 PNP: 00ff.1 missing set_resources\r
587 PNP: 00ff.2 missing set_resources\r
588 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
589 PCI: 00:1f.2 10 <- [0x0000001880 - 0x0000001887] size 0x00000008 gran 0x03 io\r
590 PCI: 00:1f.2 14 <- [0x0000001890 - 0x0000001893] size 0x00000004 gran 0x02 io\r
591 PCI: 00:1f.2 18 <- [0x0000001888 - 0x000000188f] size 0x00000008 gran 0x03 io\r
592 PCI: 00:1f.2 1c <- [0x0000001894 - 0x0000001897] size 0x00000004 gran 0x02 io\r
593 PCI: 00:1f.2 20 <- [0x0000001860 - 0x000000187f] size 0x00000020 gran 0x05 io\r
594 PCI: 00:1f.2 24 <- [0x00e0635000 - 0x00e06357ff] size 0x00000800 gran 0x0b mem\r
595 PCI: 00:1f.3 10 <- [0x00e0636000 - 0x00e06360ff] size 0x00000100 gran 0x08 mem64\r
596 PCI: 00:1f.3 assign_resources, bus 1 link: 0\r
597 PCI: 00:1f.3 assign_resources, bus 1 link: 0\r
598 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
599 CBMEM region aced0000-acffffff (cbmem_late_set_table)\r
600 Root Device assign_resources, bus 0 link: 0\r
601 Done setting resources.\r
602 Show resources in subtree (Root Device)...After assigning values.\r
603  Root Device child on link 0 CPU_CLUSTER: 0\r
604   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
605    APIC: 00\r
606    APIC: acac\r
607   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
608   DOMAIN: 0000 resource base 167c size 98 align 6 gran 0 limit ffff flags 40040100 index 10000000\r
609   DOMAIN: 0000 resource base d0000000 size 10636110 align 28 gran 0 limit efffffff flags 40040200 index 10000100\r
610   DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
611   DOMAIN: 0000 resource base 100000 size acf00000 align 0 gran 0 limit 0 flags e0004200 index 4\r
612   DOMAIN: 0000 resource base 100000000 size 34e600000 align 0 gran 0 limit 0 flags e0004200 index 5\r
613   DOMAIN: 0000 resource base ad000000 size 2a00000 align 0 gran 0 limit 0 flags f0000200 index 6\r
614   DOMAIN: 0000 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
615   DOMAIN: 0000 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index 8\r
616   DOMAIN: 0000 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index 9\r
617   DOMAIN: 0000 resource base 20000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index a\r
618   DOMAIN: 0000 resource base 40000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index b\r
619    PCI: 00:00.0\r
620    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
621    PCI: 00:01.0\r
622    PCI: 00:02.0\r
623    PCI: 00:02.0 resource base e0000000 size 400000 align 22 gran 22 limit efffffff flags 60000201 index 10\r
624    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit efffffff flags 60001201 index 18\r
625    PCI: 00:02.0 resource base 1800 size 40 align 6 gran 6 limit ffff flags 60000100 index 20\r
626    PCI: 00:14.0\r
627    PCI: 00:14.0 resource base e0620000 size 10000 align 16 gran 16 limit efffffff flags 60000201 index 10\r
628    PCI: 00:16.0\r
629    PCI: 00:16.0 resource base e0636100 size 10 align 4 gran 4 limit efffffff flags 60000201 index 10\r
630    PCI: 00:16.1\r
631    PCI: 00:16.2\r
632    PCI: 00:16.3\r
633    PCI: 00:19.0\r
634    PCI: 00:19.0 resource base e0600000 size 20000 align 17 gran 17 limit efffffff flags 60000200 index 10\r
635    PCI: 00:19.0 resource base e0634000 size 1000 align 12 gran 12 limit efffffff flags 60000200 index 14\r
636    PCI: 00:19.0 resource base 1840 size 20 align 5 gran 5 limit ffff flags 60000100 index 18\r
637    PCI: 00:1a.0\r
638    PCI: 00:1a.0 resource base e0635800 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
639    PCI: 00:1b.0\r
640    PCI: 00:1b.0 resource base e0630000 size 4000 align 14 gran 14 limit efffffff flags 60000201 index 10\r
641    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
642    PCI: 00:1c.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
643    PCI: 00:1c.0 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
644    PCI: 00:1c.0 resource base e0400000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
645     PCI: 01:00.0\r
646     PCI: 01:00.0 resource base e0400000 size 100 align 8 gran 8 limit efffffff flags 60000200 index 10\r
647     PCI: 01:00.1\r
648     PCI: 01:00.1 resource base e0400100 size 100 align 8 gran 8 limit efffffff flags 60000200 index 10\r
649     PCI: 01:00.2\r
650     PCI: 01:00.2 resource base e0400200 size 100 align 8 gran 8 limit efffffff flags 60000200 index 10\r
651    PCI: 00:1c.1 child on link 0 PCI: 02:00.0\r
652    PCI: 00:1c.1 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
653    PCI: 00:1c.1 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
654    PCI: 00:1c.1 resource base e0500000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
655     PCI: 02:00.0\r
656     PCI: 02:00.0 resource base e0500000 size 2000 align 13 gran 13 limit efffffff flags 60000201 index 10\r
657    PCI: 00:1c.2\r
658    PCI: 00:1c.2 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
659    PCI: 00:1c.2 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
660    PCI: 00:1c.2 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60080202 index 20\r
661    PCI: 00:1c.3\r
662    PCI: 00:1c.4\r
663    PCI: 00:1c.5\r
664    PCI: 00:1c.6\r
665    PCI: 00:1c.7\r
666    PCI: 00:1d.0\r
667    PCI: 00:1d.0 resource base e0635c00 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
668    PCI: 00:1e.0\r
669    PCI: 00:1f.0 child on link 0 PNP: 00ff.1\r
670    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
671    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
672    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
673    PCI: 00:1f.0 resource base 1600 size 7c align 0 gran 0 limit 0 flags c0040100 index 10000200\r
674    PCI: 00:1f.0 resource base 15e0 size c align 0 gran 0 limit 0 flags c0040100 index 10000300\r
675     PNP: 00ff.1\r
676     PNP: 00ff.1 resource base 15e0 size 10 align 5 gran 5 limit 0 flags 80000100 index 77\r
677     PNP: 00ff.2\r
678     PNP: 00ff.2 resource base 62 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
679     PNP: 00ff.2 resource base 66 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
680     PNP: 00ff.2 resource base 1600 size 0 align 0 gran 0 limit 0 flags c0000100 index 64\r
681     PNP: 00ff.2 resource base 1604 size 0 align 0 gran 0 limit 0 flags c0000100 index 66\r
682    PCI: 00:1f.2\r
683    PCI: 00:1f.2 resource base 1880 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
684    PCI: 00:1f.2 resource base 1890 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
685    PCI: 00:1f.2 resource base 1888 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
686    PCI: 00:1f.2 resource base 1894 size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
687    PCI: 00:1f.2 resource base 1860 size 20 align 5 gran 5 limit ffff flags 60000100 index 20\r
688    PCI: 00:1f.2 resource base e0635000 size 800 align 11 gran 11 limit efffffff flags 60000200 index 24\r
689    PCI: 00:1f.3 child on link 0 I2C: 01:54\r
690    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
691    PCI: 00:1f.3 resource base e0636000 size 100 align 8 gran 8 limit efffffff flags 60000201 index 10\r
692     I2C: 01:54\r
693     I2C: 01:55\r
694     I2C: 01:56\r
695     I2C: 01:57\r
696     I2C: 01:5c\r
697     I2C: 01:5d\r
698     I2C: 01:5e\r
699     I2C: 01:5f\r
700    PCI: 00:1f.5\r
701    PCI: 00:1f.6\r
702 Done allocating resources.\r
703 BS: Exiting BS_DEV_RESOURCES state.\r
704 BS: Entering BS_DEV_ENABLE state.\r
705 Enabling resources...\r
706 PCI: 00:00.0 subsystem <- 0000/0000\r
707 PCI: 00:00.0 cmd <- 06\r
708 PCI: 00:02.0 subsystem <- 0000/0000\r
709 PCI: 00:02.0 cmd <- 03\r
710 PCI: 00:14.0 subsystem <- 0000/0000\r
711 PCI: 00:14.0 cmd <- 102\r
712 PCI: 00:16.0 subsystem <- 0000/0000\r
713 PCI: 00:16.0 cmd <- 02\r
714 PCI: 00:19.0 subsystem <- 0000/0000\r
715 PCI: 00:19.0 cmd <- 103\r
716 PCI: 00:1a.0 subsystem <- 0000/0000\r
717 PCI: 00:1a.0 cmd <- 102\r
718 PCI: 00:1b.0 subsystem <- 0000/0000\r
719 PCI: 00:1b.0 cmd <- 102\r
720 PCI: 00:1c.0 bridge ctrl <- 0003\r
721 PCI: 00:1c.0 subsystem <- 0000/0000\r
722 PCI: 00:1c.0 cmd <- 106\r
723 PCI: 00:1c.1 bridge ctrl <- 0003\r
724 PCI: 00:1c.1 subsystem <- 0000/0000\r
725 PCI: 00:1c.1 cmd <- 106\r
726 PCI: 00:1c.2 bridge ctrl <- 0003\r
727 PCI: 00:1c.2 subsystem <- 0000/0000\r
728 PCI: 00:1c.2 cmd <- 100\r
729 PCI: 00:1d.0 subsystem <- 0000/0000\r
730 PCI: 00:1d.0 cmd <- 102\r
731 pch_decode_init\r
732 PCI: 00:1f.0 subsystem <- 0000/0000\r
733 PCI: 00:1f.0 cmd <- 107\r
734 PCI: 00:1f.2 subsystem <- 0000/0000\r
735 PCI: 00:1f.2 cmd <- 03\r
736 PCI: 00:1f.3 subsystem <- 0000/0000\r
737 PCI: 00:1f.3 cmd <- 103\r
738 PCI: 01:00.0 cmd <- 06\r
739 PCI: 01:00.1 cmd <- 06\r
740 PCI: 01:00.2 cmd <- 06\r
741 PCI: 02:00.0 cmd <- 02\r
742 done.\r
743 BS: Exiting BS_DEV_ENABLE state.\r
744 BS: Entering BS_DEV_INIT state.\r
745 Initializing devices...\r
746 Root Device init\r
747 Keyboard init...\r
748 Keyboard controller output buffer result timeout\r
749 Keyboard controller output buffer result timeout\r
750 Keyboard controller output buffer result timeout\r
751 Keyboard reset failed ACK: 0xaa\r
752 CPU_CLUSTER: 0 init\r
753 start_eip=0x00001000, code_size=0x00000031\r
754 Installing SMM handler to 0xad000000\r
755 Installing IED header to 0xad400000\r
756 Initializing SMM handler... ... pmbase = 0x0500\r
757 \r
758 SMI_STS: MCSMI PM1 \r
759 PM1_STS: WAK PWRBTN BM TMROF \r
760 GPE0_STS: GPIO14 GPIO13 GPIO11 GPIO10 GPIO9 GPIO7 GPIO6 GPIO5 GPIO4 GPIO3 GPIO1 GPIO0 EL_SCI/BATLOW \r
761 ALT_GP_SMI_STS: GPI14 GPI13 GPI11 GPI10 GPI9 GPI7 GPI6 GPI5 GPI4 GPI3 GPI1 GPI0 \r
762 TCO_STS: \r
763   ... raise SMI#\r
764 Initializing CPU #0\r
765 CPU: vendor Intel device 306a9\r
766 CPU: family 06, model 3a, stepping 09\r
767 Enabling cache\r
768 microcode: sig=0x306a9 pf=0x10 revision=0x17\r
769 CPU: Intel(R) Core(TM) i5-3360M CPU @ 2.80GHz.\r
770 MTRR: Physical address space:\r
771 0x0000000000000000 - 0x00000000000a0000 size 0x000a0000 type 6\r
772 0x00000000000a0000 - 0x00000000000c0000 size 0x00020000 type 0\r
773 0x00000000000c0000 - 0x00000000ad000000 size 0xacf40000 type 6\r
774 0x00000000ad000000 - 0x00000000d0000000 size 0x23000000 type 0\r
775 0x00000000d0000000 - 0x00000000e0000000 size 0x10000000 type 1\r
776 0x00000000e0000000 - 0x0000000100000000 size 0x20000000 type 0\r
777 0x0000000100000000 - 0x000000044e600000 size 0x34e600000 type 6\r
778 MTRR addr 0x0-0x10 set to 6 type @ 0\r
779 MTRR addr 0x10-0x20 set to 6 type @ 1\r
780 MTRR addr 0x20-0x30 set to 6 type @ 2\r
781 MTRR addr 0x30-0x40 set to 6 type @ 3\r
782 MTRR addr 0x40-0x50 set to 6 type @ 4\r
783 MTRR addr 0x50-0x60 set to 6 type @ 5\r
784 MTRR addr 0x60-0x70 set to 6 type @ 6\r
785 MTRR addr 0x70-0x80 set to 6 type @ 7\r
786 MTRR addr 0x80-0x84 set to 6 type @ 8\r
787 MTRR addr 0x84-0x88 set to 6 type @ 9\r
788 MTRR addr 0x88-0x8c set to 6 type @ 10\r
789 MTRR addr 0x8c-0x90 set to 6 type @ 11\r
790 MTRR addr 0x90-0x94 set to 6 type @ 12\r
791 MTRR addr 0x94-0x98 set to 6 type @ 13\r
792 MTRR addr 0x98-0x9c set to 6 type @ 14\r
793 MTRR addr 0x9c-0xa0 set to 6 type @ 15\r
794 MTRR addr 0xa0-0xa4 set to 0 type @ 16\r
795 MTRR addr 0xa4-0xa8 set to 0 type @ 17\r
796 MTRR addr 0xa8-0xac set to 0 type @ 18\r
797 MTRR addr 0xac-0xb0 set to 0 type @ 19\r
798 MTRR addr 0xb0-0xb4 set to 0 type @ 20\r
799 MTRR addr 0xb4-0xb8 set to 0 type @ 21\r
800 MTRR addr 0xb8-0xbc set to 0 type @ 22\r
801 MTRR addr 0xbc-0xc0 set to 0 type @ 23\r
802 MTRR addr 0xc0-0xc1 set to 6 type @ 24\r
803 MTRR addr 0xc1-0xc2 set to 6 type @ 25\r
804 MTRR addr 0xc2-0xc3 set to 6 type @ 26\r
805 MTRR addr 0xc3-0xc4 set to 6 type @ 27\r
806 MTRR addr 0xc4-0xc5 set to 6 type @ 28\r
807 MTRR addr 0xc5-0xc6 set to 6 type @ 29\r
808 MTRR addr 0xc6-0xc7 set to 6 type @ 30\r
809 MTRR addr 0xc7-0xc8 set to 6 type @ 31\r
810 MTRR addr 0xc8-0xc9 set to 6 type @ 32\r
811 MTRR addr 0xc9-0xca set to 6 type @ 33\r
812 MTRR addr 0xca-0xcb set to 6 type @ 34\r
813 MTRR addr 0xcb-0xcc set to 6 type @ 35\r
814 MTRR addr 0xcc-0xcd set to 6 type @ 36\r
815 MTRR addr 0xcd-0xce set to 6 type @ 37\r
816 MTRR addr 0xce-0xcf set to 6 type @ 38\r
817 MTRR addr 0xcf-0xd0 set to 6 type @ 39\r
818 MTRR addr 0xd0-0xd1 set to 6 type @ 40\r
819 MTRR addr 0xd1-0xd2 set to 6 type @ 41\r
820 MTRR addr 0xd2-0xd3 set to 6 type @ 42\r
821 MTRR addr 0xd3-0xd4 set to 6 type @ 43\r
822 MTRR addr 0xd4-0xd5 set to 6 type @ 44\r
823 MTRR addr 0xd5-0xd6 set to 6 type @ 45\r
824 MTRR addr 0xd6-0xd7 set to 6 type @ 46\r
825 MTRR addr 0xd7-0xd8 set to 6 type @ 47\r
826 MTRR addr 0xd8-0xd9 set to 6 type @ 48\r
827 MTRR addr 0xd9-0xda set to 6 type @ 49\r
828 MTRR addr 0xda-0xdb set to 6 type @ 50\r
829 MTRR addr 0xdb-0xdc set to 6 type @ 51\r
830 MTRR addr 0xdc-0xdd set to 6 type @ 52\r
831 MTRR addr 0xdd-0xde set to 6 type @ 53\r
832 MTRR addr 0xde-0xdf set to 6 type @ 54\r
833 MTRR addr 0xdf-0xe0 set to 6 type @ 55\r
834 MTRR addr 0xe0-0xe1 set to 6 type @ 56\r
835 MTRR addr 0xe1-0xe2 set to 6 type @ 57\r
836 MTRR addr 0xe2-0xe3 set to 6 type @ 58\r
837 MTRR addr 0xe3-0xe4 set to 6 type @ 59\r
838 MTRR addr 0xe4-0xe5 set to 6 type @ 60\r
839 MTRR addr 0xe5-0xe6 set to 6 type @ 61\r
840 MTRR addr 0xe6-0xe7 set to 6 type @ 62\r
841 MTRR addr 0xe7-0xe8 set to 6 type @ 63\r
842 MTRR addr 0xe8-0xe9 set to 6 type @ 64\r
843 MTRR addr 0xe9-0xea set to 6 type @ 65\r
844 MTRR addr 0xea-0xeb set to 6 type @ 66\r
845 MTRR addr 0xeb-0xec set to 6 type @ 67\r
846 MTRR addr 0xec-0xed set to 6 type @ 68\r
847 MTRR addr 0xed-0xee set to 6 type @ 69\r
848 MTRR addr 0xee-0xef set to 6 type @ 70\r
849 MTRR addr 0xef-0xf0 set to 6 type @ 71\r
850 MTRR addr 0xf0-0xf1 set to 6 type @ 72\r
851 MTRR addr 0xf1-0xf2 set to 6 type @ 73\r
852 MTRR addr 0xf2-0xf3 set to 6 type @ 74\r
853 MTRR addr 0xf3-0xf4 set to 6 type @ 75\r
854 MTRR addr 0xf4-0xf5 set to 6 type @ 76\r
855 MTRR addr 0xf5-0xf6 set to 6 type @ 77\r
856 MTRR addr 0xf6-0xf7 set to 6 type @ 78\r
857 MTRR addr 0xf7-0xf8 set to 6 type @ 79\r
858 MTRR addr 0xf8-0xf9 set to 6 type @ 80\r
859 MTRR addr 0xf9-0xfa set to 6 type @ 81\r
860 MTRR addr 0xfa-0xfb set to 6 type @ 82\r
861 MTRR addr 0xfb-0xfc set to 6 type @ 83\r
862 MTRR addr 0xfc-0xfd set to 6 type @ 84\r
863 MTRR addr 0xfd-0xfe set to 6 type @ 85\r
864 MTRR addr 0xfe-0xff set to 6 type @ 86\r
865 MTRR addr 0xff-0x100 set to 6 type @ 87\r
866 MTRR: Fixed MSR 0x250 0x0606060606060606\r
867 MTRR: Fixed MSR 0x258 0x0606060606060606\r
868 MTRR: Fixed MSR 0x259 0x0000000000000000\r
869 MTRR: Fixed MSR 0x268 0x0606060606060606\r
870 MTRR: Fixed MSR 0x269 0x0606060606060606\r
871 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
872 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
873 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
874 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
875 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
876 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
877 call enable_fixed_mtrr()\r
878 MTRR: default type WB/UC MTRR counts: 6/13.\r
879 MTRR: WB selected as default type.\r
880 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
881 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
882 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
883 MTRR: 3 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
884 MTRR: 4 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
885 MTRR: 5 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
886 \r
887 MTRR check\r
888 Fixed MTRRs   : Enabled\r
889 Variable MTRRs: Enabled\r
890 \r
891 Setting up local apic... apic_id: 0x00 done.\r
892 Enabling VMX\r
893 model_x06ax: energy policy set to 6\r
894 model_x06ax: frequency set to 2800\r
895 Turbo is available but hidden\r
896 Turbo has been enabled\r
897 CPU: 0 has 2 cores, 2 threads per core\r
898 CPU: 0 has core 1\r
899 CPU1: stack_base 00185000, stack_end 00185ff8\r
900 Asserting INIT.\r
901 Waiting for send to finish...\r
902 +Deasserting INIT.\r
903 Waiting for send to finish...\r
904 +#startup loops: 2.\r
905 Sending STARTUP #1 to 1.\r
906 After apic_write.\r
907 Initializing CPU #1\r
908 Startup point 1.\r
909 CPU: vendor Intel device 306a9\r
910 Waiting for send to finish...\r
911 CPU: family 06, model 3a, stepping 09\r
912 +Enabling cache\r
913 Sending STARTUP #2 to 1.\r
914 After apic_write.\r
915 microcode: sig=0x306a9 pf=0x10 revision=0x17\r
916 CPU: Intel(R) Core(TM) i5-3360M CPU @ 2.80GHz.\r
917 Startup point 1.\r
918 Waiting for send to finish...\r
919 +After Startup.\r
920 MTRR: Fixed MSR 0x250 0x0606060606060606\r
921 CPU: 0 has core 2\r
922 MTRR: Fixed MSR 0x258 0x0606060606060606\r
923 CPU2: stack_base 00184000, stack_end 00184ff8\r
924 MTRR: Fixed MSR 0x259 0x0000000000000000\r
925 MTRR: Fixed MSR 0x268 0x0606060606060606\r
926 MTRR: Fixed MSR 0x269 0x0606060606060606\r
927 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
928 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
929 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
930 Asserting INIT.\r
931 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
932 Waiting for send to finish...\r
933 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
934 +MTRR: Fixed MSR 0x26f 0x0606060606060606\r
935 call enable_fixed_mtrr()\r
936 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
937 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
938 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
939 MTRR: 3 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
940 Deasserting INIT.\r
941 MTRR: 4 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
942 Waiting for send to finish...\r
943 MTRR: 5 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
944 +\r
945 MTRR check\r
946 Fixed MTRRs   : Enabled\r
947 Variable MTRRs: Enabled\r
948 \r
949 Setting up local apic... apic_id: 0x01 done.\r
950 Enabling VMX\r
951 model_x06ax: energy policy set to 6\r
952 model_x06ax: frequency set to 2800\r
953 CPU #1 initialized\r
954 #startup loops: 2.\r
955 Sending STARTUP #1 to 2.\r
956 After apic_write.\r
957 Initializing CPU #2\r
958 Startup point 1.\r
959 Waiting for send to finish...\r
960 +CPU: vendor Intel device 306a9\r
961 Sending STARTUP #2 to 2.\r
962 After apic_write.\r
963 CPU: family 06, model 3a, stepping 09\r
964 Startup point 1.\r
965 Waiting for send to finish...\r
966 +Enabling cache\r
967 After Startup.\r
968 CPU: 0 has core 3\r
969 CPU3: stack_base 00183000, stack_end 00183ff8\r
970 Asserting INIT.\r
971 Waiting for send to finish...\r
972 +microcode: sig=0x306a9 pf=0x10 revision=0x0\r
973 microcode: updated to revision 0x17 date=2013-01-09\r
974 CPU: Intel(R) Core(TM) i5-3360M CPU @ 2.80GHz.\r
975 MTRR: Fixed MSR 0x250 0x0606060606060606\r
976 MTRR: Fixed MSR 0x258 0x0606060606060606\r
977 Deasserting INIT.\r
978 Waiting for send to finish...\r
979 +MTRR: Fixed MSR 0x259 0x0000000000000000\r
980 #startup loops: 2.\r
981 Sending STARTUP #1 to 3.\r
982 After apic_write.\r
983 MTRR: Fixed MSR 0x268 0x0606060606060606\r
984 Startup point 1.\r
985 Waiting for send to finish...\r
986 +Initializing CPU #3\r
987 Sending STARTUP #2 to 3.\r
988 After apic_write.\r
989 MTRR: Fixed MSR 0x269 0x0606060606060606\r
990 Startup point 1.\r
991 Waiting for send to finish...\r
992 +CPU: vendor Intel device 306a9\r
993 After Startup.\r
994 CPU #0 initialized\r
995 Waiting for 2 CPUS to stop\r
996 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
997 CPU: family 06, model 3a, stepping 09\r
998 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
999 Enabling cache\r
1000 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
1001 microcode: sig=0x306a9 pf=0x10 revision=0x17\r
1002 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
1003 CPU: Intel(R) Core(TM) i5-3360M CPU @ 2.80GHz.\r
1004 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
1005 MTRR: Fixed MSR 0x250 0x0606060606060606\r
1006 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
1007 MTRR: Fixed MSR 0x258 0x0606060606060606\r
1008 call enable_fixed_mtrr()\r
1009 MTRR: Fixed MSR 0x259 0x0000000000000000\r
1010 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
1011 MTRR: Fixed MSR 0x268 0x0606060606060606\r
1012 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
1013 MTRR: Fixed MSR 0x269 0x0606060606060606\r
1014 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
1015 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
1016 MTRR: 3 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
1017 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
1018 MTRR: 4 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
1019 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
1020 MTRR: 5 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
1021 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
1022 \r
1023 MTRR check\r
1024 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
1025 Fixed MTRRs   : MTRR: Fixed MSR 0x26f 0x0606060606060606\r
1026 Enabled\r
1027 call enable_fixed_mtrr()\r
1028 Variable MTRRs: Enabled\r
1029 \r
1030 Setting up local apic... apic_id: 0x02 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
1031 done.\r
1032 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
1033 Enabling VMX\r
1034 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
1035 model_x06ax: energy policy set to 6\r
1036 MTRR: 3 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
1037 model_x06ax: frequency set to 2800\r
1038 MTRR: 4 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
1039 CPU #2 initialized\r
1040 MTRR: 5 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
1041 Waiting for 1 CPUS to stop\r
1042 \r
1043 MTRR check\r
1044 Fixed MTRRs   : Enabled\r
1045 Variable MTRRs: Enabled\r
1046 \r
1047 Setting up local apic... apic_id: 0x03 done.\r
1048 Enabling VMX\r
1049 model_x06ax: energy policy set to 6\r
1050 model_x06ax: frequency set to 2800\r
1051 CPU #3 initialized\r
1052 All AP CPUs stopped (6877 loops)\r
1053 CPU1: stack: 00185000 - 00186000, lowest used address 00185c9c, stack used: 868 bytes\r
1054 CPU2: stack: 00184000 - 00185000, lowest used address 00184c9c, stack used: 868 bytes\r
1055 CPU3: stack: 00183000 - 00184000, lowest used address 00183c9c, stack used: 868 bytes\r
1056 PCI: 00:00.0 init\r
1057 Set BIOS_RESET_CPL\r
1058 CPU TDP: 35 Watts\r
1059 PCI: 00:02.0 init\r
1060 GT Power Management Init\r
1061 IVB GT2 25W-35W Power Meter Weights\r
1062 In CBFS, ROM address for PCI: 00:02.0 = fff00778\r
1063 PCI expansion ROM, signature 0xaa55, INIT size 0x10000, data ptr 0x0040\r
1064 PCI ROM image, vendor ID 8086, device ID 0106,\r
1065 PCI ROM image, Class Code 030000, Code Type 00\r
1066 Copying VGA ROM Image from fff00778 to 0xc0000, 0x10000 bytes\r
1067 int15_handler: INT15 function 5fac!\r
1068 Unknown INT15 function 5fac!\r
1069 int15_handler: INT15 function 5f40!\r
1070 Unknown INT15 function 5f40!\r
1071 int15_handler: INT15 function 5f35!\r
1072 GT Power Management Init (post VBIOS)\r
1073 PCI: 00:14.0 init\r
1074 XHCI: Setting up controller.. done.\r
1075 PCI: 00:16.0 init\r
1076 ME: FW Partition Table      : OK\r
1077 ME: Bringup Loader Failure  : NO\r
1078 ME: Firmware Init Complete  : NO\r
1079 ME: Manufacturing Mode      : NO\r
1080 ME: Boot Options Present    : NO\r
1081 ME: Update In Progress      : NO\r
1082 ME: Current Working State   : Normal\r
1083 ME: Current Operation State : M0 with UMA\r
1084 ME: Current Operation Mode  : Normal\r
1085 ME: Error Code              : No Error\r
1086 ME: Progress Phase          : Host Communication\r
1087 ME: Power Management Event  : Clean Moff->Mx wake\r
1088 ME: Progress Phase State    : Host communication established\r
1089 ME: BIOS path: Normal\r
1090 ME: Extend SHA-256: e4296030ae179336fc242e1a495f7121e9bea777ff01a32141277ff3e64e84b8\r
1091 ME: MBP item header 00020103\r
1092 ME: MBP item header 00050102\r
1093 ME: MBP item header 00020501\r
1094 ME: MBP item header 00020201\r
1095 ME: MBP item header 00020104\r
1096 ME: unknown mbp item id 0x104!!!\r
1097 PCI: 00:19.0 init\r
1098 PCI: 00:1a.0 init\r
1099 EHCI: Setting up controller.. done.\r
1100 PCI: 00:1b.0 init\r
1101 Azalia: base = e0630000\r
1102 Azalia: codec_mask = 09\r
1103 Azalia: Initializing codec #3\r
1104 Azalia: codec viddid: 80862806\r
1105 Azalia: verb_size: 16\r
1106 Azalia: verb loaded.\r
1107 Azalia: Initializing codec #0\r
1108 Azalia: codec viddid: 10ec0269\r
1109 Azalia: verb_size: 500\r
1110 Azalia: verb loaded.\r
1111 PCI: 00:1c.0 init\r
1112 Initializing PCH PCIe bridge.\r
1113 PCI: 00:1c.1 init\r
1114 Initializing PCH PCIe bridge.\r
1115 PCI: 00:1c.2 init\r
1116 Initializing PCH PCIe bridge.\r
1117 PCI: 00:1d.0 init\r
1118 EHCI: Setting up controller.. done.\r
1119 PCI: 00:1f.0 init\r
1120 pch: lpc_init\r
1121 IOAPIC: Initializing IOAPIC at 0xfec00000\r
1122 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
1123 IOAPIC: ID = 0x02\r
1124 IOAPIC: Dumping registers\r
1125   reg 0x0000: 0x02000000\r
1126   reg 0x0001: 0x00170020\r
1127   reg 0x0002: 0x00170020\r
1128 Set power off after power failure.\r
1129 NMI sources disabled.\r
1130 PantherPoint PM init\r
1131 rtc_failed = 0x0\r
1132 RTC Init\r
1133 i8259_configure_irq_trigger: current interrupts are 0x0\r
1134 i8259_configure_irq_trigger: try to set interrupts 0x200\r
1135 Enabling BIOS updates outside of SMM... Disabling ACPI via APMC:\r
1136 done.\r
1137 Locking SMM.\r
1138 PCI: 00:1f.2 init\r
1139 SATA: Initializing...\r
1140 SATA: Controller in AHCI mode.\r
1141 ABAR: E0635000\r
1142 PCI: 00:1f.3 init\r
1143 PCI: 01:00.0 init\r
1144 PCI: 01:00.1 init\r
1145 PCI: 01:00.2 init\r
1146 PCI: 02:00.0 init\r
1147 smbus: PCI: 00:1f.3[0]->I2C: 01:54 init\r
1148 smbus: PCI: 00:1f.3[0]->I2C: 01:55 init\r
1149 smbus: PCI: 00:1f.3[0]->I2C: 01:56 init\r
1150 smbus: PCI: 00:1f.3[0]->I2C: 01:57 init\r
1151 smbus: PCI: 00:1f.3[0]->I2C: 01:5c init\r
1152 Locking EEPROM RFID\r
1153 init EEPROM done\r
1154 smbus: PCI: 00:1f.3[0]->I2C: 01:5d init\r
1155 smbus: PCI: 00:1f.3[0]->I2C: 01:5e init\r
1156 smbus: PCI: 00:1f.3[0]->I2C: 01:5f init\r
1157 Devices initialized\r
1158 Show all devs...After init.\r
1159 Root Device: enabled 1\r
1160 CPU_CLUSTER: 0: enabled 1\r
1161 APIC: 00: enabled 1\r
1162 APIC: acac: enabled 0\r
1163 DOMAIN: 0000: enabled 1\r
1164 PCI: 00:00.0: enabled 1\r
1165 PCI: 00:01.0: enabled 0\r
1166 PCI: 00:02.0: enabled 1\r
1167 PCI: 00:14.0: enabled 1\r
1168 PCI: 00:16.0: enabled 1\r
1169 PCI: 00:16.1: enabled 0\r
1170 PCI: 00:16.2: enabled 0\r
1171 PCI: 00:16.3: enabled 0\r
1172 PCI: 00:19.0: enabled 1\r
1173 PCI: 00:1a.0: enabled 1\r
1174 PCI: 00:1b.0: enabled 1\r
1175 PCI: 00:1c.0: enabled 1\r
1176 PCI: 00:1c.1: enabled 1\r
1177 PCI: 00:1c.2: enabled 1\r
1178 PCI: 00:1c.3: enabled 0\r
1179 PCI: 00:1c.4: enabled 0\r
1180 PCI: 00:1c.5: enabled 0\r
1181 PCI: 00:1c.6: enabled 0\r
1182 PCI: 00:1c.7: enabled 0\r
1183 PCI: 00:1d.0: enabled 1\r
1184 PCI: 00:1e.0: enabled 0\r
1185 PCI: 00:1f.0: enabled 1\r
1186 PNP: 00ff.1: enabled 1\r
1187 PNP: 00ff.2: enabled 1\r
1188 PCI: 00:1f.2: enabled 1\r
1189 PCI: 00:1f.3: enabled 1\r
1190 I2C: 01:54: enabled 1\r
1191 I2C: 01:55: enabled 1\r
1192 I2C: 01:56: enabled 1\r
1193 I2C: 01:57: enabled 1\r
1194 I2C: 01:5c: enabled 1\r
1195 I2C: 01:5d: enabled 1\r
1196 I2C: 01:5e: enabled 1\r
1197 I2C: 01:5f: enabled 1\r
1198 PCI: 00:1f.5: enabled 0\r
1199 PCI: 00:1f.6: enabled 0\r
1200 PCI: 01:00.0: enabled 1\r
1201 PCI: 01:00.1: enabled 1\r
1202 PCI: 01:00.2: enabled 1\r
1203 PCI: 02:00.0: enabled 1\r
1204 APIC: 01: enabled 1\r
1205 APIC: 02: enabled 1\r
1206 APIC: 03: enabled 1\r
1207 BS: Exiting BS_DEV_INIT state.\r
1208 BS: Entering BS_POST_DEVICE state.\r
1209 CBMEM region aced0000-acffffff (cbmem_check_toc)\r
1210 Adding CBMEM entry as no. 5\r
1211 Moving GDT to acee1200...ok\r
1212 Finalize devices...\r
1213 Devices finalized\r
1214 BS: Exiting BS_POST_DEVICE state.\r
1215 BS: Entering BS_OS_RESUME_CHECK state.\r
1216 BS: Exiting BS_OS_RESUME_CHECK state.\r
1217 BS: Entering BS_WRITE_TABLES state.\r
1218 Updating MRC cache data.\r
1219 CBFS: ERROR: No file header found at 0xbff480 - try next aligned address: 0xbff4c0.\r
1220 CBFS: ERROR: No file header found at 0xbff4c0 - try next aligned address: 0xbff500.\r
1221 CBFS: WARNING: 'mrc.cache' not found.\r
1222 CBFS: Could not find file 'mrc.cache'.\r
1223 update_mrc_cache: could not find MRC cache area\r
1224 Adding CBMEM entry as no. 6\r
1225 ACPI: Writing ACPI tables at acee1400.\r
1226 ACPI:    * FACS\r
1227 ACPI:    * DSDT\r
1228 ACPI:    * FADT\r
1229 ACPI: added table 1/32, length now 40\r
1230 ACPI:    * HPET\r
1231 ACPI: added table 2/32, length now 44\r
1232 ACPI:    * MADT\r
1233 ACPI: added table 3/32, length now 48\r
1234 ACPI:    * MCFG\r
1235 ACPI: added table 4/32, length now 52\r
1236 ACPI: Patching up global NVS in DSDT at offset 0x00a5 -> 0xacee4d60\r
1237 Adding CBMEM entry as no. 7\r
1238 ACPI:     * DSDT @ acee1650 Length 351a\r
1239 ACPI:     * SSDT\r
1240 Found 1 CPU(s) with 4 core(s) each.\r
1241 PSS: 2801MHz power 35000 control 0x2300 status 0x2300\r
1242 PSS: 2800MHz power 35000 control 0x1c00 status 0x1c00\r
1243 PSS: 2400MHz power 28615 control 0x1800 status 0x1800\r
1244 PSS: 2000MHz power 22765 control 0x1400 status 0x1400\r
1245 PSS: 1600MHz power 17346 control 0x1000 status 0x1000\r
1246 PSS: 1200MHz power 12373 control 0xc00 status 0xc00\r
1247 PSS: 2801MHz power 35000 control 0x2300 status 0x2300\r
1248 PSS: 2800MHz power 35000 control 0x1c00 status 0x1c00\r
1249 PSS: 2400MHz power 28615 control 0x1800 status 0x1800\r
1250 PSS: 2000MHz power 22765 control 0x1400 status 0x1400\r
1251 PSS: 1600MHz power 17346 control 0x1000 status 0x1000\r
1252 PSS: 1200MHz power 12373 control 0xc00 status 0xc00\r
1253 PSS: 2801MHz power 35000 control 0x2300 status 0x2300\r
1254 PSS: 2800MHz power 35000 control 0x1c00 status 0x1c00\r
1255 PSS: 2400MHz power 28615 control 0x1800 status 0x1800\r
1256 PSS: 2000MHz power 22765 control 0x1400 status 0x1400\r
1257 PSS: 1600MHz power 17346 control 0x1000 status 0x1000\r
1258 PSS: 1200MHz power 12373 control 0xc00 status 0xc00\r
1259 PSS: 2801MHz power 35000 control 0x2300 status 0x2300\r
1260 PSS: 2800MHz power 35000 control 0x1c00 status 0x1c00\r
1261 PSS: 2400MHz power 28615 control 0x1800 status 0x1800\r
1262 PSS: 2000MHz power 22765 control 0x1400 status 0x1400\r
1263 PSS: 1600MHz power 17346 control 0x1000 status 0x1000\r
1264 PSS: 1200MHz power 12373 control 0xc00 status 0xc00\r
1265 ACPI: added table 5/32, length now 56\r
1266 current = acee6e50\r
1267 ACPI: done.\r
1268 ACPI tables: 23120 bytes.\r
1269 Adding CBMEM entry as no. 8\r
1270 smbios_write_tables: aceeca00\r
1271 Root Device (LENOVO 2325TLU)\r
1272 CPU_CLUSTER: 0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1273 APIC: 00 (Socket rPGA989 CPU)\r
1274 APIC: acac (Intel SandyBridge/IvyBridge CPU)\r
1275 DOMAIN: 0000 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1276 PCI: 00:00.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1277 PCI: 00:01.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1278 PCI: 00:02.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1279 PCI: 00:14.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1280 PCI: 00:16.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1281 PCI: 00:16.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1282 PCI: 00:16.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1283 PCI: 00:16.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1284 PCI: 00:19.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1285 PCI: 00:1a.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1286 PCI: 00:1b.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1287 PCI: 00:1c.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1288 PCI: 00:1c.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1289 PCI: 00:1c.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1290 PCI: 00:1c.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1291 PCI: 00:1c.4 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1292 PCI: 00:1c.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1293 PCI: 00:1c.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1294 PCI: 00:1c.7 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1295 PCI: 00:1d.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1296 PCI: 00:1e.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1297 PCI: 00:1f.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1298 PNP: 00ff.1 (Lenovo Power Management Hardware Hub 7)\r
1299 PNP: 00ff.2 (Lenovo H8 EC)\r
1300 PCI: 00:1f.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1301 PCI: 00:1f.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1302 I2C: 01:54 (AT24RF08C)\r
1303 I2C: 01:55 (AT24RF08C)\r
1304 I2C: 01:56 (AT24RF08C)\r
1305 I2C: 01:57 (AT24RF08C)\r
1306 I2C: 01:5c (AT24RF08C)\r
1307 I2C: 01:5d (AT24RF08C)\r
1308 I2C: 01:5e (AT24RF08C)\r
1309 I2C: 01:5f (AT24RF08C)\r
1310 PCI: 00:1f.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1311 PCI: 00:1f.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1312 PCI: 01:00.0 (unknown)\r
1313 PCI: 01:00.1 (unknown)\r
1314 PCI: 01:00.2 (unknown)\r
1315 PCI: 02:00.0 (unknown)\r
1316 APIC: 01 (unknown)\r
1317 APIC: 02 (unknown)\r
1318 APIC: 03 (unknown)\r
1319 SMBIOS tables: 312 bytes.\r
1320 Adding CBMEM entry as no. 9\r
1321 Adding CBMEM entry as no. 10\r
1322 Writing table forward entry at 0x00000500\r
1323 Wrote coreboot table at: 00000500, 0x10 bytes, checksum 80df\r
1324 Table forward entry ends at 0x00000528.\r
1325 ... aligned to 0x00001000\r
1326 Writing coreboot table at 0xacfed200\r
1327 rom_table_end = 0xacfed200\r
1328 ... aligned to 0xacff0000\r
1329  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
1330  1. 0000000000001000-000000000009ffff: RAM\r
1331  2. 00000000000a0000-00000000000fffff: RESERVED\r
1332  3. 0000000000100000-000000001fffffff: RAM\r
1333  4. 0000000020000000-00000000201fffff: RESERVED\r
1334  5. 0000000020200000-000000003fffffff: RAM\r
1335  6. 0000000040000000-00000000401fffff: RESERVED\r
1336  7. 0000000040200000-00000000acecffff: RAM\r
1337  8. 00000000aced0000-00000000acffffff: CONFIGURATION TABLES\r
1338  9. 00000000ad000000-00000000af9fffff: RESERVED\r
1339 10. 00000000f0000000-00000000f3ffffff: RESERVED\r
1340 11. 0000000100000000-000000044e5fffff: RAM\r
1341 Wrote coreboot table at: acfed200, 0x954 bytes, checksum dbd8\r
1342 coreboot table: 2412 bytes.\r
1343 FREE SPACE  0. acff5200 0000ae00\r
1344 CAR GLOBALS 1. aced0200 00000200\r
1345 CONSOLE     2. aced0400 00010000\r
1346 TIME STAMP  3. acee0400 00000200\r
1347 MRC DATA    4. acee0600 00000c00\r
1348 GDT         5. acee1200 00000200\r
1349 ACPI        6. acee1400 0000b400\r
1350 GNVS PTR    7. aceec800 00000200\r
1351 SMBIOS      8. aceeca00 00000800\r
1352 ACPI RESUME 9. aceed200 00100000\r
1353 COREBOOT   10. acfed200 00008000\r
1354 BS: Exiting BS_WRITE_TABLES state.\r
1355 BS: Entering BS_PAYLOAD_LOAD state.\r
1356 Loading segment from rom address 0xfff38338\r
1357   code (compression=1)\r
1358   New segment dstaddr 0x8200 memsize 0x17f34 srcaddr 0xfff3838c filesize 0x8495\r
1359   (cleaned up) New segment addr 0x8200 size 0x17f34 offset 0xfff3838c filesize 0x8495\r
1360 Loading segment from rom address 0xfff38354\r
1361   code (compression=1)\r
1362   New segment dstaddr 0x100000 memsize 0xc0a90 srcaddr 0xfff40821 filesize 0x3be26\r
1363   (cleaned up) New segment addr 0x100000 size 0xc0a90 offset 0xfff40821 filesize 0x3be26\r
1364 Loading segment from rom address 0xfff38370\r
1365   Entry Point 0x00008200\r
1366 Loading Segment: addr: 0x0000000000008200 memsz: 0x0000000000017f34 filesz: 0x0000000000008495\r
1367 lb: [0x0000000000100000, 0x000000000018b038)\r
1368 Post relocation: addr: 0x0000000000008200 memsz: 0x0000000000017f34 filesz: 0x0000000000008495\r
1369 using LZMA\r
1370 [ 0x00008200, 000187fb, 0x00020134) <- fff3838c\r
1371 Clearing Segment: addr: 0x00000000000187fb memsz: 0x0000000000007939\r
1372 dest 00008200, end 00020134, bouncebuffer acd84538\r
1373 Loading Segment: addr: 0x0000000000100000 memsz: 0x00000000000c0a90 filesz: 0x000000000003be26\r
1374 lb: [0x0000000000100000, 0x000000000018b038)\r
1375 segment: [0x0000000000100000, 0x000000000013be26, 0x00000000001c0a90)\r
1376  bounce: [0x00000000acd84538, 0x00000000acdc035e, 0x00000000ace44fc8)\r
1377 Post relocation: addr: 0x00000000acd84538 memsz: 0x00000000000c0a90 filesz: 0x000000000003be26\r
1378 using LZMA\r
1379 [ 0xacd84538, ace44fc8, 0xace44fc8) <- fff40821\r
1380 dest acd84538, end ace44fc8, bouncebuffer acd84538\r
1381 move suffix around: from ace0f570, to 18b038, amount: 35a58\r
1382 Loaded segments\r
1383 BS: Exiting BS_PAYLOAD_LOAD state.\r
1384 BS: Entering BS_PAYLOAD_BOOT state.\r
1385 PCH watchdog disabled\r
1386 Jumping to boot code at 00008200\r
1387 CPU0: stack: 00186000 - 00187000, lowest used address 00186898, stack used: 1896 bytes\r
1388 entry    = 0x00008200\r
1389 lb_start = 0x00100000\r
1390 lb_size  = 0x0008b038\r
1391 buffer   = 0xacd84538\r
1392 error: terminal `console' isn't found.
1393 \rGNU GRUB  version 2.02~beta2
1394 \r
1395 \r+----------------------------------------------------------------------------+||||||||||||||||||||||||+----------------------------------------------------------------------------+     Use the ^ and v keys to select which entry is highlighted.          
1396 \r      Press enter to boot the selected OS, `e' to edit the commands       
1397 \r      before booting or `c' for a command-line.                            *Debian GNU/Linux                                                           \b Advanced options for Debian GNU/Linux                                      \b Debian GNU/Linux, with Xen hypervisor                                      \b Advanced options for Debian GNU/Linux (with Xen hypervisor)                \b Memory test (memtest86+)                                                   \b Memory test (memtest86+, serial console 115200)                            \b Memory test (memtest86+, experimental multiboot)                           \b Memory test (memtest86+, serial console 115200, experimental multiboot)    \b GRUB Invaders                                                              \b Install Debian Sid                                                         \b SeaBIOS                                                                    \b OFW                                                                        \bv   The highlighted entry will be executed automatically in 5s.                                                                                                                                                                               error: file `/boot/grub/i386-coreboot/all_video.mod' not found.
1398 \rLoading Linux 3.12-1-amd64 ...
1399 \rLoading initial ramdisk ...
1400 \r
1401 \rPress any key to continue...
1402 \r