google/parrot/Google_Parrot.2685.54.0
[board-status.git] / lenovo / x230 / 4.0-5312-ge7e9502-dirty / 2014-01-22T15:55:40Z / coreboot_console.txt
1 \r
2 \r
3 coreboot-4.0-5312-ge7e9502-CBET4000 coreboot Mit Jan 22 16:47:04 CET 2014 starting...\r
4 Setting up static southbridge registers... done.\r
5 Disabling Watchdog reboot... done.\r
6 Setting up static northbridge registers... done.\r
7 Initializing Graphics...\r
8 Back from sandybridge_early_initialization()\r
9 SMBus controller enabled.\r
10 CPU id(306a9): Intel(R) Core(TM) i5-3360M CPU @ 2.80GHz\r
11 AES supported, TXT supported, VT supported\r
12 PCH type: QM77, device id: 1e55, rev id 4\r
13 Intel ME early init\r
14 Intel ME firmware is ready\r
15 ME: Requested 32MB UMA\r
16 Starting UEFI PEI System Agent\r
17 Read scrambler seed    0x0000a39d from CMOS 0x70\r
18 Read S3 scrambler seed 0x000036ef from CMOS 0x74\r
19 CBFS: ERROR: No file header found at 0xbff480 - try next aligned address: 0xbff4c0.\r
20 CBFS: ERROR: No file header found at 0xbff4c0 - try next aligned address: 0xbff500.\r
21 CBFS: WARNING: 'mrc.cache' not found.\r
22 CBFS: Could not find file 'mrc.cache'.\r
23 find_current_mrc_cache: could not find MRC cache area\r
24 System Agent: Starting up...\r
25 System Agent: Initializing PCH\r
26 System Agent: Initializing PCH (SMBUS)\r
27 System Agent: Initializing PCH (USB)\r
28 System Agent: Initializing PCH (SA Init)\r
29 SA PciExpress skipped (pcie_init is 0)\r
30 System Agent: Initializing PCH (Me UMA)\r
31 System Agent: Initializing Memory\r
32 System Agent: Done.\r
33 System Agent Version 1.6.0 Build 0\r
34 ME: FW Partition Table      : OK\r
35 ME: Bringup Loader Failure  : NO\r
36 ME: Firmware Init Complete  : NO\r
37 ME: Manufacturing Mode      : NO\r
38 ME: Boot Options Present    : NO\r
39 ME: Update In Progress      : NO\r
40 ME: Current Working State   : Normal\r
41 ME: Current Operation State : Bring up\r
42 ME: Current Operation Mode  : Normal\r
43 ME: Error Code              : No Error\r
44 ME: Progress Phase          : BUP Phase\r
45 ME: Power Management Event  : Clean Moff->Mx wake\r
46 ME: Progress Phase State    : 0x50\r
47 memcfg DDR3 clock 1600 MHz\r
48 memcfg channel assignment: A: 0, B  1, C  2\r
49 memcfg channel[0] config (00620020):\r
50    ECC inactive\r
51    enhanced interleave mode on\r
52    rank interleave on\r
53    DIMMA 8192 MB width x8 dual rank, selected\r
54    DIMMB 0 MB width x8 single rank\r
55 memcfg channel[1] config (00620020):\r
56    ECC inactive\r
57    enhanced interleave mode on\r
58    rank interleave on\r
59    DIMMA 8192 MB width x8 dual rank, selected\r
60    DIMMB 0 MB width x8 single rank\r
61 CBMEM region aced0000-acffffff (cbmem_reinit)\r
62 CBMEM region aced0000-acffffff (cbmem_init)\r
63 Adding CBMEM entry as no. 1\r
64 Adding CBMEM entry as no. 2\r
65 Adding CBMEM entry as no. 3\r
66 Loading image.\r
67 CBFS: loading stage fallback/coreboot_ram @ 0x100000 (561216 bytes), entry @ 0x100000\r
68 Jumping to image.\r
69 coreboot-4.0-5312-ge7e9502-CBET4000 coreboot Mit Jan 22 16:47:04 CET 2014 booting...\r
70 BS: Entering BS_PRE_DEVICE state.\r
71 BS: Exiting BS_PRE_DEVICE state.\r
72 BS: Entering BS_DEV_INIT_CHIPS state.\r
73 BS: Exiting BS_DEV_INIT_CHIPS state.\r
74 BS: Entering BS_DEV_ENUMERATE state.\r
75 Enumerating buses...\r
76 Show all devs...Before device enumeration.\r
77 Root Device: enabled 1\r
78 CPU_CLUSTER: 0: enabled 1\r
79 APIC: 00: enabled 1\r
80 APIC: acac: enabled 0\r
81 DOMAIN: 0000: enabled 1\r
82 PCI: 00:00.0: enabled 1\r
83 PCI: 00:01.0: enabled 0\r
84 PCI: 00:02.0: enabled 1\r
85 PCI: 00:14.0: enabled 1\r
86 PCI: 00:16.0: enabled 1\r
87 PCI: 00:16.1: enabled 0\r
88 PCI: 00:16.2: enabled 0\r
89 PCI: 00:16.3: enabled 0\r
90 PCI: 00:19.0: enabled 1\r
91 PCI: 00:1a.0: enabled 1\r
92 PCI: 00:1b.0: enabled 1\r
93 PCI: 00:1c.0: enabled 1\r
94 PCI: 00:1c.1: enabled 1\r
95 PCI: 00:1c.2: enabled 1\r
96 PCI: 00:1c.3: enabled 0\r
97 PCI: 00:1c.4: enabled 0\r
98 PCI: 00:1c.5: enabled 0\r
99 PCI: 00:1c.6: enabled 0\r
100 PCI: 00:1c.7: enabled 0\r
101 PCI: 00:1d.0: enabled 1\r
102 PCI: 00:1e.0: enabled 0\r
103 PCI: 00:1f.0: enabled 1\r
104 PNP: 00ff.1: enabled 1\r
105 PNP: 00ff.2: enabled 1\r
106 PCI: 00:1f.2: enabled 1\r
107 PCI: 00:1f.3: enabled 1\r
108 PCI: 00:1f.5: enabled 0\r
109 PCI: 00:1f.6: enabled 1\r
110 Compare with tree...\r
111 Root Device: enabled 1\r
112  CPU_CLUSTER: 0: enabled 1\r
113   APIC: 00: enabled 1\r
114   APIC: acac: enabled 0\r
115  DOMAIN: 0000: enabled 1\r
116   PCI: 00:00.0: enabled 1\r
117   PCI: 00:01.0: enabled 0\r
118   PCI: 00:02.0: enabled 1\r
119   PCI: 00:14.0: enabled 1\r
120   PCI: 00:16.0: enabled 1\r
121   PCI: 00:16.1: enabled 0\r
122   PCI: 00:16.2: enabled 0\r
123   PCI: 00:16.3: enabled 0\r
124   PCI: 00:19.0: enabled 1\r
125   PCI: 00:1a.0: enabled 1\r
126   PCI: 00:1b.0: enabled 1\r
127   PCI: 00:1c.0: enabled 1\r
128   PCI: 00:1c.1: enabled 1\r
129   PCI: 00:1c.2: enabled 1\r
130   PCI: 00:1c.3: enabled 0\r
131   PCI: 00:1c.4: enabled 0\r
132   PCI: 00:1c.5: enabled 0\r
133   PCI: 00:1c.6: enabled 0\r
134   PCI: 00:1c.7: enabled 0\r
135   PCI: 00:1d.0: enabled 1\r
136   PCI: 00:1e.0: enabled 0\r
137   PCI: 00:1f.0: enabled 1\r
138    PNP: 00ff.1: enabled 1\r
139    PNP: 00ff.2: enabled 1\r
140   PCI: 00:1f.2: enabled 1\r
141   PCI: 00:1f.3: enabled 1\r
142   PCI: 00:1f.5: enabled 0\r
143   PCI: 00:1f.6: enabled 1\r
144 scan_static_bus for Root Device\r
145 CPU_CLUSTER: 0 enabled\r
146 DOMAIN: 0000 enabled\r
147 DOMAIN: 0000 scanning...\r
148 PCI: pci_scan_bus for bus 00\r
149 PCI: 00:00.0 [8086/0154] ops\r
150 Normal boot.\r
151 PCI: 00:00.0 [8086/0154] enabled\r
152 PCI: 00:02.0 [8086/0000] ops\r
153 PCI: 00:02.0 [8086/0166] enabled\r
154 PCI: 00:14.0 [8086/0000] ops\r
155 PCI: 00:14.0 [8086/1e31] enabled\r
156 PCI: 00:16.0 [8086/1e3a] bus ops\r
157 PCI: 00:16.0 [8086/1e3a] enabled\r
158 PCI: 00:16.1: Disabling device\r
159 PCI: 00:16.1 [8086/1e3b] disabled No operations\r
160 PCI: 00:16.2: Disabling device\r
161 PCI: 00:16.2 [8086/1e3c] disabled No operations\r
162 PCI: 00:16.3: Disabling device\r
163 PCI: 00:16.3 [8086/1e3d] disabled No operations\r
164 PCI: 00:19.0 [8086/1502] enabled\r
165 PCI: 00:1a.0 [8086/0000] ops\r
166 PCI: 00:1a.0 [8086/1e2d] enabled\r
167 PCI: 00:1b.0 [8086/0000] ops\r
168 PCI: 00:1b.0 [8086/1e20] enabled\r
169 PCH: PCIe Root Port coalescing is enabled\r
170 PCI: 00:1c.0 [8086/0000] bus ops\r
171 PCI: 00:1c.0 [8086/1e10] enabled\r
172 PCI: 00:1c.1 [8086/0000] bus ops\r
173 PCI: 00:1c.1 [8086/1e12] enabled\r
174 PCI: 00:1c.2 [8086/0000] bus ops\r
175 PCI: 00:1c.2 [8086/1e14] enabled\r
176 PCI: 00:1c.3: Disabling device\r
177 PCI: 00:1c.4: Disabling device\r
178 PCI: 00:1c.4: check set enabled\r
179 PCI: 00:1c.5: Disabling device\r
180 PCI: 00:1c.6: Disabling device\r
181 PCI: 00:1c.7: Disabling device\r
182 PCH: RPFN 0x76543210 -> 0xfedcb210\r
183 PCI: 00:1d.0 [8086/0000] ops\r
184 PCI: 00:1d.0 [8086/1e26] enabled\r
185 PCI: 00:1e.0: Disabling device\r
186 PCI: 00:1f.0 [8086/0000] bus ops\r
187 PCI: 00:1f.0 [8086/1e55] enabled\r
188 PCI: 00:1f.2 [8086/0000] ops\r
189 PCI: 00:1f.2 [8086/1e01] enabled\r
190 PCI: 00:1f.3 [8086/0000] bus ops\r
191 PCI: 00:1f.3 [8086/1e22] enabled\r
192 PCI: 00:1f.5: Disabling device\r
193 PCI: Static device PCI: 00:1f.6 not found, disabling it.\r
194 scan_static_bus for PCI: 00:16.0\r
195 scan_static_bus for PCI: 00:16.0 done\r
196 do_pci_scan_bridge for PCI: 00:1c.0\r
197 PCI: pci_scan_bus for bus 01\r
198 PCI: 01:00.0 [1180/e823] enabled\r
199 PCI: 01:00.1 [1180/e232] enabled\r
200 PCI: 01:00.2 [1180/e852] enabled\r
201 PCI: pci_scan_bus returning with max=001\r
202 Capability: type 0x05 @ 0x50\r
203 Capability: type 0x01 @ 0x78\r
204 Capability: type 0x10 @ 0x80\r
205 Capability: type 0x10 @ 0x40\r
206 Enabling Common Clock Configuration\r
207 ASPM: Enabled L0s and L1\r
208 Capability: type 0x05 @ 0x50\r
209 Capability: type 0x01 @ 0x78\r
210 Capability: type 0x10 @ 0x80\r
211 Capability: type 0x10 @ 0x40\r
212 Enabling Common Clock Configuration\r
213 ASPM: Enabled L0s and L1\r
214 Capability: type 0x05 @ 0x50\r
215 Capability: type 0x01 @ 0x78\r
216 Capability: type 0x10 @ 0x80\r
217 Capability: type 0x10 @ 0x40\r
218 Enabling Common Clock Configuration\r
219 ASPM: Enabled L0s and L1\r
220 do_pci_scan_bridge returns max 1\r
221 do_pci_scan_bridge for PCI: 00:1c.1\r
222 PCI: pci_scan_bus for bus 02\r
223 PCI: 02:00.0 [8086/0085] enabled\r
224 PCI: pci_scan_bus returning with max=002\r
225 Capability: type 0x01 @ 0xc8\r
226 Capability: type 0x05 @ 0xd0\r
227 Capability: type 0x10 @ 0xe0\r
228 Capability: type 0x10 @ 0x40\r
229 Enabling Common Clock Configuration\r
230 ASPM: Enabled L1\r
231 do_pci_scan_bridge returns max 2\r
232 do_pci_scan_bridge for PCI: 00:1c.2\r
233 PCI: pci_scan_bus for bus 03\r
234 PCI: pci_scan_bus returning with max=003\r
235 do_pci_scan_bridge returns max 3\r
236 scan_static_bus for PCI: 00:1f.0\r
237 PNP: 00ff.1 enabled\r
238 recv_ec_data: 0x47\r
239 recv_ec_data: 0x32\r
240 recv_ec_data: 0x48\r
241 recv_ec_data: 0x54\r
242 recv_ec_data: 0x33\r
243 recv_ec_data: 0x31\r
244 recv_ec_data: 0x57\r
245 recv_ec_data: 0x57\r
246 recv_ec_data: 0x16\r
247 recv_ec_data: 0x03\r
248 recv_ec_data: 0x00\r
249 recv_ec_data: 0x11\r
250 EC Firmware ID G2HT31WW-3.22, Version 0.01B\r
251 recv_ec_data: 0x00\r
252 recv_ec_data: 0x90\r
253 recv_ec_data: 0x20\r
254 recv_ec_data: 0x30\r
255 recv_ec_data: 0x00\r
256 recv_ec_data: 0xa6\r
257 recv_ec_data: 0xe0\r
258 recv_ec_data: 0x70\r
259 PNP: 00ff.2 enabled\r
260 scan_static_bus for PCI: 00:1f.0 done\r
261 scan_static_bus for PCI: 00:1f.3\r
262 scan_static_bus for PCI: 00:1f.3 done\r
263 PCI: pci_scan_bus returning with max=003\r
264 scan_static_bus for Root Device done\r
265 done\r
266 BS: Exiting BS_DEV_ENUMERATE state.\r
267 BS: Entering BS_DEV_RESOURCES state.\r
268 found VGA at PCI: 00:02.0\r
269 Setting up VGA for PCI: 00:02.0\r
270 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
271 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
272 Allocating resources...\r
273 Reading resources...\r
274 Root Device read_resources bus 0 link: 0\r
275 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
276 APIC: 00 missing read_resources\r
277 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
278 DOMAIN: 0000 read_resources bus 0 link: 0\r
279 Adding PCIe enhanced config space BAR 0xf0000000-0xf4000000.\r
280 PCI: 00:1c.0 read_resources bus 1 link: 0\r
281 PCI: 00:1c.0 read_resources bus 1 link: 0 done\r
282 PCI: 00:1c.1 read_resources bus 2 link: 0\r
283 PCI: 00:1c.1 read_resources bus 2 link: 0 done\r
284 PCI: 00:1c.2 read_resources bus 3 link: 0\r
285 PCI: 00:1c.2 read_resources bus 3 link: 0 done\r
286 PCI: 00:1f.0 read_resources bus 0 link: 0\r
287 PNP: 00ff.1 missing read_resources\r
288 PNP: 00ff.2 missing read_resources\r
289 PCI: 00:1f.0 read_resources bus 0 link: 0 done\r
290 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
291 Root Device read_resources bus 0 link: 0 done\r
292 Done reading resources.\r
293 Show resources in subtree (Root Device)...After reading.\r
294  Root Device child on link 0 CPU_CLUSTER: 0\r
295   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
296    APIC: 00\r
297    APIC: acac\r
298   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
299   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
300   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
301    PCI: 00:00.0\r
302    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
303    PCI: 00:01.0\r
304    PCI: 00:02.0\r
305    PCI: 00:02.0 resource base 0 size 400000 align 22 gran 22 limit ffffffffffffffff flags 201 index 10\r
306    PCI: 00:02.0 resource base 0 size 10000000 align 28 gran 28 limit ffffffffffffffff flags 1201 index 18\r
307    PCI: 00:02.0 resource base 0 size 40 align 6 gran 6 limit ffff flags 100 index 20\r
308    PCI: 00:14.0\r
309    PCI: 00:14.0 resource base 0 size 10000 align 16 gran 16 limit ffffffffffffffff flags 201 index 10\r
310    PCI: 00:16.0\r
311    PCI: 00:16.0 resource base 0 size 10 align 4 gran 4 limit ffffffffffffffff flags 201 index 10\r
312    PCI: 00:16.1\r
313    PCI: 00:16.2\r
314    PCI: 00:16.3\r
315    PCI: 00:19.0\r
316    PCI: 00:19.0 resource base 0 size 20000 align 17 gran 17 limit ffffffff flags 200 index 10\r
317    PCI: 00:19.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 14\r
318    PCI: 00:19.0 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 18\r
319    PCI: 00:1a.0\r
320    PCI: 00:1a.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
321    PCI: 00:1b.0\r
322    PCI: 00:1b.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
323    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
324    PCI: 00:1c.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
325    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
326    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
327     PCI: 01:00.0\r
328     PCI: 01:00.0 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
329     PCI: 01:00.1\r
330     PCI: 01:00.1 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
331     PCI: 01:00.2\r
332     PCI: 01:00.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
333    PCI: 00:1c.1 child on link 0 PCI: 02:00.0\r
334    PCI: 00:1c.1 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
335    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
336    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
337     PCI: 02:00.0\r
338     PCI: 02:00.0 resource base 0 size 2000 align 13 gran 13 limit ffffffffffffffff flags 201 index 10\r
339    PCI: 00:1c.2\r
340    PCI: 00:1c.2 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
341    PCI: 00:1c.2 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
342    PCI: 00:1c.2 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
343    PCI: 00:1c.3\r
344    PCI: 00:1c.4\r
345    PCI: 00:1c.5\r
346    PCI: 00:1c.6\r
347    PCI: 00:1c.7\r
348    PCI: 00:1d.0\r
349    PCI: 00:1d.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
350    PCI: 00:1e.0\r
351    PCI: 00:1f.0 child on link 0 PNP: 00ff.1\r
352    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
353    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
354    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
355    PCI: 00:1f.0 resource base 1600 size 7c align 0 gran 0 limit 0 flags c0040100 index 10000200\r
356    PCI: 00:1f.0 resource base 15e0 size c align 0 gran 0 limit 0 flags c0040100 index 10000300\r
357     PNP: 00ff.1\r
358     PNP: 00ff.1 resource base 15e0 size 10 align 5 gran 5 limit 0 flags 80000100 index 77\r
359     PNP: 00ff.2\r
360     PNP: 00ff.2 resource base 62 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
361     PNP: 00ff.2 resource base 66 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
362     PNP: 00ff.2 resource base 1600 size 0 align 0 gran 0 limit 0 flags c0000100 index 64\r
363     PNP: 00ff.2 resource base 1604 size 0 align 0 gran 0 limit 0 flags c0000100 index 66\r
364    PCI: 00:1f.2\r
365    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
366    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
367    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
368    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
369    PCI: 00:1f.2 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 20\r
370    PCI: 00:1f.2 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
371    PCI: 00:1f.3\r
372    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
373    PCI: 00:1f.3 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
374    PCI: 00:1f.5\r
375    PCI: 00:1f.6\r
376 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
377 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
378 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
379 PCI: 00:1c.1 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
380 PCI: 00:1c.1 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
381 PCI: 00:1c.2 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
382 PCI: 00:1c.2 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
383 PCI: 00:02.0 20 *  [0x0 - 0x3f] io\r
384 PCI: 00:19.0 18 *  [0x40 - 0x5f] io\r
385 PCI: 00:1f.2 20 *  [0x60 - 0x7f] io\r
386 PCI: 00:1f.2 10 *  [0x80 - 0x87] io\r
387 PCI: 00:1f.2 18 *  [0x88 - 0x8f] io\r
388 PCI: 00:1f.2 14 *  [0x90 - 0x93] io\r
389 PCI: 00:1f.2 1c *  [0x94 - 0x97] io\r
390 DOMAIN: 0000 compute_resources_io: base: 98 size: 98 align: 6 gran: 0 limit: ffff done\r
391 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
392 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
393 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
394 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
395 PCI: 01:00.0 10 *  [0x0 - 0xff] mem\r
396 PCI: 01:00.1 10 *  [0x100 - 0x1ff] mem\r
397 PCI: 01:00.2 10 *  [0x200 - 0x2ff] mem\r
398 PCI: 00:1c.0 compute_resources_mem: base: 300 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
399 PCI: 00:1c.1 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
400 PCI: 00:1c.1 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
401 PCI: 00:1c.1 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
402 PCI: 02:00.0 10 *  [0x0 - 0x1fff] mem\r
403 PCI: 00:1c.1 compute_resources_mem: base: 2000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
404 PCI: 00:1c.2 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
405 PCI: 00:1c.2 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
406 PCI: 00:1c.2 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
407 PCI: 00:1c.2 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
408 PCI: 00:02.0 18 *  [0x0 - 0xfffffff] prefmem\r
409 PCI: 00:02.0 10 *  [0x10000000 - 0x103fffff] mem\r
410 PCI: 00:1c.0 20 *  [0x10400000 - 0x104fffff] mem\r
411 PCI: 00:1c.1 20 *  [0x10500000 - 0x105fffff] mem\r
412 PCI: 00:19.0 10 *  [0x10600000 - 0x1061ffff] mem\r
413 PCI: 00:14.0 10 *  [0x10620000 - 0x1062ffff] mem\r
414 PCI: 00:1b.0 10 *  [0x10630000 - 0x10633fff] mem\r
415 PCI: 00:19.0 14 *  [0x10634000 - 0x10634fff] mem\r
416 PCI: 00:1f.2 24 *  [0x10635000 - 0x106357ff] mem\r
417 PCI: 00:1a.0 10 *  [0x10635800 - 0x10635bff] mem\r
418 PCI: 00:1d.0 10 *  [0x10635c00 - 0x10635fff] mem\r
419 PCI: 00:1f.3 10 *  [0x10636000 - 0x106360ff] mem\r
420 PCI: 00:16.0 10 *  [0x10636100 - 0x1063610f] mem\r
421 DOMAIN: 0000 compute_resources_mem: base: 10636110 size: 10636110 align: 28 gran: 0 limit: ffffffff done\r
422 avoid_fixed_resources: DOMAIN: 0000\r
423 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
424 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
425 constrain_resources: DOMAIN: 0000\r
426 constrain_resources: PCI: 00:00.0\r
427 constrain_resources: PCI: 00:02.0\r
428 constrain_resources: PCI: 00:14.0\r
429 constrain_resources: PCI: 00:16.0\r
430 constrain_resources: PCI: 00:19.0\r
431 constrain_resources: PCI: 00:1a.0\r
432 constrain_resources: PCI: 00:1b.0\r
433 constrain_resources: PCI: 00:1c.0\r
434 constrain_resources: PCI: 01:00.0\r
435 constrain_resources: PCI: 01:00.1\r
436 constrain_resources: PCI: 01:00.2\r
437 constrain_resources: PCI: 00:1c.1\r
438 constrain_resources: PCI: 02:00.0\r
439 constrain_resources: PCI: 00:1c.2\r
440 constrain_resources: PCI: 00:1d.0\r
441 constrain_resources: PCI: 00:1f.0\r
442 constrain_resources: PNP: 00ff.1\r
443 constrain_resources: PNP: 00ff.2\r
444 skipping PNP: 00ff.2@60 fixed resource, size=0!\r
445 skipping PNP: 00ff.2@62 fixed resource, size=0!\r
446 skipping PNP: 00ff.2@64 fixed resource, size=0!\r
447 skipping PNP: 00ff.2@66 fixed resource, size=0!\r
448 constrain_resources: PCI: 00:1f.2\r
449 constrain_resources: PCI: 00:1f.3\r
450 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
451         lim->base 0000167c lim->limit 0000ffff\r
452 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
453         lim->base 00000000 lim->limit efffffff\r
454 Setting resources...\r
455 DOMAIN: 0000 allocate_resources_io: base:167c size:98 align:6 gran:0 limit:ffff\r
456 Assigned: PCI: 00:02.0 20 *  [0x1800 - 0x183f] io\r
457 Assigned: PCI: 00:19.0 18 *  [0x1840 - 0x185f] io\r
458 Assigned: PCI: 00:1f.2 20 *  [0x1860 - 0x187f] io\r
459 Assigned: PCI: 00:1f.2 10 *  [0x1880 - 0x1887] io\r
460 Assigned: PCI: 00:1f.2 18 *  [0x1888 - 0x188f] io\r
461 Assigned: PCI: 00:1f.2 14 *  [0x1890 - 0x1893] io\r
462 Assigned: PCI: 00:1f.2 1c *  [0x1894 - 0x1897] io\r
463 DOMAIN: 0000 allocate_resources_io: next_base: 1898 size: 98 align: 6 gran: 0 done\r
464 PCI: 00:1c.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
465 PCI: 00:1c.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
466 PCI: 00:1c.1 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
467 PCI: 00:1c.1 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
468 PCI: 00:1c.2 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
469 PCI: 00:1c.2 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
470 DOMAIN: 0000 allocate_resources_mem: base:d0000000 size:10636110 align:28 gran:0 limit:efffffff\r
471 Assigned: PCI: 00:02.0 18 *  [0xd0000000 - 0xdfffffff] prefmem\r
472 Assigned: PCI: 00:02.0 10 *  [0xe0000000 - 0xe03fffff] mem\r
473 Assigned: PCI: 00:1c.0 20 *  [0xe0400000 - 0xe04fffff] mem\r
474 Assigned: PCI: 00:1c.1 20 *  [0xe0500000 - 0xe05fffff] mem\r
475 Assigned: PCI: 00:19.0 10 *  [0xe0600000 - 0xe061ffff] mem\r
476 Assigned: PCI: 00:14.0 10 *  [0xe0620000 - 0xe062ffff] mem\r
477 Assigned: PCI: 00:1b.0 10 *  [0xe0630000 - 0xe0633fff] mem\r
478 Assigned: PCI: 00:19.0 14 *  [0xe0634000 - 0xe0634fff] mem\r
479 Assigned: PCI: 00:1f.2 24 *  [0xe0635000 - 0xe06357ff] mem\r
480 Assigned: PCI: 00:1a.0 10 *  [0xe0635800 - 0xe0635bff] mem\r
481 Assigned: PCI: 00:1d.0 10 *  [0xe0635c00 - 0xe0635fff] mem\r
482 Assigned: PCI: 00:1f.3 10 *  [0xe0636000 - 0xe06360ff] mem\r
483 Assigned: PCI: 00:16.0 10 *  [0xe0636100 - 0xe063610f] mem\r
484 DOMAIN: 0000 allocate_resources_mem: next_base: e0636110 size: 10636110 align: 28 gran: 0 done\r
485 PCI: 00:1c.0 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
486 PCI: 00:1c.0 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
487 PCI: 00:1c.0 allocate_resources_mem: base:e0400000 size:100000 align:20 gran:20 limit:efffffff\r
488 Assigned: PCI: 01:00.0 10 *  [0xe0400000 - 0xe04000ff] mem\r
489 Assigned: PCI: 01:00.1 10 *  [0xe0400100 - 0xe04001ff] mem\r
490 Assigned: PCI: 01:00.2 10 *  [0xe0400200 - 0xe04002ff] mem\r
491 PCI: 00:1c.0 allocate_resources_mem: next_base: e0400300 size: 100000 align: 20 gran: 20 done\r
492 PCI: 00:1c.1 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
493 PCI: 00:1c.1 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
494 PCI: 00:1c.1 allocate_resources_mem: base:e0500000 size:100000 align:20 gran:20 limit:efffffff\r
495 Assigned: PCI: 02:00.0 10 *  [0xe0500000 - 0xe0501fff] mem\r
496 PCI: 00:1c.1 allocate_resources_mem: next_base: e0502000 size: 100000 align: 20 gran: 20 done\r
497 PCI: 00:1c.2 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
498 PCI: 00:1c.2 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
499 PCI: 00:1c.2 allocate_resources_mem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
500 PCI: 00:1c.2 allocate_resources_mem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
501 Root Device assign_resources, bus 0 link: 0\r
502 TOUUD 0x44e600000 TOLUD 0xafa00000 TOM 0x400000000\r
503 MEBASE 0x3fe000000\r
504 IGD decoded, subtracting 32M UMA and 2M GTT\r
505 TSEG base 0xad000000 size 8M\r
506 Available memory below 4GB: 2768M\r
507 Available memory above 4GB: 13542M\r
508 Adding PCIe config bar base=0xf0000000 size=0x4000000\r
509 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
510 PCI: 00:00.0 cf <- [0x00f0000000 - 0x00f3ffffff] size 0x04000000 gran 0x00 mem<mmconfig>\r
511 PCI: 00:02.0 10 <- [0x00e0000000 - 0x00e03fffff] size 0x00400000 gran 0x16 mem64\r
512 PCI: 00:02.0 18 <- [0x00d0000000 - 0x00dfffffff] size 0x10000000 gran 0x1c prefmem64\r
513 PCI: 00:02.0 20 <- [0x0000001800 - 0x000000183f] size 0x00000040 gran 0x06 io\r
514 PCI: 00:14.0 10 <- [0x00e0620000 - 0x00e062ffff] size 0x00010000 gran 0x10 mem64\r
515 PCI: 00:16.0 10 <- [0x00e0636100 - 0x00e063610f] size 0x00000010 gran 0x04 mem64\r
516 PCI: 00:19.0 10 <- [0x00e0600000 - 0x00e061ffff] size 0x00020000 gran 0x11 mem\r
517 PCI: 00:19.0 14 <- [0x00e0634000 - 0x00e0634fff] size 0x00001000 gran 0x0c mem\r
518 PCI: 00:19.0 18 <- [0x0000001840 - 0x000000185f] size 0x00000020 gran 0x05 io\r
519 PCI: 00:1a.0 10 <- [0x00e0635800 - 0x00e0635bff] size 0x00000400 gran 0x0a mem\r
520 PCI: 00:1b.0 10 <- [0x00e0630000 - 0x00e0633fff] size 0x00004000 gran 0x0e mem64\r
521 PCI: 00:1c.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 01 io\r
522 PCI: 00:1c.0 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
523 PCI: 00:1c.0 20 <- [0x00e0400000 - 0x00e04fffff] size 0x00100000 gran 0x14 bus 01 mem\r
524 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
525 PCI: 01:00.0 10 <- [0x00e0400000 - 0x00e04000ff] size 0x00000100 gran 0x08 mem\r
526 PCI: 01:00.1 10 <- [0x00e0400100 - 0x00e04001ff] size 0x00000100 gran 0x08 mem\r
527 PCI: 01:00.2 10 <- [0x00e0400200 - 0x00e04002ff] size 0x00000100 gran 0x08 mem\r
528 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
529 PCI: 00:1c.1 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 02 io\r
530 PCI: 00:1c.1 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 02 prefmem\r
531 PCI: 00:1c.1 20 <- [0x00e0500000 - 0x00e05fffff] size 0x00100000 gran 0x14 bus 02 mem\r
532 PCI: 00:1c.1 assign_resources, bus 2 link: 0\r
533 PCI: 02:00.0 10 <- [0x00e0500000 - 0x00e0501fff] size 0x00002000 gran 0x0d mem64\r
534 PCI: 00:1c.1 assign_resources, bus 2 link: 0\r
535 PCI: 00:1c.2 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 03 io\r
536 PCI: 00:1c.2 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 03 prefmem\r
537 PCI: 00:1c.2 20 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 03 mem\r
538 PCI: 00:1d.0 10 <- [0x00e0635c00 - 0x00e0635fff] size 0x00000400 gran 0x0a mem\r
539 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
540 PNP: 00ff.1 missing set_resources\r
541 PNP: 00ff.2 missing set_resources\r
542 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
543 PCI: 00:1f.2 10 <- [0x0000001880 - 0x0000001887] size 0x00000008 gran 0x03 io\r
544 PCI: 00:1f.2 14 <- [0x0000001890 - 0x0000001893] size 0x00000004 gran 0x02 io\r
545 PCI: 00:1f.2 18 <- [0x0000001888 - 0x000000188f] size 0x00000008 gran 0x03 io\r
546 PCI: 00:1f.2 1c <- [0x0000001894 - 0x0000001897] size 0x00000004 gran 0x02 io\r
547 PCI: 00:1f.2 20 <- [0x0000001860 - 0x000000187f] size 0x00000020 gran 0x05 io\r
548 PCI: 00:1f.2 24 <- [0x00e0635000 - 0x00e06357ff] size 0x00000800 gran 0x0b mem\r
549 PCI: 00:1f.3 10 <- [0x00e0636000 - 0x00e06360ff] size 0x00000100 gran 0x08 mem64\r
550 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
551 CBMEM region aced0000-acffffff (cbmem_late_set_table)\r
552 Root Device assign_resources, bus 0 link: 0\r
553 Done setting resources.\r
554 Show resources in subtree (Root Device)...After assigning values.\r
555  Root Device child on link 0 CPU_CLUSTER: 0\r
556   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
557    APIC: 00\r
558    APIC: acac\r
559   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
560   DOMAIN: 0000 resource base 167c size 98 align 6 gran 0 limit ffff flags 40040100 index 10000000\r
561   DOMAIN: 0000 resource base d0000000 size 10636110 align 28 gran 0 limit efffffff flags 40040200 index 10000100\r
562   DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
563   DOMAIN: 0000 resource base 100000 size acf00000 align 0 gran 0 limit 0 flags e0004200 index 4\r
564   DOMAIN: 0000 resource base 100000000 size 34e600000 align 0 gran 0 limit 0 flags e0004200 index 5\r
565   DOMAIN: 0000 resource base ad000000 size 2a00000 align 0 gran 0 limit 0 flags f0000200 index 6\r
566   DOMAIN: 0000 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
567   DOMAIN: 0000 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index 8\r
568   DOMAIN: 0000 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index 9\r
569   DOMAIN: 0000 resource base 20000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index a\r
570   DOMAIN: 0000 resource base 40000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index b\r
571    PCI: 00:00.0\r
572    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
573    PCI: 00:01.0\r
574    PCI: 00:02.0\r
575    PCI: 00:02.0 resource base e0000000 size 400000 align 22 gran 22 limit efffffff flags 60000201 index 10\r
576    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit efffffff flags 60001201 index 18\r
577    PCI: 00:02.0 resource base 1800 size 40 align 6 gran 6 limit ffff flags 60000100 index 20\r
578    PCI: 00:14.0\r
579    PCI: 00:14.0 resource base e0620000 size 10000 align 16 gran 16 limit efffffff flags 60000201 index 10\r
580    PCI: 00:16.0\r
581    PCI: 00:16.0 resource base e0636100 size 10 align 4 gran 4 limit efffffff flags 60000201 index 10\r
582    PCI: 00:16.1\r
583    PCI: 00:16.2\r
584    PCI: 00:16.3\r
585    PCI: 00:19.0\r
586    PCI: 00:19.0 resource base e0600000 size 20000 align 17 gran 17 limit efffffff flags 60000200 index 10\r
587    PCI: 00:19.0 resource base e0634000 size 1000 align 12 gran 12 limit efffffff flags 60000200 index 14\r
588    PCI: 00:19.0 resource base 1840 size 20 align 5 gran 5 limit ffff flags 60000100 index 18\r
589    PCI: 00:1a.0\r
590    PCI: 00:1a.0 resource base e0635800 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
591    PCI: 00:1b.0\r
592    PCI: 00:1b.0 resource base e0630000 size 4000 align 14 gran 14 limit efffffff flags 60000201 index 10\r
593    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
594    PCI: 00:1c.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
595    PCI: 00:1c.0 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
596    PCI: 00:1c.0 resource base e0400000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
597     PCI: 01:00.0\r
598     PCI: 01:00.0 resource base e0400000 size 100 align 8 gran 8 limit efffffff flags 60000200 index 10\r
599     PCI: 01:00.1\r
600     PCI: 01:00.1 resource base e0400100 size 100 align 8 gran 8 limit efffffff flags 60000200 index 10\r
601     PCI: 01:00.2\r
602     PCI: 01:00.2 resource base e0400200 size 100 align 8 gran 8 limit efffffff flags 60000200 index 10\r
603    PCI: 00:1c.1 child on link 0 PCI: 02:00.0\r
604    PCI: 00:1c.1 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
605    PCI: 00:1c.1 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
606    PCI: 00:1c.1 resource base e0500000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
607     PCI: 02:00.0\r
608     PCI: 02:00.0 resource base e0500000 size 2000 align 13 gran 13 limit efffffff flags 60000201 index 10\r
609    PCI: 00:1c.2\r
610    PCI: 00:1c.2 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
611    PCI: 00:1c.2 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
612    PCI: 00:1c.2 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60080202 index 20\r
613    PCI: 00:1c.3\r
614    PCI: 00:1c.4\r
615    PCI: 00:1c.5\r
616    PCI: 00:1c.6\r
617    PCI: 00:1c.7\r
618    PCI: 00:1d.0\r
619    PCI: 00:1d.0 resource base e0635c00 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
620    PCI: 00:1e.0\r
621    PCI: 00:1f.0 child on link 0 PNP: 00ff.1\r
622    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
623    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
624    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
625    PCI: 00:1f.0 resource base 1600 size 7c align 0 gran 0 limit 0 flags c0040100 index 10000200\r
626    PCI: 00:1f.0 resource base 15e0 size c align 0 gran 0 limit 0 flags c0040100 index 10000300\r
627     PNP: 00ff.1\r
628     PNP: 00ff.1 resource base 15e0 size 10 align 5 gran 5 limit 0 flags 80000100 index 77\r
629     PNP: 00ff.2\r
630     PNP: 00ff.2 resource base 62 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
631     PNP: 00ff.2 resource base 66 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
632     PNP: 00ff.2 resource base 1600 size 0 align 0 gran 0 limit 0 flags c0000100 index 64\r
633     PNP: 00ff.2 resource base 1604 size 0 align 0 gran 0 limit 0 flags c0000100 index 66\r
634    PCI: 00:1f.2\r
635    PCI: 00:1f.2 resource base 1880 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
636    PCI: 00:1f.2 resource base 1890 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
637    PCI: 00:1f.2 resource base 1888 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
638    PCI: 00:1f.2 resource base 1894 size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
639    PCI: 00:1f.2 resource base 1860 size 20 align 5 gran 5 limit ffff flags 60000100 index 20\r
640    PCI: 00:1f.2 resource base e0635000 size 800 align 11 gran 11 limit efffffff flags 60000200 index 24\r
641    PCI: 00:1f.3\r
642    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
643    PCI: 00:1f.3 resource base e0636000 size 100 align 8 gran 8 limit efffffff flags 60000201 index 10\r
644    PCI: 00:1f.5\r
645    PCI: 00:1f.6\r
646 Done allocating resources.\r
647 BS: Exiting BS_DEV_RESOURCES state.\r
648 BS: Entering BS_DEV_ENABLE state.\r
649 Enabling resources...\r
650 PCI: 00:00.0 subsystem <- 0000/0000\r
651 PCI: 00:00.0 cmd <- 06\r
652 PCI: 00:02.0 subsystem <- 0000/0000\r
653 PCI: 00:02.0 cmd <- 03\r
654 PCI: 00:14.0 subsystem <- 0000/0000\r
655 PCI: 00:14.0 cmd <- 102\r
656 PCI: 00:16.0 subsystem <- 0000/0000\r
657 PCI: 00:16.0 cmd <- 02\r
658 PCI: 00:19.0 subsystem <- 0000/0000\r
659 PCI: 00:19.0 cmd <- 103\r
660 PCI: 00:1a.0 subsystem <- 0000/0000\r
661 PCI: 00:1a.0 cmd <- 102\r
662 PCI: 00:1b.0 subsystem <- 0000/0000\r
663 PCI: 00:1b.0 cmd <- 102\r
664 PCI: 00:1c.0 bridge ctrl <- 0003\r
665 PCI: 00:1c.0 subsystem <- 0000/0000\r
666 PCI: 00:1c.0 cmd <- 106\r
667 PCI: 00:1c.1 bridge ctrl <- 0003\r
668 PCI: 00:1c.1 subsystem <- 0000/0000\r
669 PCI: 00:1c.1 cmd <- 106\r
670 PCI: 00:1c.2 bridge ctrl <- 0003\r
671 PCI: 00:1c.2 subsystem <- 0000/0000\r
672 PCI: 00:1c.2 cmd <- 100\r
673 PCI: 00:1d.0 subsystem <- 0000/0000\r
674 PCI: 00:1d.0 cmd <- 102\r
675 pch_decode_init\r
676 PCI: 00:1f.0 subsystem <- 0000/0000\r
677 PCI: 00:1f.0 cmd <- 107\r
678 PCI: 00:1f.2 subsystem <- 0000/0000\r
679 PCI: 00:1f.2 cmd <- 03\r
680 PCI: 00:1f.3 subsystem <- 0000/0000\r
681 PCI: 00:1f.3 cmd <- 103\r
682 PCI: 01:00.0 cmd <- 06\r
683 PCI: 01:00.1 cmd <- 06\r
684 PCI: 01:00.2 cmd <- 06\r
685 PCI: 02:00.0 cmd <- 02\r
686 done.\r
687 BS: Exiting BS_DEV_ENABLE state.\r
688 BS: Entering BS_DEV_INIT state.\r
689 Initializing devices...\r
690 Root Device init\r
691 Keyboard init...\r
692 Keyboard controller output buffer result timeout\r
693 Keyboard controller output buffer result timeout\r
694 Keyboard controller output buffer result timeout\r
695 Keyboard reset failed ACK: 0xaa\r
696 CPU_CLUSTER: 0 init\r
697 start_eip=0x00001000, code_size=0x00000031\r
698 Installing SMM handler to 0xad000000\r
699 Installing IED header to 0xad400000\r
700 Initializing SMM handler... ... pmbase = 0x0500\r
701 \r
702 SMI_STS: MCSMI PM1 \r
703 PM1_STS: WAK PWRBTN BM TMROF \r
704 GPE0_STS: GPIO14 GPIO13 GPIO11 GPIO10 GPIO9 GPIO7 GPIO6 GPIO5 GPIO4 GPIO3 GPIO1 GPIO0 EL_SCI/BATLOW \r
705 ALT_GP_SMI_STS: GPI14 GPI13 GPI11 GPI10 GPI9 GPI7 GPI6 GPI5 GPI4 GPI3 GPI1 GPI0 \r
706 TCO_STS: \r
707   ... raise SMI#\r
708 Initializing CPU #0\r
709 CPU: vendor Intel device 306a9\r
710 CPU: family 06, model 3a, stepping 09\r
711 Enabling cache\r
712 microcode: sig=0x306a9 pf=0x10 revision=0x0\r
713 microcode: updated to revision 0x17 date=2013-01-09\r
714 CPU: Intel(R) Core(TM) i5-3360M CPU @ 2.80GHz.\r
715 MTRR: Physical address space:\r
716 0x0000000000000000 - 0x00000000000a0000 size 0x000a0000 type 6\r
717 0x00000000000a0000 - 0x00000000000c0000 size 0x00020000 type 0\r
718 0x00000000000c0000 - 0x00000000ad000000 size 0xacf40000 type 6\r
719 0x00000000ad000000 - 0x00000000ff800000 size 0x52800000 type 0\r
720 0x00000000ff800000 - 0x0000000100000000 size 0x00800000 type 5\r
721 0x0000000100000000 - 0x000000044e600000 size 0x34e600000 type 6\r
722 MTRR addr 0x0-0x10 set to 6 type @ 0\r
723 MTRR addr 0x10-0x20 set to 6 type @ 1\r
724 MTRR addr 0x20-0x30 set to 6 type @ 2\r
725 MTRR addr 0x30-0x40 set to 6 type @ 3\r
726 MTRR addr 0x40-0x50 set to 6 type @ 4\r
727 MTRR addr 0x50-0x60 set to 6 type @ 5\r
728 MTRR addr 0x60-0x70 set to 6 type @ 6\r
729 MTRR addr 0x70-0x80 set to 6 type @ 7\r
730 MTRR addr 0x80-0x84 set to 6 type @ 8\r
731 MTRR addr 0x84-0x88 set to 6 type @ 9\r
732 MTRR addr 0x88-0x8c set to 6 type @ 10\r
733 MTRR addr 0x8c-0x90 set to 6 type @ 11\r
734 MTRR addr 0x90-0x94 set to 6 type @ 12\r
735 MTRR addr 0x94-0x98 set to 6 type @ 13\r
736 MTRR addr 0x98-0x9c set to 6 type @ 14\r
737 MTRR addr 0x9c-0xa0 set to 6 type @ 15\r
738 MTRR addr 0xa0-0xa4 set to 0 type @ 16\r
739 MTRR addr 0xa4-0xa8 set to 0 type @ 17\r
740 MTRR addr 0xa8-0xac set to 0 type @ 18\r
741 MTRR addr 0xac-0xb0 set to 0 type @ 19\r
742 MTRR addr 0xb0-0xb4 set to 0 type @ 20\r
743 MTRR addr 0xb4-0xb8 set to 0 type @ 21\r
744 MTRR addr 0xb8-0xbc set to 0 type @ 22\r
745 MTRR addr 0xbc-0xc0 set to 0 type @ 23\r
746 MTRR addr 0xc0-0xc1 set to 6 type @ 24\r
747 MTRR addr 0xc1-0xc2 set to 6 type @ 25\r
748 MTRR addr 0xc2-0xc3 set to 6 type @ 26\r
749 MTRR addr 0xc3-0xc4 set to 6 type @ 27\r
750 MTRR addr 0xc4-0xc5 set to 6 type @ 28\r
751 MTRR addr 0xc5-0xc6 set to 6 type @ 29\r
752 MTRR addr 0xc6-0xc7 set to 6 type @ 30\r
753 MTRR addr 0xc7-0xc8 set to 6 type @ 31\r
754 MTRR addr 0xc8-0xc9 set to 6 type @ 32\r
755 MTRR addr 0xc9-0xca set to 6 type @ 33\r
756 MTRR addr 0xca-0xcb set to 6 type @ 34\r
757 MTRR addr 0xcb-0xcc set to 6 type @ 35\r
758 MTRR addr 0xcc-0xcd set to 6 type @ 36\r
759 MTRR addr 0xcd-0xce set to 6 type @ 37\r
760 MTRR addr 0xce-0xcf set to 6 type @ 38\r
761 MTRR addr 0xcf-0xd0 set to 6 type @ 39\r
762 MTRR addr 0xd0-0xd1 set to 6 type @ 40\r
763 MTRR addr 0xd1-0xd2 set to 6 type @ 41\r
764 MTRR addr 0xd2-0xd3 set to 6 type @ 42\r
765 MTRR addr 0xd3-0xd4 set to 6 type @ 43\r
766 MTRR addr 0xd4-0xd5 set to 6 type @ 44\r
767 MTRR addr 0xd5-0xd6 set to 6 type @ 45\r
768 MTRR addr 0xd6-0xd7 set to 6 type @ 46\r
769 MTRR addr 0xd7-0xd8 set to 6 type @ 47\r
770 MTRR addr 0xd8-0xd9 set to 6 type @ 48\r
771 MTRR addr 0xd9-0xda set to 6 type @ 49\r
772 MTRR addr 0xda-0xdb set to 6 type @ 50\r
773 MTRR addr 0xdb-0xdc set to 6 type @ 51\r
774 MTRR addr 0xdc-0xdd set to 6 type @ 52\r
775 MTRR addr 0xdd-0xde set to 6 type @ 53\r
776 MTRR addr 0xde-0xdf set to 6 type @ 54\r
777 MTRR addr 0xdf-0xe0 set to 6 type @ 55\r
778 MTRR addr 0xe0-0xe1 set to 6 type @ 56\r
779 MTRR addr 0xe1-0xe2 set to 6 type @ 57\r
780 MTRR addr 0xe2-0xe3 set to 6 type @ 58\r
781 MTRR addr 0xe3-0xe4 set to 6 type @ 59\r
782 MTRR addr 0xe4-0xe5 set to 6 type @ 60\r
783 MTRR addr 0xe5-0xe6 set to 6 type @ 61\r
784 MTRR addr 0xe6-0xe7 set to 6 type @ 62\r
785 MTRR addr 0xe7-0xe8 set to 6 type @ 63\r
786 MTRR addr 0xe8-0xe9 set to 6 type @ 64\r
787 MTRR addr 0xe9-0xea set to 6 type @ 65\r
788 MTRR addr 0xea-0xeb set to 6 type @ 66\r
789 MTRR addr 0xeb-0xec set to 6 type @ 67\r
790 MTRR addr 0xec-0xed set to 6 type @ 68\r
791 MTRR addr 0xed-0xee set to 6 type @ 69\r
792 MTRR addr 0xee-0xef set to 6 type @ 70\r
793 MTRR addr 0xef-0xf0 set to 6 type @ 71\r
794 MTRR addr 0xf0-0xf1 set to 6 type @ 72\r
795 MTRR addr 0xf1-0xf2 set to 6 type @ 73\r
796 MTRR addr 0xf2-0xf3 set to 6 type @ 74\r
797 MTRR addr 0xf3-0xf4 set to 6 type @ 75\r
798 MTRR addr 0xf4-0xf5 set to 6 type @ 76\r
799 MTRR addr 0xf5-0xf6 set to 6 type @ 77\r
800 MTRR addr 0xf6-0xf7 set to 6 type @ 78\r
801 MTRR addr 0xf7-0xf8 set to 6 type @ 79\r
802 MTRR addr 0xf8-0xf9 set to 6 type @ 80\r
803 MTRR addr 0xf9-0xfa set to 6 type @ 81\r
804 MTRR addr 0xfa-0xfb set to 6 type @ 82\r
805 MTRR addr 0xfb-0xfc set to 6 type @ 83\r
806 MTRR addr 0xfc-0xfd set to 6 type @ 84\r
807 MTRR addr 0xfd-0xfe set to 6 type @ 85\r
808 MTRR addr 0xfe-0xff set to 6 type @ 86\r
809 MTRR addr 0xff-0x100 set to 6 type @ 87\r
810 MTRR: Fixed MSR 0x250 0x0606060606060606\r
811 MTRR: Fixed MSR 0x258 0x0606060606060606\r
812 MTRR: Fixed MSR 0x259 0x0000000000000000\r
813 MTRR: Fixed MSR 0x268 0x0606060606060606\r
814 MTRR: Fixed MSR 0x269 0x0606060606060606\r
815 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
816 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
817 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
818 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
819 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
820 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
821 call enable_fixed_mtrr()\r
822 MTRR: default type WB/UC MTRR counts: 11/13.\r
823 MTRR: WB selected as default type.\r
824 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
825 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
826 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
827 MTRR: 3 base 0x00000000c0000000 mask 0x0000000fe0000000 type 0\r
828 MTRR: 4 base 0x00000000e0000000 mask 0x0000000ff0000000 type 0\r
829 MTRR: 5 base 0x00000000f0000000 mask 0x0000000ff8000000 type 0\r
830 MTRR: 6 base 0x00000000f8000000 mask 0x0000000ffc000000 type 0\r
831 MTRR: 7 base 0x00000000fc000000 mask 0x0000000ffe000000 type 0\r
832 Taking a reserved OS MTRR.\r
833 MTRR: 8 base 0x00000000fe000000 mask 0x0000000fff000000 type 0\r
834 Taking a reserved OS MTRR.\r
835 MTRR: 9 base 0x00000000ff000000 mask 0x0000000fff800000 type 0\r
836 Taking a reserved OS MTRR.\r
837 ERROR: Not enough MTTRs available!\r
838 \r
839 MTRR check\r
840 Fixed MTRRs   : Enabled\r
841 Variable MTRRs: Enabled\r
842 \r
843 Setting up local apic... apic_id: 0x00 done.\r
844 Enabling VMX\r
845 model_x06ax: energy policy set to 6\r
846 model_x06ax: frequency set to 2800\r
847 Turbo is available but hidden\r
848 Turbo has been enabled\r
849 CPU: 0 has 2 cores, 2 threads per core\r
850 CPU: 0 has core 1\r
851 CPU1: stack_base 00183000, stack_end 00183ff8\r
852 Asserting INIT.\r
853 Waiting for send to finish...\r
854 +Deasserting INIT.\r
855 Waiting for send to finish...\r
856 +#startup loops: 2.\r
857 Sending STARTUP #1 to 1.\r
858 After apic_write.\r
859 Initializing CPU #1\r
860 Startup point 1.\r
861 CPU: vendor Intel device 306a9\r
862 Waiting for send to finish...\r
863 CPU: family 06, model 3a, stepping 09\r
864 +Enabling cache\r
865 Sending STARTUP #2 to 1.\r
866 After apic_write.\r
867 microcode: sig=0x306a9 pf=0x10 revision=0x17\r
868 CPU: Intel(R) Core(TM) i5-3360M CPU @ 2.80GHz.\r
869 Startup point 1.\r
870 Waiting for send to finish...\r
871 +After Startup.\r
872 CPU: 0 has core 2\r
873 CPU2: stack_base 00182000, stack_end 00182ff8\r
874 Asserting INIT.\r
875 Waiting for send to finish...\r
876 +MTRR: Fixed MSR 0x250 0x0606060606060606\r
877 MTRR: Fixed MSR 0x258 0x0606060606060606\r
878 MTRR: Fixed MSR 0x259 0x0000000000000000\r
879 MTRR: Fixed MSR 0x268 0x0606060606060606\r
880 MTRR: Fixed MSR 0x269 0x0606060606060606\r
881 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
882 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
883 Deasserting INIT.\r
884 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
885 Waiting for send to finish...\r
886 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
887 +MTRR: Fixed MSR 0x26e 0x0606060606060606\r
888 #startup loops: 2.\r
889 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
890 Sending STARTUP #1 to 2.\r
891 call enable_fixed_mtrr()\r
892 After apic_write.\r
893 Initializing CPU #2\r
894 CPU: vendor Intel device 306a9\r
895 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
896 CPU: family 06, model 3a, stepping 09\r
897 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
898 Enabling cache\r
899 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
900 microcode: sig=0x306a9 pf=0x10 revision=0x0\r
901 Startup point 1.\r
902 MTRR: 3 base 0x00000000c0000000 mask 0x0000000fe0000000 type 0\r
903 microcode: updated to revision 0x17 date=2013-01-09\r
904 Waiting for send to finish...\r
905 CPU: Intel(R) Core(TM) i5-3360M CPU @ 2.80GHz.\r
906 MTRR: 4 base 0x00000000e0000000 mask 0x0000000ff0000000 type 0\r
907 MTRR: Fixed MSR 0x250 0x0606060606060606\r
908 +MTRR: Fixed MSR 0x258 0x0606060606060606\r
909 MTRR: 5 base 0x00000000f0000000 mask 0x0000000ff8000000 type 0\r
910 MTRR: Fixed MSR 0x259 0x0000000000000000\r
911 MTRR: 6 base 0x00000000f8000000 mask 0x0000000ffc000000 type 0\r
912 MTRR: Fixed MSR 0x268 0x0606060606060606\r
913 Sending STARTUP #2 to 2.\r
914 MTRR: Fixed MSR 0x269 0x0606060606060606\r
915 After apic_write.\r
916 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
917 Startup point 1.\r
918 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
919 Waiting for send to finish...\r
920 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
921 +MTRR: Fixed MSR 0x26d 0x0606060606060606\r
922 After Startup.\r
923 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
924 CPU: 0 has core 3\r
925 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
926 CPU3: stack_base 00181000, stack_end 00181ff8\r
927 call enable_fixed_mtrr()\r
928 MTRR: 7 base 0x00000000fc000000 mask 0x0000000ffe000000 type 0\r
929 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
930 Taking a reserved OS MTRR.\r
931 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
932 MTRR: 8 base 0x00000000fe000000 mask 0x0000000fff000000 type 0\r
933 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
934 Asserting INIT.\r
935 Taking a reserved OS MTRR.\r
936 MTRR: 3 base 0x00000000c0000000 mask 0x0000000fe0000000 type 0\r
937 MTRR: 9 base 0x00000000ff000000 mask 0x0000000fff800000 type 0\r
938 MTRR: 4 base 0x00000000e0000000 mask 0x0000000ff0000000 type 0\r
939 Waiting for send to finish...\r
940 MTRR: 5 base 0x00000000f0000000 mask 0x0000000ff8000000 type 0\r
941 Taking a reserved OS MTRR.\r
942 +MTRR: 6 base 0x00000000f8000000 mask 0x0000000ffc000000 type 0\r
943 ERROR: Not enough MTTRs available!\r
944 MTRR: 7 base 0x00000000fc000000 mask 0x0000000ffe000000 type 0\r
945 \r
946 MTRR check\r
947 Fixed MTRRs   : Enabled\r
948 Variable MTRRs: Enabled\r
949 \r
950 Setting up local apic... apic_id: 0x01 done.\r
951 Taking a reserved OS MTRR.\r
952 Enabling VMX\r
953 MTRR: 8 base 0x00000000fe000000 mask 0x0000000fff000000 type 0\r
954 model_x06ax: energy policy set to 6\r
955 model_x06ax: frequency set to 2800\r
956 CPU #1 initialized\r
957 Taking a reserved OS MTRR.\r
958 MTRR: 9 base 0x00000000ff000000 mask 0x0000000fff800000 type 0\r
959 Taking a reserved OS MTRR.\r
960 ERROR: Not enough MTTRs available!\r
961 \r
962 MTRR check\r
963 Fixed MTRRs   : Enabled\r
964 Variable MTRRs: Enabled\r
965 \r
966 Setting up local apic... apic_id: 0x02 done.\r
967 Enabling VMX\r
968 model_x06ax: energy policy set to 6\r
969 model_x06ax: frequency set to 2800\r
970 CPU #2 initialized\r
971 Deasserting INIT.\r
972 Waiting for send to finish...\r
973 +#startup loops: 2.\r
974 Sending STARTUP #1 to 3.\r
975 After apic_write.\r
976 Initializing CPU #3\r
977 Startup point 1.\r
978 Waiting for send to finish...\r
979 +CPU: vendor Intel device 306a9\r
980 Sending STARTUP #2 to 3.\r
981 After apic_write.\r
982 CPU: family 06, model 3a, stepping 09\r
983 Startup point 1.\r
984 Waiting for send to finish...\r
985 +Enabling cache\r
986 After Startup.\r
987 CPU #0 initialized\r
988 Waiting for 1 CPUS to stop\r
989 microcode: sig=0x306a9 pf=0x10 revision=0x17\r
990 CPU: Intel(R) Core(TM) i5-3360M CPU @ 2.80GHz.\r
991 MTRR: Fixed MSR 0x250 0x0606060606060606\r
992 MTRR: Fixed MSR 0x258 0x0606060606060606\r
993 MTRR: Fixed MSR 0x259 0x0000000000000000\r
994 MTRR: Fixed MSR 0x268 0x0606060606060606\r
995 MTRR: Fixed MSR 0x269 0x0606060606060606\r
996 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
997 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
998 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
999 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
1000 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
1001 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
1002 call enable_fixed_mtrr()\r
1003 MTRR: 0 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
1004 MTRR: 1 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
1005 MTRR: 2 base 0x00000000b0000000 mask 0x0000000ff0000000 type 0\r
1006 MTRR: 3 base 0x00000000c0000000 mask 0x0000000fe0000000 type 0\r
1007 MTRR: 4 base 0x00000000e0000000 mask 0x0000000ff0000000 type 0\r
1008 MTRR: 5 base 0x00000000f0000000 mask 0x0000000ff8000000 type 0\r
1009 MTRR: 6 base 0x00000000f8000000 mask 0x0000000ffc000000 type 0\r
1010 MTRR: 7 base 0x00000000fc000000 mask 0x0000000ffe000000 type 0\r
1011 Taking a reserved OS MTRR.\r
1012 MTRR: 8 base 0x00000000fe000000 mask 0x0000000fff000000 type 0\r
1013 Taking a reserved OS MTRR.\r
1014 MTRR: 9 base 0x00000000ff000000 mask 0x0000000fff800000 type 0\r
1015 Taking a reserved OS MTRR.\r
1016 ERROR: Not enough MTTRs available!\r
1017 \r
1018 MTRR check\r
1019 Fixed MTRRs   : Enabled\r
1020 Variable MTRRs: Enabled\r
1021 \r
1022 Setting up local apic... apic_id: 0x03 done.\r
1023 Enabling VMX\r
1024 model_x06ax: energy policy set to 6\r
1025 model_x06ax: frequency set to 2800\r
1026 CPU #3 initialized\r
1027 All AP CPUs stopped (3577 loops)\r
1028 CPU1: stack: 00183000 - 00184000, lowest used address 00183c9c, stack used: 868 bytes\r
1029 CPU2: stack: 00182000 - 00183000, lowest used address 00182c9c, stack used: 868 bytes\r
1030 CPU3: stack: 00181000 - 00182000, lowest used address 00181c9c, stack used: 868 bytes\r
1031 PCI: 00:00.0 init\r
1032 Set BIOS_RESET_CPL\r
1033 CPU TDP: 35 Watts\r
1034 PCI: 00:02.0 init\r
1035 GT Power Management Init\r
1036 IVB GT2 25W-35W Power Meter Weights\r
1037 In CBFS, ROM address for PCI: 00:02.0 = fff00778\r
1038 PCI expansion ROM, signature 0xaa55, INIT size 0x10000, data ptr 0x0040\r
1039 PCI ROM image, vendor ID 8086, device ID 0106,\r
1040 PCI ROM image, Class Code 030000, Code Type 00\r
1041 Copying VGA ROM Image from fff00778 to 0xc0000, 0x10000 bytes\r
1042 int15_handler: INT15 function 5fac!\r
1043 Unknown INT15 function 5fac!\r
1044 int15_handler: INT15 function 5f40!\r
1045 Unknown INT15 function 5f40!\r
1046 int15_handler: INT15 function 5f35!\r
1047 GT Power Management Init (post VBIOS)\r
1048 PCI: 00:14.0 init\r
1049 XHCI: Setting up controller.. done.\r
1050 PCI: 00:16.0 init\r
1051 ME: FW Partition Table      : OK\r
1052 ME: Bringup Loader Failure  : NO\r
1053 ME: Firmware Init Complete  : NO\r
1054 ME: Manufacturing Mode      : NO\r
1055 ME: Boot Options Present    : NO\r
1056 ME: Update In Progress      : NO\r
1057 ME: Current Working State   : Normal\r
1058 ME: Current Operation State : M0 with UMA\r
1059 ME: Current Operation Mode  : Normal\r
1060 ME: Error Code              : No Error\r
1061 ME: Progress Phase          : Host Communication\r
1062 ME: Power Management Event  : Clean Moff->Mx wake\r
1063 ME: Progress Phase State    : Host communication established\r
1064 ME: BIOS path: Normal\r
1065 ME: Extend SHA-256: e4296030ae179336fc242e1a495f7121e9bea777ff01a32141277ff3e64e84b8\r
1066 ME: MBP item header 00020103\r
1067 ME: MBP item header 00050102\r
1068 ME: MBP item header 00020501\r
1069 ME: MBP item header 00020201\r
1070 ME: MBP item header 00020104\r
1071 ME: unknown mbp item id 0x104!!!\r
1072 PCI: 00:19.0 init\r
1073 PCI: 00:1a.0 init\r
1074 EHCI: Setting up controller.. done.\r
1075 PCI: 00:1b.0 init\r
1076 Azalia: base = e0630000\r
1077 Azalia: codec_mask = 09\r
1078 Azalia: Initializing codec #3\r
1079 Azalia: codec viddid: 80862806\r
1080 Azalia: verb_size: 16\r
1081 Azalia: verb loaded.\r
1082 Azalia: Initializing codec #0\r
1083 Azalia: codec viddid: 10ec0269\r
1084 Azalia: verb_size: 500\r
1085 Azalia: verb loaded.\r
1086 PCI: 00:1c.0 init\r
1087 Initializing PCH PCIe bridge.\r
1088 PCI: 00:1c.1 init\r
1089 Initializing PCH PCIe bridge.\r
1090 PCI: 00:1c.2 init\r
1091 Initializing PCH PCIe bridge.\r
1092 PCI: 00:1d.0 init\r
1093 EHCI: Setting up controller.. done.\r
1094 PCI: 00:1f.0 init\r
1095 pch: lpc_init\r
1096 IOAPIC: Initializing IOAPIC at 0xfec00000\r
1097 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
1098 IOAPIC: ID = 0x02\r
1099 IOAPIC: Dumping registers\r
1100   reg 0x0000: 0x02000000\r
1101   reg 0x0001: 0x00170020\r
1102   reg 0x0002: 0x00170020\r
1103 Set power off after power failure.\r
1104 NMI sources disabled.\r
1105 PantherPoint PM init\r
1106 rtc_failed = 0x0\r
1107 RTC Init\r
1108 i8259_configure_irq_trigger: current interrupts are 0x0\r
1109 i8259_configure_irq_trigger: try to set interrupts 0x200\r
1110 Enabling BIOS updates outside of SMM... Disabling ACPI via APMC:\r
1111 done.\r
1112 Locking SMM.\r
1113 PCI: 00:1f.2 init\r
1114 SATA: Initializing...\r
1115 SATA: Controller in AHCI mode.\r
1116 ABAR: E0635000\r
1117 PCI: 00:1f.3 init\r
1118 PCI: 01:00.0 init\r
1119 PCI: 01:00.1 init\r
1120 PCI: 01:00.2 init\r
1121 PCI: 02:00.0 init\r
1122 Devices initialized\r
1123 Show all devs...After init.\r
1124 Root Device: enabled 1\r
1125 CPU_CLUSTER: 0: enabled 1\r
1126 APIC: 00: enabled 1\r
1127 APIC: acac: enabled 0\r
1128 DOMAIN: 0000: enabled 1\r
1129 PCI: 00:00.0: enabled 1\r
1130 PCI: 00:01.0: enabled 0\r
1131 PCI: 00:02.0: enabled 1\r
1132 PCI: 00:14.0: enabled 1\r
1133 PCI: 00:16.0: enabled 1\r
1134 PCI: 00:16.1: enabled 0\r
1135 PCI: 00:16.2: enabled 0\r
1136 PCI: 00:16.3: enabled 0\r
1137 PCI: 00:19.0: enabled 1\r
1138 PCI: 00:1a.0: enabled 1\r
1139 PCI: 00:1b.0: enabled 1\r
1140 PCI: 00:1c.0: enabled 1\r
1141 PCI: 00:1c.1: enabled 1\r
1142 PCI: 00:1c.2: enabled 1\r
1143 PCI: 00:1c.3: enabled 0\r
1144 PCI: 00:1c.4: enabled 0\r
1145 PCI: 00:1c.5: enabled 0\r
1146 PCI: 00:1c.6: enabled 0\r
1147 PCI: 00:1c.7: enabled 0\r
1148 PCI: 00:1d.0: enabled 1\r
1149 PCI: 00:1e.0: enabled 0\r
1150 PCI: 00:1f.0: enabled 1\r
1151 PNP: 00ff.1: enabled 1\r
1152 PNP: 00ff.2: enabled 1\r
1153 PCI: 00:1f.2: enabled 1\r
1154 PCI: 00:1f.3: enabled 1\r
1155 PCI: 00:1f.5: enabled 0\r
1156 PCI: 00:1f.6: enabled 0\r
1157 PCI: 01:00.0: enabled 1\r
1158 PCI: 01:00.1: enabled 1\r
1159 PCI: 01:00.2: enabled 1\r
1160 PCI: 02:00.0: enabled 1\r
1161 APIC: 01: enabled 1\r
1162 APIC: 02: enabled 1\r
1163 APIC: 03: enabled 1\r
1164 BS: Exiting BS_DEV_INIT state.\r
1165 BS: Entering BS_POST_DEVICE state.\r
1166 CBMEM region aced0000-acffffff (cbmem_reinit)\r
1167 Adding CBMEM entry as no. 4\r
1168 Moving GDT to acee0600...ok\r
1169 Finalize devices...\r
1170 Devices finalized\r
1171 BS: Exiting BS_POST_DEVICE state.\r
1172 BS: Entering BS_OS_RESUME_CHECK state.\r
1173 BS: Exiting BS_OS_RESUME_CHECK state.\r
1174 BS: Entering BS_WRITE_TABLES state.\r
1175 Updating MRC cache data.\r
1176 No MRC cache in cbmem. Can't update flash.\r
1177 Adding CBMEM entry as no. 5\r
1178 ACPI: Writing ACPI tables at acee0800.\r
1179 ACPI:    * FACS\r
1180 ACPI:    * DSDT\r
1181 ACPI:    * FADT\r
1182 ACPI: added table 1/32, length now 40\r
1183 ACPI:    * HPET\r
1184 ACPI: added table 2/32, length now 44\r
1185 ACPI:    * MADT\r
1186 ACPI: added table 3/32, length now 48\r
1187 ACPI:    * MCFG\r
1188 ACPI: added table 4/32, length now 52\r
1189 ACPI: Patching up global NVS in DSDT at offset 0x00a5 -> 0xacee4160\r
1190 Adding CBMEM entry as no. 6\r
1191 ACPI:     * DSDT @ acee0a50 Length 351a\r
1192 ACPI:     * SSDT\r
1193 Found 1 CPU(s) with 4 core(s) each.\r
1194 PSS: 2801MHz power 35000 control 0x2300 status 0x2300\r
1195 PSS: 2800MHz power 35000 control 0x1c00 status 0x1c00\r
1196 PSS: 2400MHz power 28615 control 0x1800 status 0x1800\r
1197 PSS: 2000MHz power 22765 control 0x1400 status 0x1400\r
1198 PSS: 1600MHz power 17346 control 0x1000 status 0x1000\r
1199 PSS: 1200MHz power 12373 control 0xc00 status 0xc00\r
1200 PSS: 2801MHz power 35000 control 0x2300 status 0x2300\r
1201 PSS: 2800MHz power 35000 control 0x1c00 status 0x1c00\r
1202 PSS: 2400MHz power 28615 control 0x1800 status 0x1800\r
1203 PSS: 2000MHz power 22765 control 0x1400 status 0x1400\r
1204 PSS: 1600MHz power 17346 control 0x1000 status 0x1000\r
1205 PSS: 1200MHz power 12373 control 0xc00 status 0xc00\r
1206 PSS: 2801MHz power 35000 control 0x2300 status 0x2300\r
1207 PSS: 2800MHz power 35000 control 0x1c00 status 0x1c00\r
1208 PSS: 2400MHz power 28615 control 0x1800 status 0x1800\r
1209 PSS: 2000MHz power 22765 control 0x1400 status 0x1400\r
1210 PSS: 1600MHz power 17346 control 0x1000 status 0x1000\r
1211 PSS: 1200MHz power 12373 control 0xc00 status 0xc00\r
1212 PSS: 2801MHz power 35000 control 0x2300 status 0x2300\r
1213 PSS: 2800MHz power 35000 control 0x1c00 status 0x1c00\r
1214 PSS: 2400MHz power 28615 control 0x1800 status 0x1800\r
1215 PSS: 2000MHz power 22765 control 0x1400 status 0x1400\r
1216 PSS: 1600MHz power 17346 control 0x1000 status 0x1000\r
1217 PSS: 1200MHz power 12373 control 0xc00 status 0xc00\r
1218 ACPI: added table 5/32, length now 56\r
1219 current = acee6250\r
1220 ACPI: done.\r
1221 ACPI tables: 23120 bytes.\r
1222 Adding CBMEM entry as no. 7\r
1223 smbios_write_tables: aceebe00\r
1224 Root Device (LENOVO 2325TLU)\r
1225 CPU_CLUSTER: 0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1226 APIC: 00 (Socket rPGA989 CPU)\r
1227 APIC: acac (Intel SandyBridge/IvyBridge CPU)\r
1228 DOMAIN: 0000 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1229 PCI: 00:00.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1230 PCI: 00:01.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1231 PCI: 00:02.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1232 PCI: 00:14.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1233 PCI: 00:16.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1234 PCI: 00:16.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1235 PCI: 00:16.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1236 PCI: 00:16.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1237 PCI: 00:19.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1238 PCI: 00:1a.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1239 PCI: 00:1b.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1240 PCI: 00:1c.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1241 PCI: 00:1c.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1242 PCI: 00:1c.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1243 PCI: 00:1c.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1244 PCI: 00:1c.4 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1245 PCI: 00:1c.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1246 PCI: 00:1c.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1247 PCI: 00:1c.7 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1248 PCI: 00:1d.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1249 PCI: 00:1e.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1250 PCI: 00:1f.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1251 PNP: 00ff.1 (Lenovo Power Management Hardware Hub 7)\r
1252 PNP: 00ff.2 (Lenovo H8 EC)\r
1253 PCI: 00:1f.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1254 PCI: 00:1f.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1255 PCI: 00:1f.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1256 PCI: 00:1f.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1257 PCI: 01:00.0 (unknown)\r
1258 PCI: 01:00.1 (unknown)\r
1259 PCI: 01:00.2 (unknown)\r
1260 PCI: 02:00.0 (unknown)\r
1261 APIC: 01 (unknown)\r
1262 APIC: 02 (unknown)\r
1263 APIC: 03 (unknown)\r
1264 SMBIOS tables: 314 bytes.\r
1265 Adding CBMEM entry as no. 8\r
1266 Adding CBMEM entry as no. 9\r
1267 Writing table forward entry at 0x00000500\r
1268 Wrote coreboot table at: 00000500, 0x10 bytes, checksum 8cdf\r
1269 Table forward entry ends at 0x00000528.\r
1270 ... aligned to 0x00001000\r
1271 Writing coreboot table at 0xacfec600\r
1272 rom_table_end = 0xacfec600\r
1273 ... aligned to 0xacff0000\r
1274  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
1275  1. 0000000000001000-000000000009ffff: RAM\r
1276  2. 00000000000a0000-00000000000fffff: RESERVED\r
1277  3. 0000000000100000-000000001fffffff: RAM\r
1278  4. 0000000020000000-00000000201fffff: RESERVED\r
1279  5. 0000000020200000-000000003fffffff: RAM\r
1280  6. 0000000040000000-00000000401fffff: RESERVED\r
1281  7. 0000000040200000-00000000acecffff: RAM\r
1282  8. 00000000aced0000-00000000acffffff: CONFIGURATION TABLES\r
1283  9. 00000000ad000000-00000000af9fffff: RESERVED\r
1284 10. 00000000f0000000-00000000f3ffffff: RESERVED\r
1285 11. 0000000100000000-000000044e5fffff: RAM\r
1286 Wrote coreboot table at: acfec600, 0x97c bytes, checksum b848\r
1287 coreboot table: 2452 bytes.\r
1288 Multiboot Information structure has been written.\r
1289 FREE SPACE  0. acff4600 0000ba00\r
1290 CAR GLOBALS 1. aced0200 00000200\r
1291 CONSOLE     2. aced0400 00010000\r
1292 TIME STAMP  3. acee0400 00000200\r
1293 GDT         4. acee0600 00000200\r
1294 ACPI        5. acee0800 0000b400\r
1295 GNVS PTR    6. aceebc00 00000200\r
1296 SMBIOS      7. aceebe00 00000800\r
1297 ACPI RESUME 8. aceec600 00100000\r
1298 COREBOOT    9. acfec600 00008000\r
1299 BS: Exiting BS_WRITE_TABLES state.\r
1300 BS: Entering BS_PAYLOAD_LOAD state.\r
1301 Loading segment from rom address 0xfff372f8\r
1302   code (compression=1)\r
1303   New segment dstaddr 0x8200 memsize 0x17c58 srcaddr 0xfff3734c filesize 0x834e\r
1304   (cleaned up) New segment addr 0x8200 size 0x17c58 offset 0xfff3734c filesize 0x834e\r
1305 Loading segment from rom address 0xfff37314\r
1306   code (compression=1)\r
1307   New segment dstaddr 0x100000 memsize 0xa2f54 srcaddr 0xfff3f69a filesize 0x3385f\r
1308   (cleaned up) New segment addr 0x100000 size 0xa2f54 offset 0xfff3f69a filesize 0x3385f\r
1309 Loading segment from rom address 0xfff37330\r
1310   Entry Point 0x00008200\r
1311 Loading Segment: addr: 0x0000000000008200 memsz: 0x0000000000017c58 filesz: 0x000000000000834e\r
1312 lb: [0x0000000000100000, 0x0000000000189040)\r
1313 Post relocation: addr: 0x0000000000008200 memsz: 0x0000000000017c58 filesz: 0x000000000000834e\r
1314 using LZMA\r
1315 [ 0x00008200, 00018523, 0x0001fe58) <- fff3734c\r
1316 Clearing Segment: addr: 0x0000000000018523 memsz: 0x0000000000007935\r
1317 dest 00008200, end 0001fe58, bouncebuffer acda406c\r
1318 Loading Segment: addr: 0x0000000000100000 memsz: 0x00000000000a2f54 filesz: 0x000000000003385f\r
1319 lb: [0x0000000000100000, 0x0000000000189040)\r
1320 segment: [0x0000000000100000, 0x000000000013385f, 0x00000000001a2f54)\r
1321  bounce: [0x00000000acda406c, 0x00000000acdd78cb, 0x00000000ace46fc0)\r
1322 Post relocation: addr: 0x00000000acda406c memsz: 0x00000000000a2f54 filesz: 0x000000000003385f\r
1323 using LZMA\r
1324 [ 0xacda406c, ace46fc0, 0xace46fc0) <- fff3f69a\r
1325 dest acda406c, end ace46fc0, bouncebuffer acda406c\r
1326 move suffix around: from ace2d0ac, to 189040, amount: 19f14\r
1327 Loaded segments\r
1328 BS: Exiting BS_PAYLOAD_LOAD state.\r
1329 BS: Entering BS_PAYLOAD_BOOT state.\r
1330 PCH watchdog disabled\r
1331 Jumping to boot code at 00008200\r
1332 CPU0: stack: 00184000 - 00185000, lowest used address 00184898, stack used: 1896 bytes\r
1333 entry    = 0x00008200\r
1334 lb_start = 0x00100000\r
1335 lb_size  = 0x00089040\r
1336 buffer   = 0xacda406c\r
1337 error: file `/boot/grub/i386-coreboot/progress.mod' not found.
1338 \rGNU GRUB  version 2.02~beta2
1339 \r
1340 \r+----------------------------------------------------------------------------+||||||||||||||||||||||||+----------------------------------------------------------------------------+     Use the ^ and v keys to select which entry is highlighted.          
1341 \r      Press enter to boot the selected OS, `e' to edit the commands       
1342 \r      before booting or `c' for a command-line.                            *Boot from HDD                                                              \b Boot from HDD (Debian)                                                     \b                                                                            \b                                                                            \b                                                                            \b                                                                            \b                                                                            \b                                                                            \b                                                                            \b                                                                            \b                                                                            \b                                                                            \b    The highlighted entry will be executed automatically in 1s.                    The highlighted entry will be executed automatically in 0s.                   Booting `Boot from HDD'
1343 \r
1344 \rerror: terminal `console' isn't found.
1345 \rGNU GRUB  version 2.02~beta2
1346 \r
1347 \r+----------------------------------------------------------------------------+||||||||||||||||||||||+----------------------------------------------------------------------------+     Use the ^ and v keys to select which entry is highlighted.          
1348 \r      Press enter to boot the selected OS, `e' to edit the commands       
1349 \r      before booting or `c' for a command-line. ESC to return             
1350 \r      previous menu.                                                       *Debian GNU/Linux                                                           \b Advanced options for Debian GNU/Linux                                      \b Debian GNU/Linux, with Xen hypervisor                                      \b Advanced options for Debian GNU/Linux (with Xen hypervisor)                \b Memory test (memtest86+)                                                   \b Memory test (memtest86+, serial console 115200)                            \b Memory test (memtest86+, experimental multiboot)                           \b Memory test (memtest86+, serial console 115200, experimental multiboot)    \b GRUB Invaders                                                              \b Install Debian Sid                                                         \b SeaBIOS                                                                    \bv   The highlighted entry will be executed automatically in 5s.                                                                                                                                                                               error: file `/boot/grub/i386-coreboot/all_video.mod' not found.
1351 \rLoading Linux 3.12-rc7-amd64 ...
1352 \rLoading initial ramdisk ...
1353 \r
1354 \rPress any key to continue...
1355 \r