lenovo/g505s/4.0-7402-g8be82e1
[board-status.git] / lenovo / x201 / 4.0-5607-g1315730 / 2014-03-03T23:41:05Z / coreboot_console.txt
1 \r
2 \r
3 coreboot-4.0-5607-g1315730 Die Mär  4 00:44:32 CET 2014 starting...\r
4 PM1_CNT: 00001c00\r
5 SMBus controller enabled.\r
6 Intel ME early init\r
7 Intel ME firmware is ready\r
8 ME: Requested 32MB UMA\r
9 SMBus controller enabled.\r
10 find_current_mrc_cache_local: No valid MRC cache found.\r
11 Timings:\r
12 channel 0, slot 0, rank 0\r
13 lane 0: 20 (20) 71 (7c) 5a (5a) 78 (78) \r
14 lane 1: 20 (20) 67 (72) 56 (56) 73 (73) \r
15 lane 2: 20 (20) 7f (8a) 6e (6e) 8b (8b) \r
16 lane 3: 20 (20) 5b (66) 45 (45) 63 (63) \r
17 lane 4: 20 (20) c1 (cc) a2 (a2) be (be) \r
18 lane 5: 20 (20) a5 (b0) 76 (76) 91 (91) \r
19 lane 6: 20 (20) b3 (be) 90 (90) af (af) \r
20 lane 7: 20 (20) b1 (bc) 81 (81) 9c (9c) \r
21 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
22 channel 0, slot 0, rank 1\r
23 lane 0: 20 (20) 71 (7c) 58 (58) 74 (74) \r
24 lane 1: 20 (20) 6b (76) 52 (52) 6f (6f) \r
25 lane 2: 20 (20) 81 (8c) 6d (6d) 8a (8a) \r
26 lane 3: 20 (20) 58 (63) 43 (43) 62 (62) \r
27 lane 4: 20 (20) c1 (cc) a1 (a1) bc (bc) \r
28 lane 5: 20 (20) a4 (af) 75 (75) 91 (91) \r
29 lane 6: 20 (20) b0 (bb) 8e (8e) ad (ad) \r
30 lane 7: 20 (20) b0 (bb) 7f (7f) 9a (9a) \r
31 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
32 channel 1, slot 0, rank 0\r
33 lane 0: 20 (20) 9b (a6) 62 (62) 7f (7f) \r
34 lane 1: 20 (20) 92 (9d) 59 (59) 75 (75) \r
35 lane 2: 20 (20) a7 (b2) 73 (73) 90 (90) \r
36 lane 3: 20 (20) 7e (89) 4e (4e) 6c (6c) \r
37 lane 4: 20 (20) ed (f8) b1 (b1) ce (ce) \r
38 lane 5: 20 (20) c6 (d1) 80 (80) 9e (9e) \r
39 lane 6: 20 (20) dc (e7) 99 (99) b4 (b4) \r
40 lane 7: 20 (20) d4 (df) 89 (89) a4 (a4) \r
41 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
42 channel 1, slot 0, rank 1\r
43 lane 0: 20 (20) 9c (a7) 62 (62) 7f (7f) \r
44 lane 1: 20 (20) 94 (9f) 59 (59) 76 (76) \r
45 lane 2: 20 (20) a8 (b3) 73 (73) 90 (90) \r
46 lane 3: 20 (20) 81 (8c) 4d (4d) 6b (6b) \r
47 lane 4: 20 (20) ee (f9) b1 (b1) ce (ce) \r
48 lane 5: 20 (20) c5 (d0) 80 (80) 9e (9e) \r
49 lane 6: 20 (20) dd (e8) 9b (9b) b7 (b7) \r
50 lane 7: 20 (20) d4 (df) 8b (8b) a6 (a6) \r
51 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
52 [178] = 38 (0)\r
53 [10b] = 0 (0)\r
54 Timings:\r
55 channel 0, slot 0, rank 0\r
56 lane 0: 20 (20) 7c (7c) 5a (5a) 78 (78) \r
57 lane 1: 20 (20) 72 (72) 56 (56) 73 (73) \r
58 lane 2: 20 (20) 8a (8a) 6e (6e) 8b (8b) \r
59 lane 3: 20 (20) 66 (66) 45 (45) 63 (63) \r
60 lane 4: 20 (20) cc (cc) a2 (a2) be (be) \r
61 lane 5: 20 (20) b0 (b0) 76 (76) 91 (91) \r
62 lane 6: 20 (20) be (be) 90 (90) af (af) \r
63 lane 7: 20 (20) bc (bc) 81 (81) 9c (9c) \r
64 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
65 channel 0, slot 0, rank 1\r
66 lane 0: 20 (20) 7c (7c) 58 (58) 74 (74) \r
67 lane 1: 20 (20) 76 (76) 52 (52) 6f (6f) \r
68 lane 2: 20 (20) 8c (8c) 6d (6d) 8a (8a) \r
69 lane 3: 20 (20) 63 (63) 43 (43) 62 (62) \r
70 lane 4: 20 (20) cc (cc) a1 (a1) bc (bc) \r
71 lane 5: 20 (20) af (af) 75 (75) 91 (91) \r
72 lane 6: 20 (20) bb (bb) 8e (8e) ad (ad) \r
73 lane 7: 20 (20) bb (bb) 7f (7f) 9a (9a) \r
74 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
75 channel 1, slot 0, rank 0\r
76 lane 0: 20 (20) a6 (a6) 62 (62) 7f (7f) \r
77 lane 1: 20 (20) 9d (9d) 59 (59) 75 (75) \r
78 lane 2: 20 (20) b2 (b2) 73 (73) 90 (90) \r
79 lane 3: 20 (20) 89 (89) 4e (4e) 6c (6c) \r
80 lane 4: 20 (20) f8 
81
82 *** Log truncated, 62479 characters dropped. ***
83
84 Adding CBMEM entry as no. 3\r
85 Adding CBMEM entry as no. 4\r
86 Relocate MRC DATA from ff7ff148 to bf6e0600 (1472 bytes)\r
87 ME: FW Partition Table      : OK\r
88 ME: Bringup Loader Failure  : NO\r
89 ME: Firmware Init Complete  : NO\r
90 ME: Manufacturing Mode      : NO\r
91 ME: Boot Options Present    : NO\r
92 ME: Update In Progress      : NO\r
93 ME: Current Working State   : Normal\r
94 ME: Current Operation State : Bring up\r
95 ME: Current Operation Mode  : Normal\r
96 ME: Error Code              : No Error\r
97 ME: Progress Phase          : BUP Phase\r
98 ME: Power Management Event  : Clean Moff->Mx wake\r
99 ME: Progress Phase State    : 0x41\r
100 Adding CBMEM entry as no. 5\r
101 Trying CBFS ramstage loader.\r
102 CBFS: loading stage fallback/coreboot_ram @ 0x100000 (454712 bytes), entry @ 0x100000\r
103 coreboot-4.0-5607-g1315730 Die Mär  4 00:44:32 CET 2014 booting...\r
104 clocks_per_usec: 2660\r
105 BS: Entering BS_PRE_DEVICE state.\r
106 BS: Exiting BS_PRE_DEVICE state.\r
107 BS: Entering BS_DEV_INIT_CHIPS state.\r
108 BS: Exiting BS_DEV_INIT_CHIPS state.\r
109 BS: Entering BS_DEV_ENUMERATE state.\r
110 Enumerating buses...\r
111 Show all devs...Before device enumeration.\r
112 Root Device: enabled 1\r
113 PNP: 00ff.1: enabled 1\r
114 PNP: 00ff.2: enabled 1\r
115 CPU_CLUSTER: 0: enabled 1\r
116 APIC: 00: enabled 1\r
117 DOMAIN: 0000: enabled 1\r
118 PCI: 00:00.0: enabled 1\r
119 PCI: 00:02.0: enabled 1\r
120 PCI: 00:16.2: enabled 1\r
121 PCI: 00:19.0: enabled 1\r
122 PCI: 00:1a.0: enabled 1\r
123 PCI: 00:1b.0: enabled 1\r
124 PCI: 00:1c.0: enabled 1\r
125 PCI: 00:1c.3: enabled 1\r
126 PCI: 00:1c.4: enabled 1\r
127 PCI: 00:1d.0: enabled 1\r
128 PCI: 00:1f.0: enabled 1\r
129 PCI: 00:1f.2: enabled 1\r
130 PCI: 00:1f.3: enabled 1\r
131 I2C: 00:54: enabled 1\r
132 I2C: 00:55: enabled 1\r
133 I2C: 00:56: enabled 1\r
134 I2C: 00:57: enabled 1\r
135 I2C: 00:5c: enabled 1\r
136 I2C: 00:5d: enabled 1\r
137 I2C: 00:5e: enabled 1\r
138 I2C: 00:5f: enabled 1\r
139 Compare with tree...\r
140 Root Device: enabled 1\r
141  PNP: 00ff.1: enabled 1\r
142  PNP: 00ff.2: enabled 1\r
143  CPU_CLUSTER: 0: enabled 1\r
144   APIC: 00: enabled 1\r
145  DOMAIN: 0000: enabled 1\r
146   PCI: 00:00.0: enabled 1\r
147   PCI: 00:02.0: enabled 1\r
148   PCI: 00:16.2: enabled 1\r
149   PCI: 00:19.0: enabled 1\r
150   PCI: 00:1a.0: enabled 1\r
151   PCI: 00:1b.0: enabled 1\r
152   PCI: 00:1c.0: enabled 1\r
153   PCI: 00:1c.3: enabled 1\r
154   PCI: 00:1c.4: enabled 1\r
155   PCI: 00:1d.0: enabled 1\r
156   PCI: 00:1f.0: enabled 1\r
157   PCI: 00:1f.2: enabled 1\r
158   PCI: 00:1f.3: enabled 1\r
159    I2C: 00:54: enabled 1\r
160    I2C: 00:55: enabled 1\r
161    I2C: 00:56: enabled 1\r
162    I2C: 00:57: enabled 1\r
163    I2C: 00:5c: enabled 1\r
164    I2C: 00:5d: enabled 1\r
165    I2C: 00:5e: enabled 1\r
166    I2C: 00:5f: enabled 1\r
167  ... pmbase = 0x0500\r
168 scan_static_bus for Root Device\r
169 PNP: 00ff.1 enabled\r
170 recv_ec_data: 0x36\r
171 recv_ec_data: 0x51\r
172 recv_ec_data: 0x48\r
173 recv_ec_data: 0x54\r
174 recv_ec_data: 0x33\r
175 recv_ec_data: 0x31\r
176 recv_ec_data: 0x57\r
177 recv_ec_data: 0x57\r
178 recv_ec_data: 0x12\r
179 recv_ec_data: 0x03\r
180 recv_ec_data: 0x20\r
181 recv_ec_data: 0x11\r
182 EC Firmware ID 6QHT31WW-3.18, Version 2.01B\r
183 recv_ec_data: 0x00\r
184 recv_ec_data: 0x10\r
185 recv_ec_data: 0x20\r
186 recv_ec_data: 0x30\r
187 recv_ec_data: 0x00\r
188 recv_ec_data: 0xa6\r
189 recv_ec_data: 0x01\r
190 recv_ec_data: 0x70\r
191 dock is not connected\r
192 PNP: 00ff.2 enabled\r
193 CPU_CLUSTER: 0 enabled\r
194 DOMAIN: 0000 enabled\r
195 DOMAIN: 0000 scanning...\r
196 PCI: pci_scan_bus for bus 00\r
197 PCI: 00:00.0 [8086/0044] ops\r
198 Normal boot.\r
199 PCI: 00:00.0 [8086/0044] enabled\r
200 Capability: type 0x0d @ 0x88\r
201 Capability: type 0x01 @ 0x80\r
202 Capability: type 0x05 @ 0x90\r
203 Capability: type 0x10 @ 0xa0\r
204 Capability: type 0x0d @ 0x88\r
205 Capability: type 0x01 @ 0x80\r
206 Capability: type 0x05 @ 0x90\r
207 Capability: type 0x10 @ 0xa0\r
208 PCI: 00:01.0 subordinate bus PCI Express\r
209 PCI: 00:01.0 [8086/0045] enabled\r
210 PCI: 00:02.0 [8086/0000] ops\r
211 PCI: 00:02.0 [8086/0046] enabled\r
212 PCI: 00:16.0 [8086/0000] bus ops\r
213 PCI: 00:16.0 [8086/3b64] enabled\r
214 PCI: Static device PCI: 00:16.2 not found, disabling it.\r
215 PCI: 00:19.0 [8086/10ea] enabled\r
216 PCI: 00:1a.0 [8086/0000] ops\r
217 PCI: 00:1a.0 [8086/3b3c] enabled\r
218 PCI: 00:1b.0 [8086/0000] ops\r
219 PCI: 00:1b.0 [8086/3b56] enabled\r
220 Capability: type 0x10 @ 0x40\r
221 Capability: type 0x05 @ 0x80\r
222 Capability: type 0x0d @ 0x90\r
223 Capability: type 0x01 @ 0xa0\r
224 Capability: type 0x10 @ 0x40\r
225 PCI: 00:1c.0 subordinate bus PCI Express\r
226 PCI: 00:1c.0 [8086/3b42] enabled\r
227 Capability: type 0x10 @ 0x40\r
228 Capability: type 0x05 @ 0x80\r
229 Capability: type 0x0d @ 0x90\r
230 Capability: type 0x01 @ 0xa0\r
231 Capability: type 0x10 @ 0x40\r
232 PCI: 00:1c.3 subordinate bus PCI Express\r
233 PCI: 00:1c.3 [8086/3b48] enabled\r
234 Capability: type 0x10 @ 0x40\r
235 Capability: type 0x05 @ 0x80\r
236 Capability: type 0x0d @ 0x90\r
237 Capability: type 0x01 @ 0xa0\r
238 Capability: type 0x10 @ 0x40\r
239 PCI: 00:1c.4 subordinate bus PCI Express\r
240 PCI: 00:1c.4 [8086/3b4a] enabled\r
241 PCI: 00:1d.0 [8086/0000] ops\r
242 PCI: 00:1d.0 [8086/3b34] enabled\r
243 PCI: 00:1e.0 [8086/2448] bus ops\r
244 PCI: 00:1e.0 [8086/2448] enabled\r
245 PCI: 00:1f.0 [8086/0000] bus ops\r
246 PCI: 00:1f.0 [8086/3b07] enabled\r
247 PCI: 00:1f.2 [8086/0000] ops\r
248 PCI: 00:1f.2 [8086/3b2e] enabled\r
249 PCI: 00:1f.3 [8086/0000] bus ops\r
250 PCI: 00:1f.3 [8086/3b30] enabled\r
251 PCI: 00:1f.6 [8086/0000] ops\r
252 PCI: 00:1f.6 [8086/3b32] enabled\r
253 do_pci_scan_bridge for PCI: 00:01.0\r
254 PCI: pci_scan_bus for bus 01\r
255 PCI: pci_scan_bus returning with max=001\r
256 do_pci_scan_bridge returns max 1\r
257 scan_static_bus for PCI: 00:16.0\r
258 scan_static_bus for PCI: 00:16.0 done\r
259 do_pci_scan_bridge for PCI: 00:1c.0\r
260 PCI: pci_scan_bus for bus 02\r
261 PCI: pci_scan_bus returning with max=002\r
262 do_pci_scan_bridge returns max 2\r
263 do_pci_scan_bridge for PCI: 00:1c.3\r
264 PCI: pci_scan_bus for bus 03\r
265 PCI: pci_scan_bus returning with max=003\r
266 do_pci_scan_bridge returns max 3\r
267 do_pci_scan_bridge for PCI: 00:1c.4\r
268 PCI: pci_scan_bus for bus 04\r
269 PCI: 04:00.0 [8086/4238] enabled\r
270 PCI: pci_scan_bus returning with max=004\r
271 Capability: type 0x01 @ 0xc8\r
272 Capability: type 0x05 @ 0xd0\r
273 Capability: type 0x10 @ 0xe0\r
274 Capability: type 0x10 @ 0x40\r
275 Enabling Common Clock Configuration\r
276 ASPM: Enabled L0s and L1\r
277 do_pci_scan_bridge returns max 4\r
278 do_pci_scan_bridge for PCI: 00:1e.0\r
279 PCI: pci_scan_bus for bus 05\r
280 PCI: pci_scan_bus returning with max=005\r
281 do_pci_scan_bridge returns max 5\r
282 scan_static_bus for PCI: 00:1f.0\r
283 scan_static_bus for PCI: 00:1f.0 done\r
284 scan_static_bus for PCI: 00:1f.3\r
285 smbus: PCI: 00:1f.3[0]->I2C: 01:54 enabled\r
286 smbus: PCI: 00:1f.3[0]->I2C: 01:55 enabled\r
287 smbus: PCI: 00:1f.3[0]->I2C: 01:56 enabled\r
288 smbus: PCI: 00:1f.3[0]->I2C: 01:57 enabled\r
289 smbus: PCI: 00:1f.3[0]->I2C: 01:5c enabled\r
290 smbus: PCI: 00:1f.3[0]->I2C: 01:5d enabled\r
291 smbus: PCI: 00:1f.3[0]->I2C: 01:5e enabled\r
292 smbus: PCI: 00:1f.3[0]->I2C: 01:5f enabled\r
293 scan_static_bus for PCI: 00:1f.3 done\r
294 PCI: pci_scan_bus returning with max=005\r
295 scan_static_bus for Root Device done\r
296 done\r
297 BS: Exiting BS_DEV_ENUMERATE state.\r
298 BS: Entering BS_DEV_RESOURCES state.\r
299 found VGA at PCI: 00:02.0\r
300 Setting up VGA for PCI: 00:02.0\r
301 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
302 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
303 Allocating resources...\r
304 Reading resources...\r
305 Root Device read_resources bus 0 link: 0\r
306 PNP: 00ff.1 missing read_resources\r
307 PNP: 00ff.2 missing read_resources\r
308 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
309 APIC: 00 missing read_resources\r
310 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
311 DOMAIN: 0000 read_resources bus 0 link: 0\r
312 ram_before_4g_top: 0xbf800000\r
313 TOUUD: 0x2380\r
314 CBMEM region bf6d0000-bf7fffff (cbmem_late_set_table)\r
315 PCI: 00:01.0 read_resources bus 1 link: 0\r
316 PCI: 00:01.0 read_resources bus 1 link: 0 done\r
317 PCI: 00:1c.0 read_resources bus 2 link: 0\r
318 PCI: 00:1c.0 read_resources bus 2 link: 0 done\r
319 PCI: 00:1c.3 read_resources bus 3 link: 0\r
320 PCI: 00:1c.3 read_resources bus 3 link: 0 done\r
321 PCI: 00:1c.4 read_resources bus 4 link: 0\r
322 PCI: 00:1c.4 read_resources bus 4 link: 0 done\r
323 PCI: 00:1e.0 read_resources bus 5 link: 0\r
324 PCI: 00:1e.0 read_resources bus 5 link: 0 done\r
325 PCI: 00:1f.3 read_resources bus 1 link: 0\r
326 PCI: 00:1f.3 read_resources bus 1 link: 0 done\r
327 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
328 Root Device read_resources bus 0 link: 0 done\r
329 Done reading resources.\r
330 Show resources in subtree (Root Device)...After reading.\r
331  Root Device child on link 0 PNP: 00ff.1\r
332   PNP: 00ff.1\r
333   PNP: 00ff.1 resource base 15e0 size 10 align 5 gran 5 limit 0 flags 80000100 index 77\r
334   PNP: 00ff.2\r
335   PNP: 00ff.2 resource base 62 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
336   PNP: 00ff.2 resource base 66 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
337   PNP: 00ff.2 resource base 1600 size 0 align 0 gran 0 limit 0 flags c0000100 index 64\r
338   PNP: 00ff.2 resource base 1604 size 0 align 0 gran 0 limit 0 flags c0000100 index 66\r
339   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
340    APIC: 00\r
341   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
342   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
343   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
344    PCI: 00:00.0\r
345    PCI: 00:00.0 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
346    PCI: 00:00.0 resource base c0000 size bf740000 align 0 gran 0 limit 0 flags e0004200 index 4\r
347    PCI: 00:00.0 resource base bf800000 size 800000 align 0 gran 0 limit 0 flags f0000200 index 5\r
348    PCI: 00:00.0 resource base c1c00000 size 400000 align 0 gran 0 limit 0 flags f0000200 index 6\r
349    PCI: 00:00.0 resource base c2000000 size 2000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
350    PCI: 00:00.0 resource base 100000000 size 138000000 align 0 gran 0 limit 0 flags e0004200 index 8\r
351    PCI: 00:00.0 resource base 1fc000000 size 4000000 align 0 gran 0 limit 0 flags f0004200 index 9\r
352    PCI: 00:00.0 resource base e0000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index a\r
353    PCI: 00:00.0 resource base fed00000 size 100000 align 0 gran 0 limit 0 flags f0000200 index b\r
354    PCI: 00:00.0 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index c\r
355    PCI: 00:00.0 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index d\r
356    PCI: 00:01.0\r
357    PCI: 00:01.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
358    PCI: 00:01.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
359    PCI: 00:01.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
360    PCI: 00:02.0\r
361    PCI: 00:02.0 resource base 0 size 400000 align 22 gran 22 limit ffffffffffffffff flags 201 index 10\r
362    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit ffffffffffffffff flags d0001201 index 18\r
363    PCI: 00:02.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 20\r
364    PCI: 00:16.0\r
365    PCI: 00:16.0 resource base 0 size 10 align 4 gran 4 limit ffffffffffffffff flags 201 index 10\r
366    PCI: 00:16.2\r
367    PCI: 00:19.0\r
368    PCI: 00:19.0 resource base 0 size 20000 align 17 gran 17 limit ffffffff flags 200 index 10\r
369    PCI: 00:19.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 14\r
370    PCI: 00:19.0 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 18\r
371    PCI: 00:1a.0\r
372    PCI: 00:1a.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
373    PCI: 00:1b.0\r
374    PCI: 00:1b.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
375    PCI: 00:1c.0\r
376    PCI: 00:1c.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
377    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
378    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
379    PCI: 00:1c.3\r
380    PCI: 00:1c.3 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
381    PCI: 00:1c.3 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
382    PCI: 00:1c.3 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
383    PCI: 00:1c.4 child on link 0 PCI: 04:00.0\r
384    PCI: 00:1c.4 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
385    PCI: 00:1c.4 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
386    PCI: 00:1c.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
387     PCI: 04:00.0\r
388     PCI: 04:00.0 resource base 0 size 2000 align 13 gran 13 limit ffffffffffffffff flags 201 index 10\r
389    PCI: 00:1d.0\r
390    PCI: 00:1d.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
391    PCI: 00:1e.0\r
392    PCI: 00:1e.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
393    PCI: 00:1e.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
394    PCI: 00:1e.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
395    PCI: 00:1f.0\r
396    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
397    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
398    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
399    PCI: 00:1f.0 resource base 1600 size 7c align 0 gran 0 limit 0 flags c0040100 index 10000200\r
400    PCI: 00:1f.0 resource base 15e0 size c align 0 gran 0 limit 0 flags c0040100 index 10000300\r
401    PCI: 00:1f.0 resource base 1680 size 1c align 0 gran 0 limit 0 flags c0040100 index 10000400\r
402    PCI: 00:1f.2\r
403    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
404    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
405    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
406    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
407    PCI: 00:1f.2 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 20\r
408    PCI: 00:1f.2 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
409    PCI: 00:1f.3 child on link 0 I2C: 01:54\r
410    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
411    PCI: 00:1f.3 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
412     I2C: 01:54\r
413     I2C: 01:55\r
414     I2C: 01:56\r
415     I2C: 01:57\r
416     I2C: 01:5c\r
417     I2C: 01:5d\r
418     I2C: 01:5e\r
419     I2C: 01:5f\r
420    PCI: 00:1f.6\r
421    PCI: 00:1f.6 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 201 index 10\r
422 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
423 PCI: 00:01.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
424 PCI: 00:01.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
425 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
426 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
427 PCI: 00:1c.3 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
428 PCI: 00:1c.3 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
429 PCI: 00:1c.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
430 PCI: 00:1c.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
431 PCI: 00:1e.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
432 PCI: 00:1e.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
433 PCI: 00:19.0 18 *  [0x0 - 0x1f] io\r
434 PCI: 00:1f.2 20 *  [0x20 - 0x3f] io\r
435 PCI: 00:02.0 20 *  [0x40 - 0x47] io\r
436 PCI: 00:1f.2 10 *  [0x48 - 0x4f] io\r
437 PCI: 00:1f.2 18 *  [0x50 - 0x57] io\r
438 PCI: 00:1f.2 14 *  [0x58 - 0x5b] io\r
439 PCI: 00:1f.2 1c *  [0x5c - 0x5f] io\r
440 DOMAIN: 0000 compute_resources_io: base: 60 size: 60 align: 5 gran: 0 limit: ffff done\r
441 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
442 PCI: 00:01.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
443 PCI: 00:01.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
444 PCI: 00:01.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
445 PCI: 00:01.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
446 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
447 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
448 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
449 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
450 PCI: 00:1c.3 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
451 PCI: 00:1c.3 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
452 PCI: 00:1c.3 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
453 PCI: 00:1c.3 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
454 PCI: 00:1c.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
455 PCI: 00:1c.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
456 PCI: 00:1c.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
457 PCI: 04:00.0 10 *  [0x0 - 0x1fff] mem\r
458 PCI: 00:1c.4 compute_resources_mem: base: 2000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
459 PCI: 00:1e.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
460 PCI: 00:1e.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
461 PCI: 00:1e.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
462 PCI: 00:1e.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
463 PCI: 00:02.0 10 *  [0x0 - 0x3fffff] mem\r
464 PCI: 00:1c.4 20 *  [0x400000 - 0x4fffff] mem\r
465 PCI: 00:19.0 10 *  [0x500000 - 0x51ffff] mem\r
466 PCI: 00:1b.0 10 *  [0x520000 - 0x523fff] mem\r
467 PCI: 00:19.0 14 *  [0x524000 - 0x524fff] mem\r
468 PCI: 00:1f.6 10 *  [0x525000 - 0x525fff] mem\r
469 PCI: 00:1f.2 24 *  [0x526000 - 0x5267ff] mem\r
470 PCI: 00:1a.0 10 *  [0x526800 - 0x526bff] mem\r
471 PCI: 00:1d.0 10 *  [0x526c00 - 0x526fff] mem\r
472 PCI: 00:1f.3 10 *  [0x527000 - 0x5270ff] mem\r
473 PCI: 00:16.0 10 *  [0x527100 - 0x52710f] mem\r
474 DOMAIN: 0000 compute_resources_mem: base: 527110 size: 527110 align: 22 gran: 0 limit: ffffffff done\r
475 avoid_fixed_resources: DOMAIN: 0000\r
476 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
477 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
478 constrain_resources: DOMAIN: 0000\r
479 constrain_resources: PCI: 00:00.0\r
480 constrain_resources: PCI: 00:01.0\r
481 constrain_resources: PCI: 00:02.0\r
482 constrain_resources: PCI: 00:16.0\r
483 constrain_resources: PCI: 00:19.0\r
484 constrain_resources: PCI: 00:1a.0\r
485 constrain_resources: PCI: 00:1b.0\r
486 constrain_resources: PCI: 00:1c.0\r
487 constrain_resources: PCI: 00:1c.3\r
488 constrain_resources: PCI: 00:1c.4\r
489 constrain_resources: PCI: 04:00.0\r
490 constrain_resources: PCI: 00:1d.0\r
491 constrain_resources: PCI: 00:1e.0\r
492 constrain_resources: PCI: 00:1f.0\r
493 constrain_resources: PCI: 00:1f.2\r
494 constrain_resources: PCI: 00:1f.3\r
495 constrain_resources: I2C: 01:54\r
496 constrain_resources: I2C: 01:55\r
497 constrain_resources: I2C: 01:56\r
498 constrain_resources: I2C: 01:57\r
499 constrain_resources: I2C: 01:5c\r
500 constrain_resources: I2C: 01:5d\r
501 constrain_resources: I2C: 01:5e\r
502 constrain_resources: I2C: 01:5f\r
503 constrain_resources: PCI: 00:1f.6\r
504 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
505         lim->base 0000169c lim->limit 0000ffff\r
506 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
507         lim->base c4000000 lim->limit cfffffff\r
508 Setting resources...\r
509 DOMAIN: 0000 allocate_resources_io: base:169c size:60 align:5 gran:0 limit:ffff\r
510 Assigned: PCI: 00:19.0 18 *  [0x1800 - 0x181f] io\r
511 Assigned: PCI: 00:1f.2 20 *  [0x1820 - 0x183f] io\r
512 Assigned: PCI: 00:02.0 20 *  [0x1840 - 0x1847] io\r
513 Assigned: PCI: 00:1f.2 10 *  [0x1848 - 0x184f] io\r
514 Assigned: PCI: 00:1f.2 18 *  [0x1850 - 0x1857] io\r
515 Assigned: PCI: 00:1f.2 14 *  [0x1858 - 0x185b] io\r
516 Assigned: PCI: 00:1f.2 1c *  [0x185c - 0x185f] io\r
517 DOMAIN: 0000 allocate_resources_io: next_base: 1860 size: 60 align: 5 gran: 0 done\r
518 PCI: 00:01.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
519 PCI: 00:01.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
520 PCI: 00:1c.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
521 PCI: 00:1c.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
522 PCI: 00:1c.3 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
523 PCI: 00:1c.3 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
524 PCI: 00:1c.4 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
525 PCI: 00:1c.4 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
526 PCI: 00:1e.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
527 PCI: 00:1e.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
528 DOMAIN: 0000 allocate_resources_mem: base:cf800000 size:527110 align:22 gran:0 limit:cfffffff\r
529 Assigned: PCI: 00:02.0 10 *  [0xcf800000 - 0xcfbfffff] mem\r
530 Assigned: PCI: 00:1c.4 20 *  [0xcfc00000 - 0xcfcfffff] mem\r
531 Assigned: PCI: 00:19.0 10 *  [0xcfd00000 - 0xcfd1ffff] mem\r
532 Assigned: PCI: 00:1b.0 10 *  [0xcfd20000 - 0xcfd23fff] mem\r
533 Assigned: PCI: 00:19.0 14 *  [0xcfd24000 - 0xcfd24fff] mem\r
534 Assigned: PCI: 00:1f.6 10 *  [0xcfd25000 - 0xcfd25fff] mem\r
535 Assigned: PCI: 00:1f.2 24 *  [0xcfd26000 - 0xcfd267ff] mem\r
536 Assigned: PCI: 00:1a.0 10 *  [0xcfd26800 - 0xcfd26bff] mem\r
537 Assigned: PCI: 00:1d.0 10 *  [0xcfd26c00 - 0xcfd26fff] mem\r
538 Assigned: PCI: 00:1f.3 10 *  [0xcfd27000 - 0xcfd270ff] mem\r
539 Assigned: PCI: 00:16.0 10 *  [0xcfd27100 - 0xcfd2710f] mem\r
540 DOMAIN: 0000 allocate_resources_mem: next_base: cfd27110 size: 527110 align: 22 gran: 0 done\r
541 PCI: 00:01.0 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
542 PCI: 00:01.0 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
543 PCI: 00:01.0 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
544 PCI: 00:01.0 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
545 PCI: 00:1c.0 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
546 PCI: 00:1c.0 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
547 PCI: 00:1c.0 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
548 PCI: 00:1c.0 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
549 PCI: 00:1c.3 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
550 PCI: 00:1c.3 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
551 PCI: 00:1c.3 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
552 PCI: 00:1c.3 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
553 PCI: 00:1c.4 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
554 PCI: 00:1c.4 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
555 PCI: 00:1c.4 allocate_resources_mem: base:cfc00000 size:100000 align:20 gran:20 limit:cfffffff\r
556 Assigned: PCI: 04:00.0 10 *  [0xcfc00000 - 0xcfc01fff] mem\r
557 PCI: 00:1c.4 allocate_resources_mem: next_base: cfc02000 size: 100000 align: 20 gran: 20 done\r
558 PCI: 00:1e.0 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
559 PCI: 00:1e.0 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
560 PCI: 00:1e.0 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
561 PCI: 00:1e.0 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
562 Root Device assign_resources, bus 0 link: 0\r
563 PNP: 00ff.1 missing set_resources\r
564 PNP: 00ff.2 missing set_resources\r
565 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
566 PCI: 00:01.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 01 io\r
567 PCI: 00:01.0 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
568 PCI: 00:01.0 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 01 mem\r
569 PCI: 00:02.0 10 <- [0x00cf800000 - 0x00cfbfffff] size 0x00400000 gran 0x16 mem64\r
570 PCI: 00:02.0 20 <- [0x0000001840 - 0x0000001847] size 0x00000008 gran 0x03 io\r
571 PCI: 00:16.0 10 <- [0x00cfd27100 - 0x00cfd2710f] size 0x00000010 gran 0x04 mem64\r
572 PCI: 00:19.0 10 <- [0x00cfd00000 - 0x00cfd1ffff] size 0x00020000 gran 0x11 mem\r
573 PCI: 00:19.0 14 <- [0x00cfd24000 - 0x00cfd24fff] size 0x00001000 gran 0x0c mem\r
574 PCI: 00:19.0 18 <- [0x0000001800 - 0x000000181f] size 0x00000020 gran 0x05 io\r
575 PCI: 00:1a.0 10 <- [0x00cfd26800 - 0x00cfd26bff] size 0x00000400 gran 0x0a mem\r
576 PCI: 00:1b.0 10 <- [0x00cfd20000 - 0x00cfd23fff] size 0x00004000 gran 0x0e mem64\r
577 PCI: 00:1c.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 02 io\r
578 PCI: 00:1c.0 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 02 prefmem\r
579 PCI: 00:1c.0 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 02 mem\r
580 PCI: 00:1c.3 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 03 io\r
581 PCI: 00:1c.3 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 03 prefmem\r
582 PCI: 00:1c.3 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 03 mem\r
583 PCI: 00:1c.4 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 04 io\r
584 PCI: 00:1c.4 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 04 prefmem\r
585 PCI: 00:1c.4 20 <- [0x00cfc00000 - 0x00cfcfffff] size 0x00100000 gran 0x14 bus 04 mem\r
586 PCI: 00:1c.4 assign_resources, bus 4 link: 0\r
587 PCI: 04:00.0 10 <- [0x00cfc00000 - 0x00cfc01fff] size 0x00002000 gran 0x0d mem64\r
588 PCI: 00:1c.4 assign_resources, bus 4 link: 0\r
589 PCI: 00:1d.0 10 <- [0x00cfd26c00 - 0x00cfd26fff] size 0x00000400 gran 0x0a mem\r
590 PCI: 00:1e.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 05 io\r
591 PCI: 00:1e.0 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 05 prefmem\r
592 PCI: 00:1e.0 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 05 mem\r
593 PCI: 00:1f.2 10 <- [0x0000001848 - 0x000000184f] size 0x00000008 gran 0x03 io\r
594 PCI: 00:1f.2 14 <- [0x0000001858 - 0x000000185b] size 0x00000004 gran 0x02 io\r
595 PCI: 00:1f.2 18 <- [0x0000001850 - 0x0000001857] size 0x00000008 gran 0x03 io\r
596 PCI: 00:1f.2 1c <- [0x000000185c - 0x000000185f] size 0x00000004 gran 0x02 io\r
597 PCI: 00:1f.2 20 <- [0x0000001820 - 0x000000183f] size 0x00000020 gran 0x05 io\r
598 PCI: 00:1f.2 24 <- [0x00cfd26000 - 0x00cfd267ff] size 0x00000800 gran 0x0b mem\r
599 PCI: 00:1f.3 10 <- [0x00cfd27000 - 0x00cfd270ff] size 0x00000100 gran 0x08 mem64\r
600 PCI: 00:1f.3 assign_resources, bus 1 link: 0\r
601 PCI: 00:1f.3 assign_resources, bus 1 link: 0\r
602 PCI: 00:1f.6 10 <- [0x00cfd25000 - 0x00cfd25fff] size 0x00001000 gran 0x0c mem64\r
603 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
604 Root Device assign_resources, bus 0 link: 0\r
605 Done setting resources.\r
606 Show resources in subtree (Root Device)...After assigning values.\r
607  Root Device child on link 0 PNP: 00ff.1\r
608   PNP: 00ff.1\r
609   PNP: 00ff.1 resource base 15e0 size 10 align 5 gran 5 limit 0 flags 80000100 index 77\r
610   PNP: 00ff.2\r
611   PNP: 00ff.2 resource base 62 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
612   PNP: 00ff.2 resource base 66 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
613   PNP: 00ff.2 resource base 1600 size 0 align 0 gran 0 limit 0 flags c0000100 index 64\r
614   PNP: 00ff.2 resource base 1604 size 0 align 0 gran 0 limit 0 flags c0000100 index 66\r
615   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
616    APIC: 00\r
617   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
618   DOMAIN: 0000 resource base 169c size 60 align 5 gran 0 limit ffff flags 40040100 index 10000000\r
619   DOMAIN: 0000 resource base cf800000 size 527110 align 22 gran 0 limit cfffffff flags 40040200 index 10000100\r
620    PCI: 00:00.0\r
621    PCI: 00:00.0 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
622    PCI: 00:00.0 resource base c0000 size bf740000 align 0 gran 0 limit 0 flags e0004200 index 4\r
623    PCI: 00:00.0 resource base bf800000 size 800000 align 0 gran 0 limit 0 flags f0000200 index 5\r
624    PCI: 00:00.0 resource base c1c00000 size 400000 align 0 gran 0 limit 0 flags f0000200 index 6\r
625    PCI: 00:00.0 resource base c2000000 size 2000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
626    PCI: 00:00.0 resource base 100000000 size 138000000 align 0 gran 0 limit 0 flags e0004200 index 8\r
627    PCI: 00:00.0 resource base 1fc000000 size 4000000 align 0 gran 0 limit 0 flags f0004200 index 9\r
628    PCI: 00:00.0 resource base e0000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index a\r
629    PCI: 00:00.0 resource base fed00000 size 100000 align 0 gran 0 limit 0 flags f0000200 index b\r
630    PCI: 00:00.0 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index c\r
631    PCI: 00:00.0 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index d\r
632    PCI: 00:01.0\r
633    PCI: 00:01.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
634    PCI: 00:01.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
635    PCI: 00:01.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
636    PCI: 00:02.0\r
637    PCI: 00:02.0 resource base cf800000 size 400000 align 22 gran 22 limit cfffffff flags 60000201 index 10\r
638    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit ffffffffffffffff flags d0001201 index 18\r
639    PCI: 00:02.0 resource base 1840 size 8 align 3 gran 3 limit ffff flags 60000100 index 20\r
640    PCI: 00:16.0\r
641    PCI: 00:16.0 resource base cfd27100 size 10 align 4 gran 4 limit cfffffff flags 60000201 index 10\r
642    PCI: 00:16.2\r
643    PCI: 00:19.0\r
644    PCI: 00:19.0 resource base cfd00000 size 20000 align 17 gran 17 limit cfffffff flags 60000200 index 10\r
645    PCI: 00:19.0 resource base cfd24000 size 1000 align 12 gran 12 limit cfffffff flags 60000200 index 14\r
646    PCI: 00:19.0 resource base 1800 size 20 align 5 gran 5 limit ffff flags 60000100 index 18\r
647    PCI: 00:1a.0\r
648    PCI: 00:1a.0 resource base cfd26800 size 400 align 10 gran 10 limit cfffffff flags 60000200 index 10\r
649    PCI: 00:1b.0\r
650    PCI: 00:1b.0 resource base cfd20000 size 4000 align 14 gran 14 limit cfffffff flags 60000201 index 10\r
651    PCI: 00:1c.0\r
652    PCI: 00:1c.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
653    PCI: 00:1c.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
654    PCI: 00:1c.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
655    PCI: 00:1c.3\r
656    PCI: 00:1c.3 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
657    PCI: 00:1c.3 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
658    PCI: 00:1c.3 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
659    PCI: 00:1c.4 child on link 0 PCI: 04:00.0\r
660    PCI: 00:1c.4 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
661    PCI: 00:1c.4 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
662    PCI: 00:1c.4 resource base cfc00000 size 100000 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
663     PCI: 04:00.0\r
664     PCI: 04:00.0 resource base cfc00000 size 2000 align 13 gran 13 limit cfffffff flags 60000201 index 10\r
665    PCI: 00:1d.0\r
666    PCI: 00:1d.0 resource base cfd26c00 size 400 align 10 gran 10 limit cfffffff flags 60000200 index 10\r
667    PCI: 00:1e.0\r
668    PCI: 00:1e.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
669    PCI: 00:1e.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
670    PCI: 00:1e.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
671    PCI: 00:1f.0\r
672    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
673    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
674    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
675    PCI: 00:1f.0 resource base 1600 size 7c align 0 gran 0 limit 0 flags c0040100 index 10000200\r
676    PCI: 00:1f.0 resource base 15e0 size c align 0 gran 0 limit 0 flags c0040100 index 10000300\r
677    PCI: 00:1f.0 resource base 1680 size 1c align 0 gran 0 limit 0 flags c0040100 index 10000400\r
678    PCI: 00:1f.2\r
679    PCI: 00:1f.2 resource base 1848 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
680    PCI: 00:1f.2 resource base 1858 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
681    PCI: 00:1f.2 resource base 1850 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
682    PCI: 00:1f.2 resource base 185c size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
683    PCI: 00:1f.2 resource base 1820 size 20 align 5 gran 5 limit ffff flags 60000100 index 20\r
684    PCI: 00:1f.2 resource base cfd26000 size 800 align 11 gran 11 limit cfffffff flags 60000200 index 24\r
685    PCI: 00:1f.3 child on link 0 I2C: 01:54\r
686    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
687    PCI: 00:1f.3 resource base cfd27000 size 100 align 8 gran 8 limit cfffffff flags 60000201 index 10\r
688     I2C: 01:54\r
689     I2C: 01:55\r
690     I2C: 01:56\r
691     I2C: 01:57\r
692     I2C: 01:5c\r
693     I2C: 01:5d\r
694     I2C: 01:5e\r
695     I2C: 01:5f\r
696    PCI: 00:1f.6\r
697    PCI: 00:1f.6 resource base cfd25000 size 1000 align 12 gran 12 limit cfffffff flags 60000201 index 10\r
698 Done allocating resources.\r
699 BS: Exiting BS_DEV_RESOURCES state.\r
700 BS: Entering BS_DEV_ENABLE state.\r
701 Enabling resources...\r
702 PCI: 00:00.0 subsystem <- 17aa/2193\r
703 PCI: 00:00.0 cmd <- 06\r
704 PCI: 00:01.0 bridge ctrl <- 0003\r
705 PCI: 00:01.0 cmd <- 00\r
706 PCI: 00:02.0 subsystem <- 17aa/215a\r
707 PCI: 00:02.0 cmd <- 03\r
708 PCI: 00:16.0 cmd <- 02\r
709 PCI: 00:19.0 subsystem <- 17aa/2153\r
710 PCI: 00:19.0 cmd <- 03\r
711 PCI: 00:1a.0 subsystem <- 17aa/2163\r
712 PCI: 00:1a.0 cmd <- 02\r
713 PCI: 00:1b.0 subsystem <- 17aa/215e\r
714 PCI: 00:1b.0 cmd <- 02\r
715 PCI: 00:1c.0 bridge ctrl <- 0003\r
716 PCI: 00:1c.0 cmd <- 00\r
717 PCI: 00:1c.3 bridge ctrl <- 0003\r
718 PCI: 00:1c.3 cmd <- 00\r
719 PCI: 00:1c.4 bridge ctrl <- 0003\r
720 PCI: 00:1c.4 cmd <- 06\r
721 PCI: 00:1d.0 subsystem <- 17aa/2163\r
722 PCI: 00:1d.0 cmd <- 02\r
723 PCI: 00:1e.0 bridge ctrl <- 0003\r
724 PCI: 00:1e.0 cmd <- 00 (NOT WRITTEN!)\r
725 pch_decode_init\r
726 PCI: 00:1f.0 subsystem <- 17aa/2166\r
727 PCI: 00:1f.0 cmd <- 107\r
728 PCI: 00:1f.2 subsystem <- 17aa/2168\r
729 PCI: 00:1f.2 cmd <- 03\r
730 PCI: 00:1f.3 subsystem <- 17aa/2167\r
731 PCI: 00:1f.3 cmd <- 03\r
732 PCI: 00:1f.6 cmd <- 02\r
733 PCI: 04:00.0 cmd <- 02\r
734 done.\r
735 BS: Exiting BS_DEV_ENABLE state.\r
736 BS: Entering BS_DEV_INIT state.\r
737 Initializing devices...\r
738 Root Device init\r
739 starting SPI configuration\r
740 SPI configured\r
741 Keyboard init...\r
742 Keyboard controller output buffer result timeout\r
743 CPU_CLUSTER: 0 init\r
744 start_eip=0x00001000, code_size=0x00000031\r
745 Installing SMM handler to 0xbf800000\r
746 Installing IED header to 0xbfc00000\r
747 Initializing SMM handler... ... pmbase = 0x0500\r
748 \r
749 SMI_STS: MCSMI PM1 \r
750 PM1_STS: BM TMROF \r
751 GPE0_STS: GPIO14 GPIO11 GPIO9 GPIO5 GPIO4 GPIO3 GPIO2 GPIO1 GPIO0 \r
752 ALT_GP_SMI_STS: GPI14 GPI13 GPI11 GPI10 GPI9 GPI7 GPI6 GPI5 GPI4 GPI3 GPI2 GPI1 GPI0 \r
753 TCO_STS: \r
754   ... raise SMI#\r
755 Initializing CPU #0\r
756 CPU: vendor Intel device 20655\r
757 CPU: family 06, model 25, stepping 05\r
758 Enabling cache\r
759 microcode: sig=0x20655 pf=0x10 revision=0x3\r
760 CPU: Intel(R) Core(TM) i7 CPU       M 620  @ 2.67GHz.\r
761 CPU:lapic=0, boot_cpu=1\r
762 MTRR: Physical address space:\r
763 0x0000000000000000 - 0x00000000000a0000 size 0x000a0000 type 6\r
764 0x00000000000a0000 - 0x00000000000c0000 size 0x00020000 type 0\r
765 0x00000000000c0000 - 0x00000000bf800000 size 0xbf740000 type 6\r
766 0x00000000bf800000 - 0x00000000d0000000 size 0x10800000 type 0\r
767 0x00000000d0000000 - 0x00000000e0000000 size 0x10000000 type 1\r
768 0x00000000e0000000 - 0x0000000100000000 size 0x20000000 type 0\r
769 0x0000000100000000 - 0x0000000238000000 size 0x138000000 type 6\r
770 MTRR addr 0x0-0x10 set to 6 type @ 0\r
771 MTRR addr 0x10-0x20 set to 6 type @ 1\r
772 MTRR addr 0x20-0x30 set to 6 type @ 2\r
773 MTRR addr 0x30-0x40 set to 6 type @ 3\r
774 MTRR addr 0x40-0x50 set to 6 type @ 4\r
775 MTRR addr 0x50-0x60 set to 6 type @ 5\r
776 MTRR addr 0x60-0x70 set to 6 type @ 6\r
777 MTRR addr 0x70-0x80 set to 6 type @ 7\r
778 MTRR addr 0x80-0x84 set to 6 type @ 8\r
779 MTRR addr 0x84-0x88 set to 6 type @ 9\r
780 MTRR addr 0x88-0x8c set to 6 type @ 10\r
781 MTRR addr 0x8c-0x90 set to 6 type @ 11\r
782 MTRR addr 0x90-0x94 set to 6 type @ 12\r
783 MTRR addr 0x94-0x98 set to 6 type @ 13\r
784 MTRR addr 0x98-0x9c set to 6 type @ 14\r
785 MTRR addr 0x9c-0xa0 set to 6 type @ 15\r
786 MTRR addr 0xa0-0xa4 set to 0 type @ 16\r
787 MTRR addr 0xa4-0xa8 set to 0 type @ 17\r
788 MTRR addr 0xa8-0xac set to 0 type @ 18\r
789 MTRR addr 0xac-0xb0 set to 0 type @ 19\r
790 MTRR addr 0xb0-0xb4 set to 0 type @ 20\r
791 MTRR addr 0xb4-0xb8 set to 0 type @ 21\r
792 MTRR addr 0xb8-0xbc set to 0 type @ 22\r
793 MTRR addr 0xbc-0xc0 set to 0 type @ 23\r
794 MTRR addr 0xc0-0xc1 set to 6 type @ 24\r
795 MTRR addr 0xc1-0xc2 set to 6 type @ 25\r
796 MTRR addr 0xc2-0xc3 set to 6 type @ 26\r
797 MTRR addr 0xc3-0xc4 set to 6 type @ 27\r
798 MTRR addr 0xc4-0xc5 set to 6 type @ 28\r
799 MTRR addr 0xc5-0xc6 set to 6 type @ 29\r
800 MTRR addr 0xc6-0xc7 set to 6 type @ 30\r
801 MTRR addr 0xc7-0xc8 set to 6 type @ 31\r
802 MTRR addr 0xc8-0xc9 set to 6 type @ 32\r
803 MTRR addr 0xc9-0xca set to 6 type @ 33\r
804 MTRR addr 0xca-0xcb set to 6 type @ 34\r
805 MTRR addr 0xcb-0xcc set to 6 type @ 35\r
806 MTRR addr 0xcc-0xcd set to 6 type @ 36\r
807 MTRR addr 0xcd-0xce set to 6 type @ 37\r
808 MTRR addr 0xce-0xcf set to 6 type @ 38\r
809 MTRR addr 0xcf-0xd0 set to 6 type @ 39\r
810 MTRR addr 0xd0-0xd1 set to 6 type @ 40\r
811 MTRR addr 0xd1-0xd2 set to 6 type @ 41\r
812 MTRR addr 0xd2-0xd3 set to 6 type @ 42\r
813 MTRR addr 0xd3-0xd4 set to 6 type @ 43\r
814 MTRR addr 0xd4-0xd5 set to 6 type @ 44\r
815 MTRR addr 0xd5-0xd6 set to 6 type @ 45\r
816 MTRR addr 0xd6-0xd7 set to 6 type @ 46\r
817 MTRR addr 0xd7-0xd8 set to 6 type @ 47\r
818 MTRR addr 0xd8-0xd9 set to 6 type @ 48\r
819 MTRR addr 0xd9-0xda set to 6 type @ 49\r
820 MTRR addr 0xda-0xdb set to 6 type @ 50\r
821 MTRR addr 0xdb-0xdc set to 6 type @ 51\r
822 MTRR addr 0xdc-0xdd set to 6 type @ 52\r
823 MTRR addr 0xdd-0xde set to 6 type @ 53\r
824 MTRR addr 0xde-0xdf set to 6 type @ 54\r
825 MTRR addr 0xdf-0xe0 set to 6 type @ 55\r
826 MTRR addr 0xe0-0xe1 set to 6 type @ 56\r
827 MTRR addr 0xe1-0xe2 set to 6 type @ 57\r
828 MTRR addr 0xe2-0xe3 set to 6 type @ 58\r
829 MTRR addr 0xe3-0xe4 set to 6 type @ 59\r
830 MTRR addr 0xe4-0xe5 set to 6 type @ 60\r
831 MTRR addr 0xe5-0xe6 set to 6 type @ 61\r
832 MTRR addr 0xe6-0xe7 set to 6 type @ 62\r
833 MTRR addr 0xe7-0xe8 set to 6 type @ 63\r
834 MTRR addr 0xe8-0xe9 set to 6 type @ 64\r
835 MTRR addr 0xe9-0xea set to 6 type @ 65\r
836 MTRR addr 0xea-0xeb set to 6 type @ 66\r
837 MTRR addr 0xeb-0xec set to 6 type @ 67\r
838 MTRR addr 0xec-0xed set to 6 type @ 68\r
839 MTRR addr 0xed-0xee set to 6 type @ 69\r
840 MTRR addr 0xee-0xef set to 6 type @ 70\r
841 MTRR addr 0xef-0xf0 set to 6 type @ 71\r
842 MTRR addr 0xf0-0xf1 set to 6 type @ 72\r
843 MTRR addr 0xf1-0xf2 set to 6 type @ 73\r
844 MTRR addr 0xf2-0xf3 set to 6 type @ 74\r
845 MTRR addr 0xf3-0xf4 set to 6 type @ 75\r
846 MTRR addr 0xf4-0xf5 set to 6 type @ 76\r
847 MTRR addr 0xf5-0xf6 set to 6 type @ 77\r
848 MTRR addr 0xf6-0xf7 set to 6 type @ 78\r
849 MTRR addr 0xf7-0xf8 set to 6 type @ 79\r
850 MTRR addr 0xf8-0xf9 set to 6 type @ 80\r
851 MTRR addr 0xf9-0xfa set to 6 type @ 81\r
852 MTRR addr 0xfa-0xfb set to 6 type @ 82\r
853 MTRR addr 0xfb-0xfc set to 6 type @ 83\r
854 MTRR addr 0xfc-0xfd set to 6 type @ 84\r
855 MTRR addr 0xfd-0xfe set to 6 type @ 85\r
856 MTRR addr 0xfe-0xff set to 6 type @ 86\r
857 MTRR addr 0xff-0x100 set to 6 type @ 87\r
858 MTRR: Fixed MSR 0x250 0x0606060606060606\r
859 MTRR: Fixed MSR 0x258 0x0606060606060606\r
860 MTRR: Fixed MSR 0x259 0x0000000000000000\r
861 MTRR: Fixed MSR 0x268 0x0606060606060606\r
862 MTRR: Fixed MSR 0x269 0x0606060606060606\r
863 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
864 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
865 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
866 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
867 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
868 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
869 call enable_fixed_mtrr()\r
870 MTRR: default type WB/UC MTRR counts: 4/8.\r
871 MTRR: WB selected as default type.\r
872 MTRR: 0 base 0x00000000bf800000 mask 0x0000000fff800000 type 0\r
873 MTRR: 1 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
874 MTRR: 2 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
875 MTRR: 3 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
876 \r
877 MTRR check\r
878 Fixed MTRRs   : Enabled\r
879 Variable MTRRs: Enabled\r
880 \r
881 Setting up local apic... apic_id: 0x00 done.\r
882 Enabling VMX\r
883 model_x06ax: frequency set to 2660\r
884 Turbo is available and visible\r
885 CPU: 0 has 2 cores, 2 threads per core\r
886 CPU: 0 has core 1\r
887 CPU1: stack_base 00169000, stack_end 00169ff8\r
888 Asserting INIT.\r
889 Waiting for send to finish...\r
890 +Deasserting INIT.\r
891 Waiting for send to finish...\r
892 +#startup loops: 2.\r
893 Sending STARTUP #1 to 1.\r
894 After apic_write.\r
895 Initializing CPU #1\r
896 Startup point 1.\r
897 CPU: vendor Intel device 20655\r
898 Waiting for send to finish...\r
899 CPU: family 06, model 25, stepping 05\r
900 +Enabling cache\r
901 microcode: sig=0x20655 pf=0x10 revision=0x3\r
902 Sending STARTUP #2 to 1.\r
903 After apic_write.\r
904 CPU: Intel(R) Core(TM) i7 CPU       M 620  @ 2.67GHz.\r
905 CPU:lapic=1, boot_cpu=0\r
906 Startup point 1.\r
907 MTRR: Fixed MSR 0x250 0x0606060606060606\r
908 Waiting for send to finish...\r
909 MTRR: Fixed MSR 0x258 0x0606060606060606\r
910 +MTRR: Fixed MSR 0x259 0x0000000000000000\r
911 After Startup.\r
912 MTRR: Fixed MSR 0x268 0x0606060606060606\r
913 CPU: 0 has core 4\r
914 MTRR: Fixed MSR 0x269 0x0606060606060606\r
915 CPU2: stack_base 00168000, stack_end 00168ff8\r
916 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
917 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
918 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
919 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
920 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
921 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
922 Asserting INIT.\r
923 call enable_fixed_mtrr()\r
924 Waiting for send to finish...\r
925 +Deasserting INIT.\r
926 Waiting for send to finish...\r
927 +#startup loops: 2.\r
928 MTRR: 0 base 0x00000000bf800000 mask 0x0000000fff800000 type 0\r
929 Sending STARTUP #1 to 4.\r
930 MTRR: 1 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
931 After apic_write.\r
932 MTRR: 2 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
933 Initializing CPU #2\r
934 MTRR: 3 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
935 CPU: vendor Intel device 20655\r
936 \r
937 MTRR check\r
938 Startup point 1.\r
939 Fixed MTRRs   : Enabled\r
940 Variable MTRRs: Enabled\r
941 \r
942 Waiting for send to finish...\r
943 +Setting up local apic...CPU: family 06, model 25, stepping 05\r
944 Sending STARTUP #2 to 4.\r
945  apic_id: 0x01 done.\r
946 After apic_write.\r
947 Enabling VMX\r
948 model_x06ax: frequency set to 2660\r
949 CPU #1 initialized\r
950 Enabling cache\r
951 Startup point 1.\r
952 Waiting for send to finish...\r
953 +microcode: sig=0x20655 pf=0x10 revision=0x0\r
954 After Startup.\r
955 CPU: 0 has core 5\r
956 CPU3: stack_base 00167000, stack_end 00167ff8\r
957 Asserting INIT.\r
958 Waiting for send to finish...\r
959 +Deasserting INIT.\r
960 Waiting for send to finish...\r
961 +#startup loops: 2.\r
962 Sending STARTUP #1 to 5.\r
963 After apic_write.\r
964 Startup point 1.\r
965 Waiting for send to finish...\r
966 +microcode: updated to revision 0x3 date=2011-09-01\r
967 Sending STARTUP #2 to 5.\r
968 After apic_write.\r
969 Initializing CPU #3\r
970 Startup point 1.\r
971 Waiting for send to finish...\r
972 +CPU: Intel(R) Core(TM) i7 CPU       M 620  @ 2.67GHz.\r
973 After Startup.\r
974 CPU: vendor Intel device 20655\r
975 CPU #0 initialized\r
976 Waiting for 2 CPUS to stop\r
977 CPU:lapic=4, boot_cpu=0\r
978 CPU: family 06, model 25, stepping 05\r
979 MTRR: Fixed MSR 0x250 0x0606060606060606\r
980 Enabling cache\r
981 MTRR: Fixed MSR 0x258 0x0606060606060606\r
982 microcode: sig=0x20655 pf=0x10 revision=0x3\r
983 MTRR: Fixed MSR 0x259 0x0000000000000000\r
984 CPU: Intel(R) Core(TM) i7 CPU       M 620  @ 2.67GHz.\r
985 MTRR: Fixed MSR 0x268 0x0606060606060606\r
986 CPU:lapic=5, boot_cpu=0\r
987 MTRR: Fixed MSR 0x269 0x0606060606060606\r
988 MTRR: Fixed MSR 0x250 0x0606060606060606\r
989 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
990 MTRR: Fixed MSR 0x258 0x0606060606060606\r
991 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
992 MTRR: Fixed MSR 0x259 0x0000000000000000\r
993 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
994 MTRR: Fixed MSR 0x268 0x0606060606060606\r
995 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
996 MTRR: Fixed MSR 0x269 0x0606060606060606\r
997 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
998 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
999 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
1000 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
1001 call enable_fixed_mtrr()\r
1002 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
1003 MTRR: 0 base 0x00000000bf800000 mask 0x0000000fff800000 type 0\r
1004 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
1005 MTRR: 1 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
1006 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
1007 MTRR: 2 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
1008 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
1009 MTRR: 3 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
1010 call enable_fixed_mtrr()\r
1011 \r
1012 MTRR check\r
1013 Fixed MTRRs   : Enabled\r
1014 Variable MTRRs: Enabled\r
1015 \r
1016 Setting up local apic... apic_id: 0x04 done.\r
1017 Enabling VMX\r
1018 MTRR: 0 base 0x00000000bf800000 mask 0x0000000fff800000 type 0\r
1019 model_x06ax: frequency set to 2660\r
1020 MTRR: 1 base 0x00000000c0000000 mask 0x0000000ff0000000 type 0\r
1021 CPU #2 initialized\r
1022 MTRR: 2 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
1023 Waiting for 1 CPUS to stop\r
1024 MTRR: 3 base 0x00000000e0000000 mask 0x0000000fe0000000 type 0\r
1025 \r
1026 MTRR check\r
1027 Fixed MTRRs   : Enabled\r
1028 Variable MTRRs: Enabled\r
1029 \r
1030 Setting up local apic... apic_id: 0x05 done.\r
1031 Enabling VMX\r
1032 model_x06ax: frequency set to 2660\r
1033 CPU #3 initialized\r
1034 All AP CPUs stopped (4802 loops)\r
1035 CPU1: stack: 00169000 - 0016a000, lowest used address 00169c9c, stack used: 868 bytes\r
1036 CPU2: stack: 00168000 - 00169000, lowest used address 00168c9c, stack used: 868 bytes\r
1037 CPU3: stack: 00167000 - 00168000, lowest used address 00167c9c, stack used: 868 bytes\r
1038 PCI: 00:00.0 init\r
1039 Set BIOS_RESET_CPL\r
1040 PCI: 00:02.0 init\r
1041 GT Power Management Init\r
1042 IVB GT1 Power Meter Weights\r
1043 GT init timeout\r
1044 Initializing VGA without OPROM. MMIO 0xcf800000\r
1045 EDID:\r
1046 00 ff ff ff ff ff ff 00 30 ae 11 40 00 00 00 00 \r
1047 01 13 01 03 80 1a 10 78 ea 65 85 8f 59 58 8f 26 \r
1048 1b 50 54 00 00 00 01 01 01 01 01 01 01 01 01 01 \r
1049 01 01 01 01 01 01 12 1b 00 7b 50 20 15 30 30 20 \r
1050 36 00 05 a3 10 00 00 18 7f 16 00 7b 50 20 15 30 \r
1051 30 20 36 00 05 a3 10 00 00 18 00 00 00 0f 00 81 \r
1052 0a 3c 81 0a 32 16 09 00 06 af 56 33 00 00 00 fe \r
1053 00 42 31 32 31 45 57 30 39 20 56 33 20 0a 00 9b \r
1054 Extracted contents:\r
1055 header:          00 ff ff ff ff ff ff 00\r
1056 serial number:   30 ae 11 40 00 00 00 00 01 13\r
1057 version:         01 03\r
1058 basic params:    80 1a 10 78 ea\r
1059 chroma info:     65 85 8f 59 58 8f 26 1b 50 54\r
1060 established:     00 00 00\r
1061 standard:        01 01 01 01 01 01 01 01 01 01 01 01 01 01 01 01\r
1062 descriptor 1:    12 1b 00 7b 50 20 15 30 30 20 36 00 05 a3 10 00 00 18\r
1063 descriptor 2:    7f 16 00 7b 50 20 15 30 30 20 36 00 05 a3 10 00 00 18\r
1064 descriptor 3:    00 00 00 0f 00 81 0a 3c 81 0a 32 16 09 00 06 af 56 33\r
1065 descriptor 4:    00 00 00 fe 00 42 31 32 31 45 57 30 39 20 56 33 20 0a\r
1066 extensions:      00\r
1067 checksum:        9b\r
1068 \r
1069 Manufacturer: LEN Model 4011 Serial Number 0\r
1070 Made week 1 of 2009\r
1071 EDID version: 1.3\r
1072 Digital display\r
1073 Maximum image size: 26 cm x 16 cm\r
1074 Gamma: 220%\r
1075 Check DPMS levels\r
1076 DPMS levels: Standby Suspend Off\r
1077 Supported color formats: RGB 4:4:4, YCrCb 4:2:2\r
1078 First detailed timing is preferred timing\r
1079 Established timings supported:\r
1080 Standard timings supported:\r
1081 Detailed timings\r
1082 Hex of detail: 121b007b502015303020360005a310000018\r
1083 Did detailed timing\r
1084 Detailed mode (IN HEX): Clock 69300 KHz, 105 mm x a3 mm\r
1085                0500 0530 0550 057b hborder 0\r
1086                0320 0323 0329 0335 vborder 0\r
1087                -hsync -vsync \r
1088 Hex of detail: 7f16007b502015303020360005a310000018\r
1089 Detailed mode (IN HEX): Clock 69300 KHz, 105 mm x a3 mm\r
1090                0500 0530 0550 057b hborder 0\r
1091                0320 0323 0329 0335 vborder 0\r
1092                -hsync -vsync \r
1093 Hex of detail: 0000000f00810a3c810a3216090006af5633\r
1094 Manufacturer-specified data, tag 15\r
1095 Hex of detail: 000000fe004231323145573039205633200a\r
1096 ASCII string: B121EW09\r
1097 Checksum\r
1098 Checksum: 0x9b (valid)\r
1099 \r
1100 Unknown extension block\r
1101 \r
1102 EDID block does NOT conform to EDID 1.3!\r
1103         Missing name descriptor\r
1104         Missing monitor ranges\r
1105         Detailed block string not properly terminated\r
1106 EDID block does not conform at all!\r
1107         Detailed blocks filled with garbage\r
1108 bringing up panel at resolution 1280 x 800\r
1109 Borders 0 x 0\r
1110 Blank 123 x 21\r
1111 Sync 32 x 6\r
1112 Front porch 48 x 3\r
1113 Spread spectrum clock\r
1114 Single channel\r
1115 Polarities 1, 1\r
1116 Data M1=1211105, N1=8388608\r
1117 Link frequency 270000 kHz\r
1118 Link M1=134567, N1=524288\r
1119 Pixel N=6, M1=18, M2=7, P1=2\r
1120 Pixel clock 138571 kHz\r
1121 waiting for panel powerup\r
1122 panel powered up\r
1123 GT Power Management Init (post VBIOS)\r
1124 GT init timeout\r
1125 PCI: 00:16.0 init\r
1126 ME: FW Partition Table      : OK\r
1127 ME: Bringup Loader Failure  : NO\r
1128 ME: Firmware Init Complete  : NO\r
1129 ME: Manufacturing Mode      : NO\r
1130 ME: Boot Options Present    : NO\r
1131 ME: Update In Progress      : NO\r
1132 ME: Current Working State   : Normal\r
1133 ME: Current Operation State : M0 with UMA\r
1134 ME: Current Operation Mode  : Normal\r
1135 ME: Error Code              : No Error\r
1136 ME: Progress Phase          : Host Communication\r
1137 ME: Power Management Event  : Clean Moff->Mx wake\r
1138 ME: Progress Phase State    : Host communication established\r
1139 ME: BIOS path: Normal\r
1140 ME: Extend SHA-256: 4525e6abe84786a34336e0a901dcaacbfc97cfc5bf640f7b78eb11bac53c2f86\r
1141 PCI: 00:19.0 init\r
1142 PCI: 00:1a.0 init\r
1143 EHCI: Setting up controller.. done.\r
1144 PCI: 00:1b.0 init\r
1145 Azalia: base = cfd20000\r
1146 Azalia: V1CTL disabled.\r
1147 Azalia: codec_mask = 09\r
1148 Azalia: Initializing codec #3\r
1149 Azalia: codec viddid: 80862804\r
1150 Azalia: verb_size: 16\r
1151 Azalia: verb loaded.\r
1152 Azalia: Initializing codec #0\r
1153 Azalia: codec viddid: 14f15069\r
1154 Azalia: verb_size: 44\r
1155 Azalia: verb loaded.\r
1156 PCI: 00:1d.0 init\r
1157 EHCI: Setting up controller.. done.\r
1158 PCI: 00:1e.0 init\r
1159 PCI init.\r
1160 PCI: 00:1f.0 init\r
1161 pch: lpc_init\r
1162 IOAPIC: Initializing IOAPIC at 0xfec00000\r
1163 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
1164 IOAPIC: ID = 0x01\r
1165 IOAPIC: Dumping registers\r
1166   reg 0x0000: 0x01000000\r
1167   reg 0x0001: 0x00170020\r
1168   reg 0x0002: 0x00170020\r
1169 Set power on after power failure.\r
1170 NMI sources enabled.\r
1171 Mobile 5 PM init\r
1172 rtc_failed = 0x0\r
1173 RTC Init\r
1174 i8259_configure_irq_trigger: current interrupts are 0x0\r
1175 i8259_configure_irq_trigger: try to set interrupts 0x200\r
1176 Enabling BIOS updates outside of SMM... Disabling ACPI via APMC:\r
1177 done.\r
1178 Locking SMM.\r
1179 PCI: 00:1f.2 init\r
1180 SATA: Initializing...\r
1181 SATA: Controller in AHCI mode.\r
1182 ABAR: CFD26000\r
1183 PCI: 00:1f.3 init\r
1184 PCI: 00:1f.6 init\r
1185 Thermal init start.\r
1186 Thermal init done.\r
1187 PCI: 04:00.0 init\r
1188 smbus: PCI: 00:1f.3[0]->I2C: 01:54 init\r
1189 smbus: PCI: 00:1f.3[0]->I2C: 01:55 init\r
1190 smbus: PCI: 00:1f.3[0]->I2C: 01:56 init\r
1191 smbus: PCI: 00:1f.3[0]->I2C: 01:57 init\r
1192 smbus: PCI: 00:1f.3[0]->I2C: 01:5c init\r
1193 Locking EEPROM RFID\r
1194 init EEPROM done\r
1195 smbus: PCI: 00:1f.3[0]->I2C: 01:5d init\r
1196 smbus: PCI: 00:1f.3[0]->I2C: 01:5e init\r
1197 smbus: PCI: 00:1f.3[0]->I2C: 01:5f init\r
1198 Devices initialized\r
1199 Show all devs...After init.\r
1200 Root Device: enabled 1\r
1201 PNP: 00ff.1: enabled 1\r
1202 PNP: 00ff.2: enabled 1\r
1203 CPU_CLUSTER: 0: enabled 1\r
1204 APIC: 00: enabled 1\r
1205 DOMAIN: 0000: enabled 1\r
1206 PCI: 00:00.0: enabled 1\r
1207 PCI: 00:02.0: enabled 1\r
1208 PCI: 00:16.2: enabled 0\r
1209 PCI: 00:19.0: enabled 1\r
1210 PCI: 00:1a.0: enabled 1\r
1211 PCI: 00:1b.0: enabled 1\r
1212 PCI: 00:1c.0: enabled 1\r
1213 PCI: 00:1c.3: enabled 1\r
1214 PCI: 00:1c.4: enabled 1\r
1215 PCI: 00:1d.0: enabled 1\r
1216 PCI: 00:1f.0: enabled 1\r
1217 PCI: 00:1f.2: enabled 1\r
1218 PCI: 00:1f.3: enabled 1\r
1219 I2C: 01:54: enabled 1\r
1220 I2C: 01:55: enabled 1\r
1221 I2C: 01:56: enabled 1\r
1222 I2C: 01:57: enabled 1\r
1223 I2C: 01:5c: enabled 1\r
1224 I2C: 01:5d: enabled 1\r
1225 I2C: 01:5e: enabled 1\r
1226 I2C: 01:5f: enabled 1\r
1227 PCI: 00:01.0: enabled 1\r
1228 PCI: 00:16.0: enabled 1\r
1229 PCI: 00:1e.0: enabled 1\r
1230 PCI: 00:1f.6: enabled 1\r
1231 PCI: 04:00.0: enabled 1\r
1232 APIC: 01: enabled 1\r
1233 APIC: 04: enabled 1\r
1234 APIC: 05: enabled 1\r
1235 BS: Exiting BS_DEV_INIT state.\r
1236 BS: Entering BS_POST_DEVICE state.\r
1237 CBMEM region bf6d0000-bf7fffff (cbmem_check_toc)\r
1238 Adding CBMEM entry as no. 6\r
1239 Moving GDT to bf6e0e00...ok\r
1240 Finalize devices...\r
1241 Devices finalized\r
1242 BS: Exiting BS_POST_DEVICE state.\r
1243 BS: Entering BS_OS_RESUME_CHECK state.\r
1244 BS: Exiting BS_OS_RESUME_CHECK state.\r
1245 BS: Entering BS_WRITE_TABLES state.\r
1246 Updating MRC cache data.\r
1247 find_current_mrc_cache_local: No valid MRC cache found.\r
1248 SF: Detected MX25L6405D with page size 1000, total 800000\r
1249 Need to erase the MRC cache region of 65536 bytes at fffe0000\r
1250 SF: Successfully erased 65536 bytes @ 0x7e0000\r
1251 Finally: write MRC cache update to flash at fffe0000\r
1252 Copying Interrupt Routing Table to 0x000f0000... done.\r
1253 Adding CBMEM entry as no. 7\r
1254 Copying Interrupt Routing Table to 0xbf6e1000... done.\r
1255 PIRQ table: 288 bytes.\r
1256 Wrote the mp table end at: 000f0410 - 000f05d4\r
1257 Adding CBMEM entry as no. 8\r
1258 Wrote the mp table end at: bf6e2010 - bf6e21d4\r
1259 MP table: 468 bytes.\r
1260 Adding CBMEM entry as no. 9\r
1261 ACPI: Writing ACPI tables at bf6e3000.\r
1262 ACPI:    * HPET\r
1263 ACPI: added table 1/32, length now 40\r
1264 ACPI:    * MADT\r
1265 ACPI: added table 2/32, length now 44\r
1266 ACPI:    * MCFG\r
1267 ACPI: added table 3/32, length now 48\r
1268 ACPI:     * FACS\r
1269 ACPI: Patching up global NVS in DSDT at offset 0x020d -> 0xbf6e6e60\r
1270 ACPI:     * DSDT @ bf6e3360 Length 3af1\r
1271 ACPI:     * FADT\r
1272 ACPI: added table 4/32, length now 52\r
1273 ACPI:     * SSDT\r
1274 Found 1 CPU(s) with 4 core(s) each.\r
1275 PSS: 2667MHz power 25000 control 0x19 status 0x19\r
1276 PSS: 2666MHz power 25000 control 0x14 status 0x14\r
1277 PSS: 2533MHz power 23465 control 0x13 status 0x13\r
1278 PSS: 2400MHz power 21982 control 0x12 status 0x12\r
1279 PSS: 2266MHz power 20527 control 0x11 status 0x11\r
1280 PSS: 2133MHz power 19080 control 0x10 status 0x10\r
1281 PSS: 2000MHz power 17681 control 0xf status 0xf\r
1282 PSS: 1866MHz power 16310 control 0xe status 0xe\r
1283 PSS: 1733MHz power 14966 control 0xd status 0xd\r
1284 PSS: 1600MHz power 13665 control 0xc status 0xc\r
1285 PSS: 1466MHz power 12375 control 0xb status 0xb\r
1286 PSS: 1333MHz power 11112 control 0xa status 0xa\r
1287 PSS: 1200MHz power 9877 control 0x9 status 0x9\r
1288 PSS: 2667MHz power 25000 control 0x19 status 0x19\r
1289 PSS: 2666MHz power 25000 control 0x14 status 0x14\r
1290 PSS: 2533MHz power 23465 control 0x13 status 0x13\r
1291 PSS: 2400MHz power 21982 control 0x12 status 0x12\r
1292 PSS: 2266MHz power 20527 control 0x11 status 0x11\r
1293 PSS: 2133MHz power 19080 control 0x10 status 0x10\r
1294 PSS: 2000MHz power 17681 control 0xf status 0xf\r
1295 PSS: 1866MHz power 16310 control 0xe status 0xe\r
1296 PSS: 1733MHz power 14966 control 0xd status 0xd\r
1297 PSS: 1600MHz power 13665 control 0xc status 0xc\r
1298 PSS: 1466MHz power 12375 control 0xb status 0xb\r
1299 PSS: 1333MHz power 11112 control 0xa status 0xa\r
1300 PSS: 1200MHz power 9877 control 0x9 status 0x9\r
1301 PSS: 2667MHz power 25000 control 0x19 status 0x19\r
1302 PSS: 2666MHz power 25000 control 0x14 status 0x14\r
1303 PSS: 2533MHz power 23465 control 0x13 status 0x13\r
1304 PSS: 2400MHz power 21982 control 0x12 status 0x12\r
1305 PSS: 2266MHz power 20527 control 0x11 status 0x11\r
1306 PSS: 2133MHz power 19080 control 0x10 status 0x10\r
1307 PSS: 2000MHz power 17681 control 0xf status 0xf\r
1308 PSS: 1866MHz power 16310 control 0xe status 0xe\r
1309 PSS: 1733MHz power 14966 control 0xd status 0xd\r
1310 PSS: 1600MHz power 13665 control 0xc status 0xc\r
1311 PSS: 1466MHz power 12375 control 0xb status 0xb\r
1312 PSS: 1333MHz power 11112 control 0xa status 0xa\r
1313 PSS: 1200MHz power 9877 control 0x9 status 0x9\r
1314 PSS: 2667MHz power 25000 control 0x19 status 0x19\r
1315 PSS: 2666MHz power 25000 control 0x14 status 0x14\r
1316 PSS: 2533MHz power 23465 control 0x13 status 0x13\r
1317 PSS: 2400MHz power 21982 control 0x12 status 0x12\r
1318 PSS: 2266MHz power 20527 control 0x11 status 0x11\r
1319 PSS: 2133MHz power 19080 control 0x10 status 0x10\r
1320 PSS: 2000MHz power 17681 control 0xf status 0xf\r
1321 PSS: 1866MHz power 16310 control 0xe status 0xe\r
1322 PSS: 1733MHz power 14966 control 0xd status 0xd\r
1323 PSS: 1600MHz power 13665 control 0xc status 0xc\r
1324 PSS: 1466MHz power 12375 control 0xb status 0xb\r
1325 PSS: 1333MHz power 11112 control 0xa status 0xa\r
1326 PSS: 1200MHz power 9877 control 0x9 status 0x9\r
1327 ACPI: added table 5/32, length now 56\r
1328 current = bf6e7ec0\r
1329 ACPI: done.\r
1330 Laptop handling...\r
1331 ACPI tables: 20160 bytes.\r
1332 Adding CBMEM entry as no. 10\r
1333 smbios_write_tables: bf6ee400\r
1334 Root Device (LENOVO 3626EN1)\r
1335 PNP: 00ff.1 (Lenovo Power Management Hardware Hub 7)\r
1336 PNP: 00ff.2 (Lenovo H8 EC)\r
1337 CPU_CLUSTER: 0 (Intel i7 (Nehalem) integrated Northbridge)\r
1338 APIC: 00 (Intel Nehalem CPU)\r
1339 DOMAIN: 0000 (Intel i7 (Nehalem) integrated Northbridge)\r
1340 PCI: 00:00.0 (Intel i7 (Nehalem) integrated Northbridge)\r
1341 PCI: 00:02.0 (Intel i7 (Nehalem) integrated Northbridge)\r
1342 PCI: 00:16.2 (unknown)\r
1343 PCI: 00:19.0 (unknown)\r
1344 PCI: 00:1a.0 (unknown)\r
1345 PCI: 00:1b.0 (unknown)\r
1346 PCI: 00:1c.0 (unknown)\r
1347 PCI: 00:1c.3 (unknown)\r
1348 PCI: 00:1c.4 (unknown)\r
1349 PCI: 00:1d.0 (unknown)\r
1350 PCI: 00:1f.0 (unknown)\r
1351 PCI: 00:1f.2 (unknown)\r
1352 PCI: 00:1f.3 (unknown)\r
1353 I2C: 01:54 (AT24RF08C)\r
1354 I2C: 01:55 (AT24RF08C)\r
1355 I2C: 01:56 (AT24RF08C)\r
1356 I2C: 01:57 (AT24RF08C)\r
1357 I2C: 01:5c (AT24RF08C)\r
1358 I2C: 01:5d (AT24RF08C)\r
1359 I2C: 01:5e (AT24RF08C)\r
1360 I2C: 01:5f (AT24RF08C)\r
1361 PCI: 00:01.0 (unknown)\r
1362 PCI: 00:16.0 (unknown)\r
1363 PCI: 00:1e.0 (unknown)\r
1364 PCI: 00:1f.6 (unknown)\r
1365 PCI: 04:00.0 (unknown)\r
1366 APIC: 01 (unknown)\r
1367 APIC: 04 (unknown)\r
1368 APIC: 05 (unknown)\r
1369 SMBIOS tables: 310 bytes.\r
1370 Adding CBMEM entry as no. 11\r
1371 Adding CBMEM entry as no. 12\r
1372 Writing table forward entry at 0x00000500\r
1373 Wrote coreboot table at: 00000500, 0x10 bytes, checksum 545f\r
1374 Table forward entry ends at 0x00000528.\r
1375 ... aligned to 0x00001000\r
1376 Writing coreboot table at 0xbf7eec00\r
1377 rom_table_end = 0xbf7eec00\r
1378 ... aligned to 0xbf7f0000\r
1379  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
1380  1. 0000000000001000-000000000009ffff: RAM\r
1381  2. 00000000000a0000-00000000000fffff: RESERVED\r
1382  3. 0000000000100000-00000000bf6cffff: RAM\r
1383  4. 00000000bf6d0000-00000000bf7fffff: CONFIGURATION TABLES\r
1384  5. 00000000bf800000-00000000bfffffff: RESERVED\r
1385  6. 00000000c1c00000-00000000c3ffffff: RESERVED\r
1386  7. 00000000d0000000-00000000efffffff: RESERVED\r
1387  8. 00000000fed00000-00000000fedfffff: RESERVED\r
1388  9. 0000000100000000-00000001fbffffff: RAM\r
1389 10. 00000001fc000000-00000001ffffffff: RESERVED\r
1390 11. 0000000200000000-0000000237ffffff: RAM\r
1391 Wrote coreboot table at: bf7eec00, 0x890 bytes, checksum c44b\r
1392 coreboot table: 2216 bytes.\r
1393 FREE SPACE  0. bf7f6c00 00009400\r
1394 CAR GLOBALS 1. bf6d0200 00000200\r
1395 CONSOLE     2. bf6d0400 00010000\r
1396 TIME STAMP  3. bf6e0400 00000200\r
1397 MRC DATA    4. bf6e0600 00000600\r
1398 ROMSTAGE    5. bf6e0c00 00000200\r
1399 GDT         6. bf6e0e00 00000200\r
1400 IRQ TABLE   7. bf6e1000 00001000\r
1401 SMP TABLE   8. bf6e2000 00001000\r
1402 ACPI        9. bf6e3000 0000b400\r
1403 SMBIOS     10. bf6ee400 00000800\r
1404 ACPI RESUME11. bf6eec00 00100000\r
1405 COREBOOT   12. bf7eec00 00008000\r
1406 BS: Exiting BS_WRITE_TABLES state.\r
1407 BS: Entering BS_PAYLOAD_LOAD state.\r
1408 CBFS: located payload @ fff49b78, 309199 bytes.\r
1409 Loading segment from rom address 0xfff49b78\r
1410   code (compression=1)\r
1411   New segment dstaddr 0x8200 memsize 0x17d08 srcaddr 0xfff49bcc filesize 0x83aa\r
1412   (cleaned up) New segment addr 0x8200 size 0x17d08 offset 0xfff49bcc filesize 0x83aa\r
1413 Loading segment from rom address 0xfff49b94\r
1414   code (compression=1)\r
1415   New segment dstaddr 0x100000 memsize 0xde0b4 srcaddr 0xfff51f76 filesize 0x433d1\r
1416   (cleaned up) New segment addr 0x100000 size 0xde0b4 offset 0xfff51f76 filesize 0x433d1\r
1417 Loading segment from rom address 0xfff49bb0\r
1418   Entry Point 0x00008200\r
1419 Bounce Buffer at bf582000, 1364204 bytes\r
1420 Loading Segment: addr: 0x0000000000008200 memsz: 0x0000000000017d08 filesz: 0x00000000000083aa\r
1421 lb: [0x0000000000100000, 0x000000000016f038)\r
1422 Post relocation: addr: 0x0000000000008200 memsz: 0x0000000000017d08 filesz: 0x00000000000083aa\r
1423 using LZMA\r
1424 [ 0x00008200, 000185d7, 0x0001ff08) <- fff49bcc\r
1425 Clearing Segment: addr: 0x00000000000185d7 memsz: 0x0000000000007931\r
1426 dest 00008200, end 0001ff08, bouncebuffer bf582000\r
1427 Loading Segment: addr: 0x0000000000100000 memsz: 0x00000000000de0b4 filesz: 0x00000000000433d1\r
1428 lb: [0x0000000000100000, 0x000000000016f038)\r
1429 segment: [0x0000000000100000, 0x00000000001433d1, 0x00000000001de0b4)\r
1430  bounce: [0x00000000bf582000, 0x00000000bf5c53d1, 0x00000000bf6600b4)\r
1431 Post relocation: addr: 0x00000000bf582000 memsz: 0x00000000000de0b4 filesz: 0x00000000000433d1\r
1432 using LZMA\r
1433 [ 0xbf582000, bf6600b4, 0xbf6600b4) <- fff51f76\r
1434 dest bf582000, end bf6600b4, bouncebuffer bf582000\r
1435 move suffix around: from bf5f1038, to 16f038, amount: 6f07c\r
1436 Loaded segments\r
1437 BS: Exiting BS_PAYLOAD_LOAD state.\r
1438 BS: Entering BS_PAYLOAD_BOOT state.\r
1439 PCH watchdog disabled\r
1440 Jumping to boot code at 00008200\r
1441 CPU0: stack: 0016a000 - 0016b000, lowest used address 0016aa58, stack used: 1448 bytes\r
1442 entry    = 0x00008200\r
1443 lb_start = 0x00100000\r
1444 lb_size  = 0x0006f038\r
1445 buffer   = 0xbf582000\r
1446 error: file `/boot/grub/i386-coreboot/usbserial_ftdi.mod' not found.
1447 \rerror: file `/boot/grub/i386-coreboot/usbserial_pl2303.mod' not found.
1448 \rerror: file `/boot/grub/i386-coreboot/usbserial_ftdi.mod' not found.
1449 \rerror: file `/boot/grub/i386-coreboot/usbserial_pl2303.mod' not found.
1450 \rerror: terminal `serial_usb0' isn't found.
1451 \rerror: terminal `serial_usb0' isn't found.
1452 \rerror: file `/boot/grub/i386-coreboot/gfxterm.mod' not found.
1453 \rerror: file `/boot/grub/i386-coreboot/png.mod' not found.
1454 \rerror: file `/boot/grub/i386-coreboot/gfxterm_background.mod' not found.
1455 \rGNU GRUB  version 2.02~beta2
1456 \r
1457 \r+----------------------------------------------------------------------------+||||||||||||||||||||||||+----------------------------------------------------------------------------+     Use the ^ and v keys to select which entry is highlighted.          
1458 \r      Press enter to boot the selected OS, `e' to edit the commands       
1459 \r      before booting or `c' for a command-line.                            *Debian GNU/Linux, with Linux 3.2.54                                        \b Debian GNU/Linux, with Linux 3.2.54 (recovery mode)                        \b Debian GNU/Linux, with Linux 3.2.0-4-amd64                                 \b Debian GNU/Linux, with Linux 3.2.0-4-amd64 (recovery mode)                 \b Xen 4.1-amd64                                                              \b Memory test (memtest86+)                                                   \b Memory test (memtest86+, serial console 115200)                            \b Memory test (memtest86+, experimental multiboot)                           \b Memory test (memtest86+, serial console 115200, experimental multiboot)    \b FreeBSD                                                                    \b Install Debian Sid                                                         \b SeaBIOS                                                                    \bv   The highlighted entry will be executed automatically in 5s.                    The highlighted entry will be executed automatically in 4s.                    The highlighted entry will be executed automatically in 3s.                                                                                                                      
1460 112 bytes lost