google/panther/4.0-6588-g4acd8ea-dirty
[board-status.git] / lenovo / x201 / 4.0-5405-gdec9198 / 2014-02-01T17:38:32Z / coreboot_console.txt
1 \r
2 \r
3 coreboot-4.0-5405-gdec9198 Sam Feb  1 18:40:13 CET 2014 starting...\r
4 PM1_CNT: 00001c00\r
5 SMBus controller enabled.\r
6 Intel ME early init\r
7 Intel ME firmware is ready\r
8 ME: Requested 32MB UMA\r
9 SMBus controller enabled.\r
10 find_current_mrc_cache_local: No valid MRC cache found.\r
11 Timings:\r
12 channel 0, slot 0, rank 0\r
13 lane 0: 20 (20) 73 (7e) 5e (5e) 7b (7b) \r
14 lane 1: 20 (20) 69 (74) 5e (5e) 7a (7a) \r
15 lane 2: 20 (20) 7b (86) 72 (72) 8e (8e) \r
16 lane 3: 20 (20) 58 (63) 49 (49) 66 (66) \r
17 lane 4: 20 (20) c3 (ce) a9 (a9) c4 (c4) \r
18 lane 5: 20 (20) a1 (ac) 7b (7b) 96 (96) \r
19 lane 6: 20 (20) b3 (be) 95 (95) b1 (b1) \r
20 lane 7: 20 (20) ad (b8) 8a (8a) a5 (a5) \r
21 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
22 channel 0, slot 0, rank 1\r
23 lane 0: 20 (20) 72 (7d) 5e (5e) 7a (7a) \r
24 lane 1: 20 (20) 69 (74) 5d (5d) 79 (79) \r
25 lane 2: 20 (20) 7c (87) 72 (72) 8e (8e) \r
26 lane 3: 20 (20) 59 (64) 45 (45) 62 (62) \r
27 lane 4: 20 (20) c2 (cd) a9 (a9) c5 (c5) \r
28 lane 5: 20 (20) a0 (ab) 78 (78) 92 (92) \r
29 lane 6: 20 (20) b2 (bd) 94 (94) b1 (b1) \r
30 lane 7: 20 (20) b0 (bb) 89 (89) a4 (a4) \r
31 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
32 channel 1, slot 0, rank 0\r
33 lane 0: 20 (20) 8d (98) 71 (71) 89 (89) \r
34 lane 1: 20 (20) 8b (96) 6f (6f) 88 (88) \r
35 lane 2: 20 (20) 98 (a3) 7c (7c) 95 (95) \r
36 lane 3: 20 (20) 92 (9d) 82 (82) 9c (9c) \r
37 lane 4: 20 (20) ae (b9) 91 (91) aa (aa) \r
38 lane 5: 20 (20) b0 (bb) 89 (89) a2 (a2) \r
39 lane 6: 20 (20) bb (c6) 95 (95) ad (ad) \r
40 lane 7: 20 (20) ba (c5) 94 (94) ac (ac) \r
41 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
42 [178] = 38 (0)\r
43 [10b] = 0 (0)\r
44 Timings:\r
45 channel 0, slot 0, rank 0\r
46 lane 0: 20 (20) 7e (7e) 5e (5e) 7b (7b) \r
47 lane 1: 20 (20) 74 (74) 5e (5e) 7a (7a) \r
48 lane 2: 20 (20) 86 (86) 72 (72) 8e (8e) \r
49 lane 3: 20 (20) 63 (63) 49 (49) 66 (66) \r
50 lane 4: 20 (20) ce (ce) a9 (a9) c4 (c4) \r
51 lane 5: 20 (20) ac (ac) 7b (7b) 96 (96) \r
52 lane 6: 20 (20) be (be) 95 (95) b1 (b1) \r
53 lane 7: 20 (20) b8 (b8) 8a (8a) a5 (a5) \r
54 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
55 channel 0, slot 0, rank 1\r
56 lane 0: 20 (20) 7d (7d) 5e (5e) 7a (7a) \r
57 lane 1: 20 (20) 74 (74) 5d (5d) 79 (79) \r
58 lane 2: 20 (20) 87 (87) 72 (72) 8e (8e) \r
59 lane 3: 20 (20) 64 (64) 45 (45) 62 (62) \r
60 lane 4: 20 (20) cd (cd) a9 (a9) c5 (c5) \r
61 lane 5: 20 (20) ab (ab) 78 (78) 92 (92) \r
62 lane 6: 20 (20) bd (bd) 94 (94) b1 (b1) \r
63 lane 7: 20 (20) bb (bb) 89 (89) a4 (a4) \r
64 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
65 channel 1, slot 0, rank 0\r
66 lane 0: 20 (20) 98 (98) 71 (71) 89 (89) \r
67 lane 1: 20 (20) 96 (96) 6f (6f) 88 (88) \r
68 lane 2: 20 (20) a3 (a3) 7c (7c) 95 (95) \r
69 lane 3: 20 (20) 9d (9d) 82 (82) 9c (9c) \r
70 lane 4: 20 (20) b9 (b9) 91 (91) aa (aa) \r
71 lane 5: 20 (20) bb (bb) 89 (89) a2 (a2) \r
72 lane 6: 20 (20) c6 (c6) 95 (95) ad (ad) \r
73 lane 7: 20 (20) c5 (c5) 94 (94) ac (ac) \r
74 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
75 [178] = 42 (0)\r
76 [10b] = 0 (0)\r
77 Timings:\r
78 channel 0, slot 0, rank 0\r
79 lane 0: 20 (20) 7e (7e) 5e (5e) 7b (7b) \r
80 lane 1: 20 (20) 74 (74) 5e (5e) 7a (7a) \r
81 lane 2: 20 (20) 86 (86) 72 (72) 8e (8e) \r
82 lane 3: 20 (20) 63 (6
83
84 *** Log truncated, 35301 characters dropped. ***
85
86 Adding CBMEM entry as no. 3\r
87 Adding CBMEM entry as no. 4\r
88 Relocate MRC DATA from ff7ff158 to b76e0600 (1472 bytes)\r
89 ME: FW Partition Table      : OK\r
90 ME: Bringup Loader Failure  : NO\r
91 ME: Firmware Init Complete  : NO\r
92 ME: Manufacturing Mode      : NO\r
93 ME: Boot Options Present    : NO\r
94 ME: Update In Progress      : NO\r
95 ME: Current Working State   : Normal\r
96 ME: Current Operation State : Bring up\r
97 ME: Current Operation Mode  : Normal\r
98 ME: Error Code              : No Error\r
99 ME: Progress Phase          : BUP Phase\r
100 ME: Power Management Event  : Clean Moff->Mx wake\r
101 ME: Progress Phase State    : 0x41\r
102 Loading image.\r
103 CBFS: loading stage fallback/coreboot_ram @ 0x100000 (434232 bytes), entry @ 0x100000\r
104 Jumping to image.\r
105 coreboot-4.0-5405-gdec9198 Sam Feb  1 18:40:13 CET 2014 booting...\r
106 clocks_per_usec: 2128\r
107 BS: Entering BS_PRE_DEVICE state.\r
108 BS: Exiting BS_PRE_DEVICE state.\r
109 BS: Entering BS_DEV_INIT_CHIPS state.\r
110 BS: Exiting BS_DEV_INIT_CHIPS state.\r
111 BS: Entering BS_DEV_ENUMERATE state.\r
112 Enumerating buses...\r
113 Show all devs...Before device enumeration.\r
114 Root Device: enabled 1\r
115 PNP: 00ff.1: enabled 1\r
116 PNP: 00ff.2: enabled 1\r
117 CPU_CLUSTER: 0: enabled 1\r
118 APIC: 00: enabled 1\r
119 DOMAIN: 0000: enabled 1\r
120 PCI: 00:00.0: enabled 1\r
121 PCI: 00:02.0: enabled 1\r
122 PCI: 00:16.2: enabled 1\r
123 PCI: 00:19.0: enabled 1\r
124 PCI: 00:1a.0: enabled 1\r
125 PCI: 00:1b.0: enabled 1\r
126 PCI: 00:1c.0: enabled 1\r
127 PCI: 00:1c.3: enabled 1\r
128 PCI: 00:1c.4: enabled 1\r
129 PCI: 00:1d.0: enabled 1\r
130 PCI: 00:1f.0: enabled 1\r
131 PCI: 00:1f.2: enabled 1\r
132 PCI: 00:1f.3: enabled 1\r
133 Compare with tree...\r
134 Root Device: enabled 1\r
135  PNP: 00ff.1: enabled 1\r
136  PNP: 00ff.2: enabled 1\r
137  CPU_CLUSTER: 0: enabled 1\r
138   APIC: 00: enabled 1\r
139  DOMAIN: 0000: enabled 1\r
140   PCI: 00:00.0: enabled 1\r
141   PCI: 00:02.0: enabled 1\r
142   PCI: 00:16.2: enabled 1\r
143   PCI: 00:19.0: enabled 1\r
144   PCI: 00:1a.0: enabled 1\r
145   PCI: 00:1b.0: enabled 1\r
146   PCI: 00:1c.0: enabled 1\r
147   PCI: 00:1c.3: enabled 1\r
148   PCI: 00:1c.4: enabled 1\r
149   PCI: 00:1d.0: enabled 1\r
150   PCI: 00:1f.0: enabled 1\r
151   PCI: 00:1f.2: enabled 1\r
152   PCI: 00:1f.3: enabled 1\r
153 starting SPI configuration\r
154 SPI configured\r
155  ... pmbase = 0x0500\r
156 Keyboard init...\r
157 Keyboard controller output buffer result timeout\r
158 scan_static_bus for Root Device\r
159 PNP: 00ff.1 enabled\r
160 recv_ec_data: 0x36\r
161 recv_ec_data: 0x53\r
162 recv_ec_data: 0x48\r
163 recv_ec_data: 0x54\r
164 recv_ec_data: 0x33\r
165 recv_ec_data: 0x33\r
166 recv_ec_data: 0x57\r
167 recv_ec_data: 0x57\r
168 recv_ec_data: 0x12\r
169 recv_ec_data: 0x03\r
170 recv_ec_data: 0x40\r
171 recv_ec_data: 0x11\r
172 EC Firmware ID 6SHT33WW-3.18, Version 4.01B\r
173 recv_ec_data: 0x00\r
174 recv_ec_data: 0x10\r
175 recv_ec_data: 0x20\r
176 recv_ec_data: 0x30\r
177 recv_ec_data: 0x00\r
178 recv_ec_data: 0xa6\r
179 recv_ec_data: 0x01\r
180 recv_ec_data: 0x70\r
181 dock is not connected\r
182 PNP: 00ff.2 enabled\r
183 CPU_CLUSTER: 0 enabled\r
184 DOMAIN: 0000 enabled\r
185 DOMAIN: 0000 scanning...\r
186 PCI: pci_scan_bus for bus 00\r
187 PCI: 00:00.0 [8086/0044] ops\r
188 Normal boot.\r
189 PCI: 00:00.0 [8086/0044] enabled\r
190 Capability: type 0x0d @ 0x88\r
191 Capability: type 0x01 @ 0x80\r
192 Capability: type 0x05 @ 0x90\r
193 Capability: type 0x10 @ 0xa0\r
194 Capability: type 0x0d @ 0x88\r
195 Capability: type 0x01 @ 0x80\r
196 Capability: type 0x05 @ 0x90\r
197 Capability: type 0x10 @ 0xa0\r
198 PCI: 00:01.0 subordinate bus PCI Express\r
199 PCI: 00:01.0 [8086/0045] enabled\r
200 PCI: 00:02.0 [8086/0000] ops\r
201 PCI: 00:02.0 [8086/0046] enabled\r
202 PCI: 00:16.0 [8086/0000] bus ops\r
203 PCI: 00:16.0 [8086/3b64] enabled\r
204 PCI: Static device PCI: 00:16.2 not found, disabling it.\r
205 PCI: 00:19.0 [8086/10ea] enabled\r
206 PCI: 00:1a.0 [8086/0000] ops\r
207 PCI: 00:1a.0 [8086/3b3c] enabled\r
208 PCI: 00:1b.0 [8086/0000] ops\r
209 PCI: 00:1b.0 [8086/3b56] enabled\r
210 Capability: type 0x10 @ 0x40\r
211 Capability: type 0x05 @ 0x80\r
212 Capability: type 0x0d @ 0x90\r
213 Capability: type 0x01 @ 0xa0\r
214 Capability: type 0x10 @ 0x40\r
215 PCI: 00:1c.0 subordinate bus PCI Express\r
216 PCI: 00:1c.0 [8086/3b42] enabled\r
217 Capability: type 0x10 @ 0x40\r
218 Capability: type 0x05 @ 0x80\r
219 Capability: type 0x0d @ 0x90\r
220 Capability: type 0x01 @ 0xa0\r
221 Capability: type 0x10 @ 0x40\r
222 PCI: 00:1c.3 subordinate bus PCI Express\r
223 PCI: 00:1c.3 [8086/3b48] enabled\r
224 Capability: type 0x10 @ 0x40\r
225 Capability: type 0x05 @ 0x80\r
226 Capability: type 0x0d @ 0x90\r
227 Capability: type 0x01 @ 0xa0\r
228 Capability: type 0x10 @ 0x40\r
229 PCI: 00:1c.4 subordinate bus PCI Express\r
230 PCI: 00:1c.4 [8086/3b4a] enabled\r
231 PCI: 00:1d.0 [8086/0000] ops\r
232 PCI: 00:1d.0 [8086/3b34] enabled\r
233 PCI: 00:1e.0 [8086/2448] bus ops\r
234 PCI: 00:1e.0 [8086/2448] enabled\r
235 PCI: 00:1f.0 [8086/0000] bus ops\r
236 PCI: 00:1f.0 [8086/3b07] enabled\r
237 PCI: 00:1f.2 [8086/0000] ops\r
238 PCI: 00:1f.2 [8086/3b2e] enabled\r
239 PCI: 00:1f.3 [8086/0000] bus ops\r
240 PCI: 00:1f.3 [8086/3b30] enabled\r
241 PCI: 00:1f.6 [8086/0000] ops\r
242 PCI: 00:1f.6 [8086/3b32] enabled\r
243 do_pci_scan_bridge for PCI: 00:01.0\r
244 PCI: pci_scan_bus for bus 01\r
245 PCI: pci_scan_bus returning with max=001\r
246 do_pci_scan_bridge returns max 1\r
247 scan_static_bus for PCI: 00:16.0\r
248 scan_static_bus for PCI: 00:16.0 done\r
249 do_pci_scan_bridge for PCI: 00:1c.0\r
250 PCI: pci_scan_bus for bus 02\r
251 PCI: pci_scan_bus returning with max=002\r
252 do_pci_scan_bridge returns max 2\r
253 do_pci_scan_bridge for PCI: 00:1c.3\r
254 PCI: pci_scan_bus for bus 03\r
255 PCI: pci_scan_bus returning with max=003\r
256 do_pci_scan_bridge returns max 3\r
257 do_pci_scan_bridge for PCI: 00:1c.4\r
258 PCI: pci_scan_bus for bus 04\r
259 PCI: 04:00.0 [8086/4238] enabled\r
260 PCI: pci_scan_bus returning with max=004\r
261 Capability: type 0x01 @ 0xc8\r
262 Capability: type 0x05 @ 0xd0\r
263 Capability: type 0x10 @ 0xe0\r
264 Capability: type 0x10 @ 0x40\r
265 Enabling Common Clock Configuration\r
266 ASPM: Enabled L0s and L1\r
267 do_pci_scan_bridge returns max 4\r
268 do_pci_scan_bridge for PCI: 00:1e.0\r
269 PCI: pci_scan_bus for bus 05\r
270 PCI: pci_scan_bus returning with max=005\r
271 do_pci_scan_bridge returns max 5\r
272 scan_static_bus for PCI: 00:1f.0\r
273 scan_static_bus for PCI: 00:1f.0 done\r
274 scan_static_bus for PCI: 00:1f.3\r
275 scan_static_bus for PCI: 00:1f.3 done\r
276 PCI: pci_scan_bus returning with max=005\r
277 scan_static_bus for Root Device done\r
278 done\r
279 BS: Exiting BS_DEV_ENUMERATE state.\r
280 BS: Entering BS_DEV_RESOURCES state.\r
281 found VGA at PCI: 00:02.0\r
282 Setting up VGA for PCI: 00:02.0\r
283 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
284 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
285 Allocating resources...\r
286 Reading resources...\r
287 Root Device read_resources bus 0 link: 0\r
288 PNP: 00ff.1 missing read_resources\r
289 PNP: 00ff.2 missing read_resources\r
290 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
291 APIC: 00 missing read_resources\r
292 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
293 DOMAIN: 0000 read_resources bus 0 link: 0\r
294 ram_before_4g_top: 0xb7800000\r
295 TOUUD: 0xbc0\r
296 CBMEM region b76d0000-b77fffff (cbmem_late_set_table)\r
297 PCI: 00:01.0 read_resources bus 1 link: 0\r
298 PCI: 00:01.0 read_resources bus 1 link: 0 done\r
299 PCI: 00:1c.0 read_resources bus 2 link: 0\r
300 PCI: 00:1c.0 read_resources bus 2 link: 0 done\r
301 PCI: 00:1c.3 read_resources bus 3 link: 0\r
302 PCI: 00:1c.3 read_resources bus 3 link: 0 done\r
303 PCI: 00:1c.4 read_resources bus 4 link: 0\r
304 PCI: 00:1c.4 read_resources bus 4 link: 0 done\r
305 PCI: 00:1e.0 read_resources bus 5 link: 0\r
306 PCI: 00:1e.0 read_resources bus 5 link: 0 done\r
307 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
308 Root Device read_resources bus 0 link: 0 done\r
309 Done reading resources.\r
310 Show resources in subtree (Root Device)...After reading.\r
311  Root Device child on link 0 PNP: 00ff.1\r
312   PNP: 00ff.1\r
313   PNP: 00ff.1 resource base 15e0 size 10 align 5 gran 5 limit 0 flags 80000100 index 77\r
314   PNP: 00ff.2\r
315   PNP: 00ff.2 resource base 62 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
316   PNP: 00ff.2 resource base 66 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
317   PNP: 00ff.2 resource base 1600 size 0 align 0 gran 0 limit 0 flags c0000100 index 64\r
318   PNP: 00ff.2 resource base 1604 size 0 align 0 gran 0 limit 0 flags c0000100 index 66\r
319   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
320    APIC: 00\r
321   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
322   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
323   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
324    PCI: 00:00.0\r
325    PCI: 00:00.0 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
326    PCI: 00:00.0 resource base c0000 size b7740000 align 0 gran 0 limit 0 flags e0004200 index 4\r
327    PCI: 00:00.0 resource base b7800000 size 800000 align 0 gran 0 limit 0 flags f0000200 index 5\r
328    PCI: 00:00.0 resource base b9c00000 size 400000 align 0 gran 0 limit 0 flags f0000200 index 6\r
329    PCI: 00:00.0 resource base ba000000 size 2000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
330    PCI: 00:00.0 resource base e0000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index a\r
331    PCI: 00:00.0 resource base fed00000 size 100000 align 0 gran 0 limit 0 flags f0000200 index b\r
332    PCI: 00:00.0 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index c\r
333    PCI: 00:00.0 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index d\r
334    PCI: 00:01.0\r
335    PCI: 00:01.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
336    PCI: 00:01.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
337    PCI: 00:01.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
338    PCI: 00:02.0\r
339    PCI: 00:02.0 resource base 0 size 400000 align 22 gran 22 limit ffffffffffffffff flags 201 index 10\r
340    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit ffffffffffffffff flags d0001201 index 18\r
341    PCI: 00:02.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 20\r
342    PCI: 00:16.0\r
343    PCI: 00:16.0 resource base 0 size 10 align 4 gran 4 limit ffffffffffffffff flags 201 index 10\r
344    PCI: 00:16.2\r
345    PCI: 00:19.0\r
346    PCI: 00:19.0 resource base 0 size 20000 align 17 gran 17 limit ffffffff flags 200 index 10\r
347    PCI: 00:19.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 14\r
348    PCI: 00:19.0 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 18\r
349    PCI: 00:1a.0\r
350    PCI: 00:1a.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
351    PCI: 00:1b.0\r
352    PCI: 00:1b.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
353    PCI: 00:1c.0\r
354    PCI: 00:1c.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
355    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
356    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
357    PCI: 00:1c.3\r
358    PCI: 00:1c.3 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
359    PCI: 00:1c.3 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
360    PCI: 00:1c.3 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
361    PCI: 00:1c.4 child on link 0 PCI: 04:00.0\r
362    PCI: 00:1c.4 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
363    PCI: 00:1c.4 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
364    PCI: 00:1c.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
365     PCI: 04:00.0\r
366     PCI: 04:00.0 resource base 0 size 2000 align 13 gran 13 limit ffffffffffffffff flags 201 index 10\r
367    PCI: 00:1d.0\r
368    PCI: 00:1d.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
369    PCI: 00:1e.0\r
370    PCI: 00:1e.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
371    PCI: 00:1e.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
372    PCI: 00:1e.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
373    PCI: 00:1f.0\r
374    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
375    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
376    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
377    PCI: 00:1f.0 resource base 1600 size 7c align 0 gran 0 limit 0 flags c0040100 index 10000200\r
378    PCI: 00:1f.0 resource base 15e0 size c align 0 gran 0 limit 0 flags c0040100 index 10000300\r
379    PCI: 00:1f.0 resource base 1680 size 1c align 0 gran 0 limit 0 flags c0040100 index 10000400\r
380    PCI: 00:1f.2\r
381    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
382    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
383    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
384    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
385    PCI: 00:1f.2 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 20\r
386    PCI: 00:1f.2 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
387    PCI: 00:1f.3\r
388    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
389    PCI: 00:1f.3 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
390    PCI: 00:1f.6\r
391    PCI: 00:1f.6 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 201 index 10\r
392 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
393 PCI: 00:01.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
394 PCI: 00:01.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
395 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
396 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
397 PCI: 00:1c.3 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
398 PCI: 00:1c.3 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
399 PCI: 00:1c.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
400 PCI: 00:1c.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
401 PCI: 00:1e.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
402 PCI: 00:1e.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
403 PCI: 00:19.0 18 *  [0x0 - 0x1f] io\r
404 PCI: 00:1f.2 20 *  [0x20 - 0x3f] io\r
405 PCI: 00:02.0 20 *  [0x40 - 0x47] io\r
406 PCI: 00:1f.2 10 *  [0x48 - 0x4f] io\r
407 PCI: 00:1f.2 18 *  [0x50 - 0x57] io\r
408 PCI: 00:1f.2 14 *  [0x58 - 0x5b] io\r
409 PCI: 00:1f.2 1c *  [0x5c - 0x5f] io\r
410 DOMAIN: 0000 compute_resources_io: base: 60 size: 60 align: 5 gran: 0 limit: ffff done\r
411 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
412 PCI: 00:01.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
413 PCI: 00:01.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
414 PCI: 00:01.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
415 PCI: 00:01.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
416 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
417 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
418 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
419 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
420 PCI: 00:1c.3 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
421 PCI: 00:1c.3 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
422 PCI: 00:1c.3 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
423 PCI: 00:1c.3 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
424 PCI: 00:1c.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
425 PCI: 00:1c.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
426 PCI: 00:1c.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
427 PCI: 04:00.0 10 *  [0x0 - 0x1fff] mem\r
428 PCI: 00:1c.4 compute_resources_mem: base: 2000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
429 PCI: 00:1e.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
430 PCI: 00:1e.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
431 PCI: 00:1e.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
432 PCI: 00:1e.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
433 PCI: 00:02.0 10 *  [0x0 - 0x3fffff] mem\r
434 PCI: 00:1c.4 20 *  [0x400000 - 0x4fffff] mem\r
435 PCI: 00:19.0 10 *  [0x500000 - 0x51ffff] mem\r
436 PCI: 00:1b.0 10 *  [0x520000 - 0x523fff] mem\r
437 PCI: 00:19.0 14 *  [0x524000 - 0x524fff] mem\r
438 PCI: 00:1f.6 10 *  [0x525000 - 0x525fff] mem\r
439 PCI: 00:1f.2 24 *  [0x526000 - 0x5267ff] mem\r
440 PCI: 00:1a.0 10 *  [0x526800 - 0x526bff] mem\r
441 PCI: 00:1d.0 10 *  [0x526c00 - 0x526fff] mem\r
442 PCI: 00:1f.3 10 *  [0x527000 - 0x5270ff] mem\r
443 PCI: 00:16.0 10 *  [0x527100 - 0x52710f] mem\r
444 DOMAIN: 0000 compute_resources_mem: base: 527110 size: 527110 align: 22 gran: 0 limit: ffffffff done\r
445 avoid_fixed_resources: DOMAIN: 0000\r
446 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
447 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
448 constrain_resources: DOMAIN: 0000\r
449 constrain_resources: PCI: 00:00.0\r
450 constrain_resources: PCI: 00:01.0\r
451 constrain_resources: PCI: 00:02.0\r
452 constrain_resources: PCI: 00:16.0\r
453 constrain_resources: PCI: 00:19.0\r
454 constrain_resources: PCI: 00:1a.0\r
455 constrain_resources: PCI: 00:1b.0\r
456 constrain_resources: PCI: 00:1c.0\r
457 constrain_resources: PCI: 00:1c.3\r
458 constrain_resources: PCI: 00:1c.4\r
459 constrain_resources: PCI: 04:00.0\r
460 constrain_resources: PCI: 00:1d.0\r
461 constrain_resources: PCI: 00:1e.0\r
462 constrain_resources: PCI: 00:1f.0\r
463 constrain_resources: PCI: 00:1f.2\r
464 constrain_resources: PCI: 00:1f.3\r
465 constrain_resources: PCI: 00:1f.6\r
466 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
467         lim->base 0000169c lim->limit 0000ffff\r
468 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
469         lim->base bc000000 lim->limit cfffffff\r
470 Setting resources...\r
471 DOMAIN: 0000 allocate_resources_io: base:169c size:60 align:5 gran:0 limit:ffff\r
472 Assigned: PCI: 00:19.0 18 *  [0x1800 - 0x181f] io\r
473 Assigned: PCI: 00:1f.2 20 *  [0x1820 - 0x183f] io\r
474 Assigned: PCI: 00:02.0 20 *  [0x1840 - 0x1847] io\r
475 Assigned: PCI: 00:1f.2 10 *  [0x1848 - 0x184f] io\r
476 Assigned: PCI: 00:1f.2 18 *  [0x1850 - 0x1857] io\r
477 Assigned: PCI: 00:1f.2 14 *  [0x1858 - 0x185b] io\r
478 Assigned: PCI: 00:1f.2 1c *  [0x185c - 0x185f] io\r
479 DOMAIN: 0000 allocate_resources_io: next_base: 1860 size: 60 align: 5 gran: 0 done\r
480 PCI: 00:01.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
481 PCI: 00:01.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
482 PCI: 00:1c.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
483 PCI: 00:1c.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
484 PCI: 00:1c.3 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
485 PCI: 00:1c.3 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
486 PCI: 00:1c.4 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
487 PCI: 00:1c.4 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
488 PCI: 00:1e.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
489 PCI: 00:1e.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
490 DOMAIN: 0000 allocate_resources_mem: base:cf800000 size:527110 align:22 gran:0 limit:cfffffff\r
491 Assigned: PCI: 00:02.0 10 *  [0xcf800000 - 0xcfbfffff] mem\r
492 Assigned: PCI: 00:1c.4 20 *  [0xcfc00000 - 0xcfcfffff] mem\r
493 Assigned: PCI: 00:19.0 10 *  [0xcfd00000 - 0xcfd1ffff] mem\r
494 Assigned: PCI: 00:1b.0 10 *  [0xcfd20000 - 0xcfd23fff] mem\r
495 Assigned: PCI: 00:19.0 14 *  [0xcfd24000 - 0xcfd24fff] mem\r
496 Assigned: PCI: 00:1f.6 10 *  [0xcfd25000 - 0xcfd25fff] mem\r
497 Assigned: PCI: 00:1f.2 24 *  [0xcfd26000 - 0xcfd267ff] mem\r
498 Assigned: PCI: 00:1a.0 10 *  [0xcfd26800 - 0xcfd26bff] mem\r
499 Assigned: PCI: 00:1d.0 10 *  [0xcfd26c00 - 0xcfd26fff] mem\r
500 Assigned: PCI: 00:1f.3 10 *  [0xcfd27000 - 0xcfd270ff] mem\r
501 Assigned: PCI: 00:16.0 10 *  [0xcfd27100 - 0xcfd2710f] mem\r
502 DOMAIN: 0000 allocate_resources_mem: next_base: cfd27110 size: 527110 align: 22 gran: 0 done\r
503 PCI: 00:01.0 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
504 PCI: 00:01.0 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
505 PCI: 00:01.0 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
506 PCI: 00:01.0 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
507 PCI: 00:1c.0 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
508 PCI: 00:1c.0 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
509 PCI: 00:1c.0 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
510 PCI: 00:1c.0 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
511 PCI: 00:1c.3 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
512 PCI: 00:1c.3 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
513 PCI: 00:1c.3 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
514 PCI: 00:1c.3 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
515 PCI: 00:1c.4 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
516 PCI: 00:1c.4 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
517 PCI: 00:1c.4 allocate_resources_mem: base:cfc00000 size:100000 align:20 gran:20 limit:cfffffff\r
518 Assigned: PCI: 04:00.0 10 *  [0xcfc00000 - 0xcfc01fff] mem\r
519 PCI: 00:1c.4 allocate_resources_mem: next_base: cfc02000 size: 100000 align: 20 gran: 20 done\r
520 PCI: 00:1e.0 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
521 PCI: 00:1e.0 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
522 PCI: 00:1e.0 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
523 PCI: 00:1e.0 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
524 Root Device assign_resources, bus 0 link: 0\r
525 PNP: 00ff.1 missing set_resources\r
526 PNP: 00ff.2 missing set_resources\r
527 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
528 PCI: 00:01.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 01 io\r
529 PCI: 00:01.0 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
530 PCI: 00:01.0 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 01 mem\r
531 PCI: 00:02.0 10 <- [0x00cf800000 - 0x00cfbfffff] size 0x00400000 gran 0x16 mem64\r
532 PCI: 00:02.0 20 <- [0x0000001840 - 0x0000001847] size 0x00000008 gran 0x03 io\r
533 PCI: 00:16.0 10 <- [0x00cfd27100 - 0x00cfd2710f] size 0x00000010 gran 0x04 mem64\r
534 PCI: 00:19.0 10 <- [0x00cfd00000 - 0x00cfd1ffff] size 0x00020000 gran 0x11 mem\r
535 PCI: 00:19.0 14 <- [0x00cfd24000 - 0x00cfd24fff] size 0x00001000 gran 0x0c mem\r
536 PCI: 00:19.0 18 <- [0x0000001800 - 0x000000181f] size 0x00000020 gran 0x05 io\r
537 PCI: 00:1a.0 10 <- [0x00cfd26800 - 0x00cfd26bff] size 0x00000400 gran 0x0a mem\r
538 PCI: 00:1b.0 10 <- [0x00cfd20000 - 0x00cfd23fff] size 0x00004000 gran 0x0e mem64\r
539 PCI: 00:1c.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 02 io\r
540 PCI: 00:1c.0 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 02 prefmem\r
541 PCI: 00:1c.0 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 02 mem\r
542 PCI: 00:1c.3 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 03 io\r
543 PCI: 00:1c.3 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 03 prefmem\r
544 PCI: 00:1c.3 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 03 mem\r
545 PCI: 00:1c.4 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 04 io\r
546 PCI: 00:1c.4 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 04 prefmem\r
547 PCI: 00:1c.4 20 <- [0x00cfc00000 - 0x00cfcfffff] size 0x00100000 gran 0x14 bus 04 mem\r
548 PCI: 00:1c.4 assign_resources, bus 4 link: 0\r
549 PCI: 04:00.0 10 <- [0x00cfc00000 - 0x00cfc01fff] size 0x00002000 gran 0x0d mem64\r
550 PCI: 00:1c.4 assign_resources, bus 4 link: 0\r
551 PCI: 00:1d.0 10 <- [0x00cfd26c00 - 0x00cfd26fff] size 0x00000400 gran 0x0a mem\r
552 PCI: 00:1e.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 05 io\r
553 PCI: 00:1e.0 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 05 prefmem\r
554 PCI: 00:1e.0 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 05 mem\r
555 PCI: 00:1f.2 10 <- [0x0000001848 - 0x000000184f] size 0x00000008 gran 0x03 io\r
556 PCI: 00:1f.2 14 <- [0x0000001858 - 0x000000185b] size 0x00000004 gran 0x02 io\r
557 PCI: 00:1f.2 18 <- [0x0000001850 - 0x0000001857] size 0x00000008 gran 0x03 io\r
558 PCI: 00:1f.2 1c <- [0x000000185c - 0x000000185f] size 0x00000004 gran 0x02 io\r
559 PCI: 00:1f.2 20 <- [0x0000001820 - 0x000000183f] size 0x00000020 gran 0x05 io\r
560 PCI: 00:1f.2 24 <- [0x00cfd26000 - 0x00cfd267ff] size 0x00000800 gran 0x0b mem\r
561 PCI: 00:1f.3 10 <- [0x00cfd27000 - 0x00cfd270ff] size 0x00000100 gran 0x08 mem64\r
562 PCI: 00:1f.6 10 <- [0x00cfd25000 - 0x00cfd25fff] size 0x00001000 gran 0x0c mem64\r
563 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
564 Root Device assign_resources, bus 0 link: 0\r
565 Done setting resources.\r
566 Show resources in subtree (Root Device)...After assigning values.\r
567  Root Device child on link 0 PNP: 00ff.1\r
568   PNP: 00ff.1\r
569   PNP: 00ff.1 resource base 15e0 size 10 align 5 gran 5 limit 0 flags 80000100 index 77\r
570   PNP: 00ff.2\r
571   PNP: 00ff.2 resource base 62 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
572   PNP: 00ff.2 resource base 66 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
573   PNP: 00ff.2 resource base 1600 size 0 align 0 gran 0 limit 0 flags c0000100 index 64\r
574   PNP: 00ff.2 resource base 1604 size 0 align 0 gran 0 limit 0 flags c0000100 index 66\r
575   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
576    APIC: 00\r
577   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
578   DOMAIN: 0000 resource base 169c size 60 align 5 gran 0 limit ffff flags 40040100 index 10000000\r
579   DOMAIN: 0000 resource base cf800000 size 527110 align 22 gran 0 limit cfffffff flags 40040200 index 10000100\r
580    PCI: 00:00.0\r
581    PCI: 00:00.0 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
582    PCI: 00:00.0 resource base c0000 size b7740000 align 0 gran 0 limit 0 flags e0004200 index 4\r
583    PCI: 00:00.0 resource base b7800000 size 800000 align 0 gran 0 limit 0 flags f0000200 index 5\r
584    PCI: 00:00.0 resource base b9c00000 size 400000 align 0 gran 0 limit 0 flags f0000200 index 6\r
585    PCI: 00:00.0 resource base ba000000 size 2000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
586    PCI: 00:00.0 resource base e0000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index a\r
587    PCI: 00:00.0 resource base fed00000 size 100000 align 0 gran 0 limit 0 flags f0000200 index b\r
588    PCI: 00:00.0 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index c\r
589    PCI: 00:00.0 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index d\r
590    PCI: 00:01.0\r
591    PCI: 00:01.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
592    PCI: 00:01.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
593    PCI: 00:01.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
594    PCI: 00:02.0\r
595    PCI: 00:02.0 resource base cf800000 size 400000 align 22 gran 22 limit cfffffff flags 60000201 index 10\r
596    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit ffffffffffffffff flags d0001201 index 18\r
597    PCI: 00:02.0 resource base 1840 size 8 align 3 gran 3 limit ffff flags 60000100 index 20\r
598    PCI: 00:16.0\r
599    PCI: 00:16.0 resource base cfd27100 size 10 align 4 gran 4 limit cfffffff flags 60000201 index 10\r
600    PCI: 00:16.2\r
601    PCI: 00:19.0\r
602    PCI: 00:19.0 resource base cfd00000 size 20000 align 17 gran 17 limit cfffffff flags 60000200 index 10\r
603    PCI: 00:19.0 resource base cfd24000 size 1000 align 12 gran 12 limit cfffffff flags 60000200 index 14\r
604    PCI: 00:19.0 resource base 1800 size 20 align 5 gran 5 limit ffff flags 60000100 index 18\r
605    PCI: 00:1a.0\r
606    PCI: 00:1a.0 resource base cfd26800 size 400 align 10 gran 10 limit cfffffff flags 60000200 index 10\r
607    PCI: 00:1b.0\r
608    PCI: 00:1b.0 resource base cfd20000 size 4000 align 14 gran 14 limit cfffffff flags 60000201 index 10\r
609    PCI: 00:1c.0\r
610    PCI: 00:1c.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
611    PCI: 00:1c.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
612    PCI: 00:1c.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
613    PCI: 00:1c.3\r
614    PCI: 00:1c.3 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
615    PCI: 00:1c.3 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
616    PCI: 00:1c.3 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
617    PCI: 00:1c.4 child on link 0 PCI: 04:00.0\r
618    PCI: 00:1c.4 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
619    PCI: 00:1c.4 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
620    PCI: 00:1c.4 resource base cfc00000 size 100000 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
621     PCI: 04:00.0\r
622     PCI: 04:00.0 resource base cfc00000 size 2000 align 13 gran 13 limit cfffffff flags 60000201 index 10\r
623    PCI: 00:1d.0\r
624    PCI: 00:1d.0 resource base cfd26c00 size 400 align 10 gran 10 limit cfffffff flags 60000200 index 10\r
625    PCI: 00:1e.0\r
626    PCI: 00:1e.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
627    PCI: 00:1e.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
628    PCI: 00:1e.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
629    PCI: 00:1f.0\r
630    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
631    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
632    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
633    PCI: 00:1f.0 resource base 1600 size 7c align 0 gran 0 limit 0 flags c0040100 index 10000200\r
634    PCI: 00:1f.0 resource base 15e0 size c align 0 gran 0 limit 0 flags c0040100 index 10000300\r
635    PCI: 00:1f.0 resource base 1680 size 1c align 0 gran 0 limit 0 flags c0040100 index 10000400\r
636    PCI: 00:1f.2\r
637    PCI: 00:1f.2 resource base 1848 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
638    PCI: 00:1f.2 resource base 1858 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
639    PCI: 00:1f.2 resource base 1850 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
640    PCI: 00:1f.2 resource base 185c size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
641    PCI: 00:1f.2 resource base 1820 size 20 align 5 gran 5 limit ffff flags 60000100 index 20\r
642    PCI: 00:1f.2 resource base cfd26000 size 800 align 11 gran 11 limit cfffffff flags 60000200 index 24\r
643    PCI: 00:1f.3\r
644    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
645    PCI: 00:1f.3 resource base cfd27000 size 100 align 8 gran 8 limit cfffffff flags 60000201 index 10\r
646    PCI: 00:1f.6\r
647    PCI: 00:1f.6 resource base cfd25000 size 1000 align 12 gran 12 limit cfffffff flags 60000201 index 10\r
648 Done allocating resources.\r
649 BS: Exiting BS_DEV_RESOURCES state.\r
650 BS: Entering BS_DEV_ENABLE state.\r
651 Enabling resources...\r
652 PCI: 00:00.0 subsystem <- 17aa/2193\r
653 PCI: 00:00.0 cmd <- 06\r
654 PCI: 00:01.0 bridge ctrl <- 0003\r
655 PCI: 00:01.0 cmd <- 00\r
656 PCI: 00:02.0 subsystem <- 17aa/215a\r
657 PCI: 00:02.0 cmd <- 03\r
658 PCI: 00:16.0 cmd <- 02\r
659 PCI: 00:19.0 subsystem <- 17aa/2153\r
660 PCI: 00:19.0 cmd <- 03\r
661 PCI: 00:1b.0 subsystem <- 17aa/215e\r
662 PCI: 00:1b.0 cmd <- 02\r
663 PCI: 00:1c.0 bridge ctrl <- 0003\r
664 PCI: 00:1c.0 cmd <- 00\r
665 PCI: 00:1c.3 bridge ctrl <- 0003\r
666 PCI: 00:1c.3 cmd <- 00\r
667 PCI: 00:1c.4 bridge ctrl <- 0003\r
668 PCI: 00:1c.4 cmd <- 06\r
669 PCI: 00:1e.0 bridge ctrl <- 0003\r
670 PCI: 00:1e.0 cmd <- 00 (NOT WRITTEN!)\r
671 pch_decode_init\r
672 PCI: 00:1f.0 subsystem <- 17aa/2166\r
673 PCI: 00:1f.0 cmd <- 107\r
674 PCI: 00:1f.2 subsystem <- 17aa/2168\r
675 PCI: 00:1f.2 cmd <- 03\r
676 PCI: 00:1f.3 subsystem <- 17aa/2167\r
677 PCI: 00:1f.3 cmd <- 03\r
678 PCI: 00:1f.6 cmd <- 02\r
679 PCI: 04:00.0 cmd <- 02\r
680 done.\r
681 BS: Exiting BS_DEV_ENABLE state.\r
682 BS: Entering BS_DEV_INIT state.\r
683 Initializing devices...\r
684 Root Device init\r
685 CPU_CLUSTER: 0 init\r
686 start_eip=0x00001000, code_size=0x00000031\r
687 Installing SMM handler to 0xb7800000\r
688 Installing IED header to 0xb7c00000\r
689 Initializing SMM handler... ... pmbase = 0x0500\r
690 \r
691 SMI_STS: MCSMI PM1 \r
692 PM1_STS: WAK BM TMROF \r
693 GPE0_STS: GPIO14 GPIO11 GPIO9 GPIO6 GPIO5 GPIO4 GPIO3 GPIO2 GPIO1 GPIO0 \r
694 ALT_GP_SMI_STS: GPI14 GPI11 GPI9 GPI7 GPI6 GPI5 GPI4 GPI3 GPI2 GPI1 GPI0 \r
695 TCO_STS: \r
696   ... raise SMI#\r
697 Initializing CPU #0\r
698 CPU: vendor Intel device 20652\r
699 CPU: family 06, model 25, stepping 02\r
700 Enabling cache\r
701 microcode: sig=0x20652 pf=0x10 revision=0x0\r
702 CPU: Intel(R) Core(TM) i7 CPU       L 640  @ 2.13GHz.\r
703 CPU:lapic=0, boot_cpu=1\r
704 MTRR: Physical address space:\r
705 0x0000000000000000 - 0x00000000000a0000 size 0x000a0000 type 6\r
706 0x00000000000a0000 - 0x00000000000c0000 size 0x00020000 type 0\r
707 0x00000000000c0000 - 0x00000000b7800000 size 0xb7740000 type 6\r
708 0x00000000b7800000 - 0x0000000100000000 size 0x48800000 type 0\r
709 MTRR addr 0x0-0x10 set to 6 type @ 0\r
710 MTRR addr 0x10-0x20 set to 6 type @ 1\r
711 MTRR addr 0x20-0x30 set to 6 type @ 2\r
712 MTRR addr 0x30-0x40 set to 6 type @ 3\r
713 MTRR addr 0x40-0x50 set to 6 type @ 4\r
714 MTRR addr 0x50-0x60 set to 6 type @ 5\r
715 MTRR addr 0x60-0x70 set to 6 type @ 6\r
716 MTRR addr 0x70-0x80 set to 6 type @ 7\r
717 MTRR addr 0x80-0x84 set to 6 type @ 8\r
718 MTRR addr 0x84-0x88 set to 6 type @ 9\r
719 MTRR addr 0x88-0x8c set to 6 type @ 10\r
720 MTRR addr 0x8c-0x90 set to 6 type @ 11\r
721 MTRR addr 0x90-0x94 set to 6 type @ 12\r
722 MTRR addr 0x94-0x98 set to 6 type @ 13\r
723 MTRR addr 0x98-0x9c set to 6 type @ 14\r
724 MTRR addr 0x9c-0xa0 set to 6 type @ 15\r
725 MTRR addr 0xa0-0xa4 set to 0 type @ 16\r
726 MTRR addr 0xa4-0xa8 set to 0 type @ 17\r
727 MTRR addr 0xa8-0xac set to 0 type @ 18\r
728 MTRR addr 0xac-0xb0 set to 0 type @ 19\r
729 MTRR addr 0xb0-0xb4 set to 0 type @ 20\r
730 MTRR addr 0xb4-0xb8 set to 0 type @ 21\r
731 MTRR addr 0xb8-0xbc set to 0 type @ 22\r
732 MTRR addr 0xbc-0xc0 set to 0 type @ 23\r
733 MTRR addr 0xc0-0xc1 set to 6 type @ 24\r
734 MTRR addr 0xc1-0xc2 set to 6 type @ 25\r
735 MTRR addr 0xc2-0xc3 set to 6 type @ 26\r
736 MTRR addr 0xc3-0xc4 set to 6 type @ 27\r
737 MTRR addr 0xc4-0xc5 set to 6 type @ 28\r
738 MTRR addr 0xc5-0xc6 set to 6 type @ 29\r
739 MTRR addr 0xc6-0xc7 set to 6 type @ 30\r
740 MTRR addr 0xc7-0xc8 set to 6 type @ 31\r
741 MTRR addr 0xc8-0xc9 set to 6 type @ 32\r
742 MTRR addr 0xc9-0xca set to 6 type @ 33\r
743 MTRR addr 0xca-0xcb set to 6 type @ 34\r
744 MTRR addr 0xcb-0xcc set to 6 type @ 35\r
745 MTRR addr 0xcc-0xcd set to 6 type @ 36\r
746 MTRR addr 0xcd-0xce set to 6 type @ 37\r
747 MTRR addr 0xce-0xcf set to 6 type @ 38\r
748 MTRR addr 0xcf-0xd0 set to 6 type @ 39\r
749 MTRR addr 0xd0-0xd1 set to 6 type @ 40\r
750 MTRR addr 0xd1-0xd2 set to 6 type @ 41\r
751 MTRR addr 0xd2-0xd3 set to 6 type @ 42\r
752 MTRR addr 0xd3-0xd4 set to 6 type @ 43\r
753 MTRR addr 0xd4-0xd5 set to 6 type @ 44\r
754 MTRR addr 0xd5-0xd6 set to 6 type @ 45\r
755 MTRR addr 0xd6-0xd7 set to 6 type @ 46\r
756 MTRR addr 0xd7-0xd8 set to 6 type @ 47\r
757 MTRR addr 0xd8-0xd9 set to 6 type @ 48\r
758 MTRR addr 0xd9-0xda set to 6 type @ 49\r
759 MTRR addr 0xda-0xdb set to 6 type @ 50\r
760 MTRR addr 0xdb-0xdc set to 6 type @ 51\r
761 MTRR addr 0xdc-0xdd set to 6 type @ 52\r
762 MTRR addr 0xdd-0xde set to 6 type @ 53\r
763 MTRR addr 0xde-0xdf set to 6 type @ 54\r
764 MTRR addr 0xdf-0xe0 set to 6 type @ 55\r
765 MTRR addr 0xe0-0xe1 set to 6 type @ 56\r
766 MTRR addr 0xe1-0xe2 set to 6 type @ 57\r
767 MTRR addr 0xe2-0xe3 set to 6 type @ 58\r
768 MTRR addr 0xe3-0xe4 set to 6 type @ 59\r
769 MTRR addr 0xe4-0xe5 set to 6 type @ 60\r
770 MTRR addr 0xe5-0xe6 set to 6 type @ 61\r
771 MTRR addr 0xe6-0xe7 set to 6 type @ 62\r
772 MTRR addr 0xe7-0xe8 set to 6 type @ 63\r
773 MTRR addr 0xe8-0xe9 set to 6 type @ 64\r
774 MTRR addr 0xe9-0xea set to 6 type @ 65\r
775 MTRR addr 0xea-0xeb set to 6 type @ 66\r
776 MTRR addr 0xeb-0xec set to 6 type @ 67\r
777 MTRR addr 0xec-0xed set to 6 type @ 68\r
778 MTRR addr 0xed-0xee set to 6 type @ 69\r
779 MTRR addr 0xee-0xef set to 6 type @ 70\r
780 MTRR addr 0xef-0xf0 set to 6 type @ 71\r
781 MTRR addr 0xf0-0xf1 set to 6 type @ 72\r
782 MTRR addr 0xf1-0xf2 set to 6 type @ 73\r
783 MTRR addr 0xf2-0xf3 set to 6 type @ 74\r
784 MTRR addr 0xf3-0xf4 set to 6 type @ 75\r
785 MTRR addr 0xf4-0xf5 set to 6 type @ 76\r
786 MTRR addr 0xf5-0xf6 set to 6 type @ 77\r
787 MTRR addr 0xf6-0xf7 set to 6 type @ 78\r
788 MTRR addr 0xf7-0xf8 set to 6 type @ 79\r
789 MTRR addr 0xf8-0xf9 set to 6 type @ 80\r
790 MTRR addr 0xf9-0xfa set to 6 type @ 81\r
791 MTRR addr 0xfa-0xfb set to 6 type @ 82\r
792 MTRR addr 0xfb-0xfc set to 6 type @ 83\r
793 MTRR addr 0xfc-0xfd set to 6 type @ 84\r
794 MTRR addr 0xfd-0xfe set to 6 type @ 85\r
795 MTRR addr 0xfe-0xff set to 6 type @ 86\r
796 MTRR addr 0xff-0x100 set to 6 type @ 87\r
797 MTRR: Fixed MSR 0x250 0x0606060606060606\r
798 MTRR: Fixed MSR 0x258 0x0606060606060606\r
799 MTRR: Fixed MSR 0x259 0x0000000000000000\r
800 MTRR: Fixed MSR 0x268 0x0606060606060606\r
801 MTRR: Fixed MSR 0x269 0x0606060606060606\r
802 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
803 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
804 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
805 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
806 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
807 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
808 call enable_fixed_mtrr()\r
809 MTRR: default type WB/UC MTRR counts: 3/5.\r
810 MTRR: WB selected as default type.\r
811 MTRR: 0 base 0x00000000b7800000 mask 0x0000000fff800000 type 0\r
812 MTRR: 1 base 0x00000000b8000000 mask 0x0000000ff8000000 type 0\r
813 MTRR: 2 base 0x00000000c0000000 mask 0x0000000fc0000000 type 0\r
814 \r
815 MTRR check\r
816 Fixed MTRRs   : Enabled\r
817 Variable MTRRs: Enabled\r
818 \r
819 Setting up local apic... apic_id: 0x00 done.\r
820 Enabling VMX\r
821 model_x06ax: frequency set to 2128\r
822 Turbo is available and visible\r
823 CPU: 0 has 2 cores, 2 threads per core\r
824 CPU: 0 has core 1\r
825 CPU1: stack_base 00164000, stack_end 00164ff8\r
826 Asserting INIT.\r
827 Waiting for send to finish...\r
828 +Deasserting INIT.\r
829 Waiting for send to finish...\r
830 +#startup loops: 2.\r
831 Sending STARTUP #1 to 1.\r
832 After apic_write.\r
833 Initializing CPU #1\r
834 Startup point 1.\r
835 CPU: vendor Intel device 20652\r
836 Waiting for send to finish...\r
837 CPU: family 06, model 25, stepping 02\r
838 +Enabling cache\r
839 Sending STARTUP #2 to 1.\r
840 After apic_write.\r
841 microcode: sig=0x20652 pf=0x10 revision=0x0\r
842 CPU: Intel(R) Core(TM) i7 CPU       L 640  @ 2.13GHz.\r
843 CPU:lapic=1, boot_cpu=0\r
844 Startup point 1.\r
845 Waiting for send to finish...\r
846 +MTRR: Fixed MSR 0x250 0x0606060606060606\r
847 After Startup.\r
848 MTRR: Fixed MSR 0x258 0x0606060606060606\r
849 CPU: 0 has core 4\r
850 MTRR: Fixed MSR 0x259 0x0000000000000000\r
851 CPU2: stack_base 00163000, stack_end 00163ff8\r
852 MTRR: Fixed MSR 0x268 0x0606060606060606\r
853 MTRR: Fixed MSR 0x269 0x0606060606060606\r
854 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
855 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
856 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
857 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
858 Asserting INIT.\r
859 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
860 Waiting for send to finish...\r
861 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
862 +call enable_fixed_mtrr()\r
863 Deasserting INIT.\r
864 Waiting for send to finish...\r
865 +#startup loops: 2.\r
866 MTRR: 0 base 0x00000000b7800000 mask 0x0000000fff800000 type 0\r
867 Sending STARTUP #1 to 4.\r
868 MTRR: 1 base 0x00000000b8000000 mask 0x0000000ff8000000 type 0\r
869 After apic_write.\r
870 MTRR: 2 base 0x00000000c0000000 mask 0x0000000fc0000000 type 0\r
871 Startup point 1.\r
872 Waiting for send to finish...\r
873 +\r
874 MTRR check\r
875 Fixed MTRRs   : Enabled\r
876 Variable MTRRs: Enabled\r
877 \r
878 Initializing CPU #2\r
879 Setting up local apic...Sending STARTUP #2 to 4.\r
880  apic_id: 0x01 done.\r
881 After apic_write.\r
882 Enabling VMX\r
883 model_x06ax: frequency set to 2128\r
884 CPU #1 initialized\r
885 CPU: vendor Intel device 20652\r
886 Startup point 1.\r
887 Waiting for send to finish...\r
888 +CPU: family 06, model 25, stepping 02\r
889 After Startup.\r
890 CPU: 0 has core 5\r
891 CPU3: stack_base 00162000, stack_end 00162ff8\r
892 Asserting INIT.\r
893 Waiting for send to finish...\r
894 +Enabling cache\r
895 Deasserting INIT.\r
896 Waiting for send to finish...\r
897 +#startup loops: 2.\r
898 Sending STARTUP #1 to 5.\r
899 After apic_write.\r
900 Initializing CPU #3\r
901 Startup point 1.\r
902 Waiting for send to finish...\r
903 +microcode: sig=0x20652 pf=0x10 revision=0x0\r
904 Sending STARTUP #2 to 5.\r
905 After apic_write.\r
906 CPU: vendor Intel device 20652\r
907 Startup point 1.\r
908 Waiting for send to finish...\r
909 +CPU: Intel(R) Core(TM) i7 CPU       L 640  @ 2.13GHz.\r
910 After Startup.\r
911 CPU #0 initialized\r
912 Waiting for 2 CPUS to stop\r
913 CPU: family 06, model 25, stepping 02\r
914 CPU:lapic=4, boot_cpu=0\r
915 Enabling cache\r
916 MTRR: Fixed MSR 0x250 0x0606060606060606\r
917 microcode: sig=0x20652 pf=0x10 revision=0x0\r
918 MTRR: Fixed MSR 0x258 0x0606060606060606\r
919 CPU: Intel(R) Core(TM) i7 CPU       L 640  @ 2.13GHz.\r
920 MTRR: Fixed MSR 0x259 0x0000000000000000\r
921 CPU:lapic=5, boot_cpu=0\r
922 MTRR: Fixed MSR 0x268 0x0606060606060606\r
923 MTRR: Fixed MSR 0x250 0x0606060606060606\r
924 MTRR: Fixed MSR 0x269 0x0606060606060606\r
925 MTRR: Fixed MSR 0x258 0x0606060606060606\r
926 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
927 MTRR: Fixed MSR 0x259 0x0000000000000000\r
928 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
929 MTRR: Fixed MSR 0x268 0x0606060606060606\r
930 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
931 MTRR: Fixed MSR 0x269 0x0606060606060606\r
932 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
933 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
934 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
935 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
936 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
937 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
938 call enable_fixed_mtrr()\r
939 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
940 MTRR: 0 base 0x00000000b7800000 mask 0x0000000fff800000 type 0\r
941 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
942 MTRR: 1 base 0x00000000b8000000 mask 0x0000000ff8000000 type 0\r
943 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
944 MTRR: 2 base 0x00000000c0000000 mask 0x0000000fc0000000 type 0\r
945 call enable_fixed_mtrr()\r
946 \r
947 MTRR check\r
948 Fixed MTRRs   : Enabled\r
949 Variable MTRRs: Enabled\r
950 \r
951 Setting up local apic... apic_id: 0x04 done.\r
952 Enabling VMX\r
953 MTRR: 0 base 0x00000000b7800000 mask 0x0000000fff800000 type 0\r
954 model_x06ax: frequency set to 2128\r
955 MTRR: 1 base 0x00000000b8000000 mask 0x0000000ff8000000 type 0\r
956 CPU #2 initialized\r
957 MTRR: 2 base 0x00000000c0000000 mask 0x0000000fc0000000 type 0\r
958 Waiting for 1 CPUS to stop\r
959 \r
960 MTRR check\r
961 Fixed MTRRs   : Enabled\r
962 Variable MTRRs: Enabled\r
963 \r
964 Setting up local apic... apic_id: 0x05 done.\r
965 Enabling VMX\r
966 model_x06ax: frequency set to 2128\r
967 CPU #3 initialized\r
968 All AP CPUs stopped (4836 loops)\r
969 CPU1: stack: 00164000 - 00165000, lowest used address 00164c9c, stack used: 868 bytes\r
970 CPU2: stack: 00163000 - 00164000, lowest used address 00163c9c, stack used: 868 bytes\r
971 CPU3: stack: 00162000 - 00163000, lowest used address 00162c9c, stack used: 868 bytes\r
972 PCI: 00:00.0 init\r
973 Set BIOS_RESET_CPL\r
974 PCI: 00:02.0 init\r
975 GT Power Management Init\r
976 IVB GT1 Power Meter Weights\r
977 GT init timeout\r
978 In CBFS, ROM address for PCI: 00:02.0 = fff00678\r
979 PCI expansion ROM, signature 0xaa55, INIT size 0x10000, data ptr 0x0040\r
980 PCI ROM image, vendor ID 8086, device ID 0046,\r
981 PCI ROM image, Class Code 030000, Code Type 00\r
982 Copying VGA ROM Image from fff00678 to 0xc0000, 0x10000 bytes\r
983 Real mode stub @00000600: 867 bytes\r
984 Calling Option ROM...\r
985 Unknown INT15 function 5f70!\r
986 int15 call returned error.\r
987 ... Option ROM returned.\r
988 GT Power Management Init (post VBIOS)\r
989 GT init timeout\r
990 PCI: 00:16.0 init\r
991 ME: FW Partition Table      : OK\r
992 ME: Bringup Loader Failure  : NO\r
993 ME: Firmware Init Complete  : NO\r
994 ME: Manufacturing Mode      : NO\r
995 ME: Boot Options Present    : NO\r
996 ME: Update In Progress      : NO\r
997 ME: Current Working State   : Normal\r
998 ME: Current Operation State : M0 with UMA\r
999 ME: Current Operation Mode  : Normal\r
1000 ME: Error Code              : No Error\r
1001 ME: Progress Phase          : Host Communication\r
1002 ME: Power Management Event  : Clean Moff->Mx wake\r
1003 ME: Progress Phase State    : Host communication established\r
1004 ME: BIOS path: Normal\r
1005 ME: Extend SHA-256: 9074058e31fa4998d285679f15f1e232ed8b7a91180914195d3519ccf663f82e\r
1006 PCI: 00:19.0 init\r
1007 PCI: 00:1a.0 init\r
1008 EHCI: Setting up controller.. done.\r
1009 PCI: 00:1b.0 init\r
1010 Azalia: base = cfd20000\r
1011 Azalia: V1CTL disabled.\r
1012 Azalia: codec_mask = 09\r
1013 Azalia: Initializing codec #3\r
1014 Azalia: codec viddid: 80862804\r
1015 Azalia: verb_size: 16\r
1016 Azalia: verb loaded.\r
1017 Azalia: Initializing codec #0\r
1018 Azalia: codec viddid: 14f15069\r
1019 Azalia: verb_size: 44\r
1020 Azalia: verb loaded.\r
1021 PCI: 00:1d.0 init\r
1022 EHCI: Setting up controller.. done.\r
1023 PCI: 00:1e.0 init\r
1024 PCI init.\r
1025 PCI: 00:1f.0 init\r
1026 pch: lpc_init\r
1027 IOAPIC: Initializing IOAPIC at 0xfec00000\r
1028 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
1029 IOAPIC: ID = 0x01\r
1030 IOAPIC: Dumping registers\r
1031   reg 0x0000: 0x01000000\r
1032   reg 0x0001: 0x00170020\r
1033   reg 0x0002: 0x00170020\r
1034 Set power on after power failure.\r
1035 NMI sources enabled.\r
1036 Mobile 5 PM init\r
1037 rtc_failed = 0x0\r
1038 RTC Init\r
1039 i8259_configure_irq_trigger: current interrupts are 0x0\r
1040 i8259_configure_irq_trigger: try to set interrupts 0x200\r
1041 Enabling BIOS updates outside of SMM... Disabling ACPI via APMC:\r
1042 done.\r
1043 Locking SMM.\r
1044 PCI: 00:1f.2 init\r
1045 SATA: Initializing...\r
1046 SATA: Controller in AHCI mode.\r
1047 ABAR: CFD26000\r
1048 PCI: 00:1f.3 init\r
1049 PCI: 00:1f.6 init\r
1050 Thermal init start.\r
1051 Thermal init done.\r
1052 PCI: 04:00.0 init\r
1053 Devices initialized\r
1054 Show all devs...After init.\r
1055 Root Device: enabled 1\r
1056 PNP: 00ff.1: enabled 1\r
1057 PNP: 00ff.2: enabled 1\r
1058 CPU_CLUSTER: 0: enabled 1\r
1059 APIC: 00: enabled 1\r
1060 DOMAIN: 0000: enabled 1\r
1061 PCI: 00:00.0: enabled 1\r
1062 PCI: 00:02.0: enabled 1\r
1063 PCI: 00:16.2: enabled 0\r
1064 PCI: 00:19.0: enabled 1\r
1065 PCI: 00:1a.0: enabled 1\r
1066 PCI: 00:1b.0: enabled 1\r
1067 PCI: 00:1c.0: enabled 1\r
1068 PCI: 00:1c.3: enabled 1\r
1069 PCI: 00:1c.4: enabled 1\r
1070 PCI: 00:1d.0: enabled 1\r
1071 PCI: 00:1f.0: enabled 1\r
1072 PCI: 00:1f.2: enabled 1\r
1073 PCI: 00:1f.3: enabled 1\r
1074 PCI: 00:01.0: enabled 1\r
1075 PCI: 00:16.0: enabled 1\r
1076 PCI: 00:1e.0: enabled 1\r
1077 PCI: 00:1f.6: enabled 1\r
1078 PCI: 04:00.0: enabled 1\r
1079 APIC: 01: enabled 1\r
1080 APIC: 04: enabled 1\r
1081 APIC: 05: enabled 1\r
1082 BS: Exiting BS_DEV_INIT state.\r
1083 BS: Entering BS_POST_DEVICE state.\r
1084 CBMEM region b76d0000-b77fffff (cbmem_check_toc)\r
1085 Adding CBMEM entry as no. 5\r
1086 Moving GDT to b76e0c00...ok\r
1087 Finalize devices...\r
1088 Devices finalized\r
1089 BS: Exiting BS_POST_DEVICE state.\r
1090 BS: Entering BS_OS_RESUME_CHECK state.\r
1091 BS: Exiting BS_OS_RESUME_CHECK state.\r
1092 BS: Entering BS_WRITE_TABLES state.\r
1093 Updating MRC cache data.\r
1094 find_current_mrc_cache_local: No valid MRC cache found.\r
1095 SF: Detected MX25L6405D with page size 1000, total 800000\r
1096 Need to erase the MRC cache region of 65536 bytes at fffe0000\r
1097 SF: Successfully erased 65536 bytes @ 0x7e0000\r
1098 Finally: write MRC cache update to flash at fffe0000\r
1099 Copying Interrupt Routing Table to 0x000f0000... done.\r
1100 Adding CBMEM entry as no. 6\r
1101 Copying Interrupt Routing Table to 0xb76e0e00... done.\r
1102 PIRQ table: 288 bytes.\r
1103 Wrote the mp table end at: 000f0410 - 000f05d4\r
1104 Adding CBMEM entry as no. 7\r
1105 Wrote the mp table end at: b76e1e10 - b76e1fd4\r
1106 MP table: 468 bytes.\r
1107 Adding CBMEM entry as no. 8\r
1108 ACPI: Writing ACPI tables at b76e2e00.\r
1109 ACPI:    * HPET\r
1110 ACPI: added table 1/32, length now 40\r
1111 ACPI:    * MADT\r
1112 ACPI: added table 2/32, length now 44\r
1113 ACPI:    * MCFG\r
1114 ACPI: added table 3/32, length now 48\r
1115 ACPI:     * FACS\r
1116 ACPI: Patching up global NVS in DSDT at offset 0x020d -> 0xb76e6c60\r
1117 ACPI:     * DSDT @ b76e3160 Length 3af1\r
1118 ACPI:     * FADT\r
1119 ACPI: added table 4/32, length now 52\r
1120 ACPI:     * SSDT\r
1121 Found 1 CPU(s) with 4 core(s) each.\r
1122 PSS: 2134MHz power 25000 control 0x16 status 0x16\r
1123 PSS: 2133MHz power 25000 control 0x10 status 0x10\r
1124 PSS: 2000MHz power 23143 control 0xf status 0xf\r
1125 PSS: 1866MHz power 21371 control 0xe status 0xe\r
1126 PSS: 1733MHz power 19609 control 0xd status 0xd\r
1127 PSS: 1600MHz power 17887 control 0xc status 0xc\r
1128 PSS: 1466MHz power 16196 control 0xb status 0xb\r
1129 PSS: 1333MHz power 14562 control 0xa status 0xa\r
1130 PSS: 1200MHz power 12940 control 0x9 status 0x9\r
1131 PSS: 2134MHz power 25000 control 0x16 status 0x16\r
1132 PSS: 2133MHz power 25000 control 0x10 status 0x10\r
1133 PSS: 2000MHz power 23143 control 0xf status 0xf\r
1134 PSS: 1866MHz power 21371 control 0xe status 0xe\r
1135 PSS: 1733MHz power 19609 control 0xd status 0xd\r
1136 PSS: 1600MHz power 17887 control 0xc status 0xc\r
1137 PSS: 1466MHz power 16196 control 0xb status 0xb\r
1138 PSS: 1333MHz power 14562 control 0xa status 0xa\r
1139 PSS: 1200MHz power 12940 control 0x9 status 0x9\r
1140 PSS: 2134MHz power 25000 control 0x16 status 0x16\r
1141 PSS: 2133MHz power 25000 control 0x10 status 0x10\r
1142 PSS: 2000MHz power 23143 control 0xf status 0xf\r
1143 PSS: 1866MHz power 21371 control 0xe status 0xe\r
1144 PSS: 1733MHz power 19609 control 0xd status 0xd\r
1145 PSS: 1600MHz power 17887 control 0xc status 0xc\r
1146 PSS: 1466MHz power 16196 control 0xb status 0xb\r
1147 PSS: 1333MHz power 14562 control 0xa status 0xa\r
1148 PSS: 1200MHz power 12940 control 0x9 status 0x9\r
1149 PSS: 2134MHz power 25000 control 0x16 status 0x16\r
1150 PSS: 2133MHz power 25000 control 0x10 status 0x10\r
1151 PSS: 2000MHz power 23143 control 0xf status 0xf\r
1152 PSS: 1866MHz power 21371 control 0xe status 0xe\r
1153 PSS: 1733MHz power 19609 control 0xd status 0xd\r
1154 PSS: 1600MHz power 17887 control 0xc status 0xc\r
1155 PSS: 1466MHz power 16196 control 0xb status 0xb\r
1156 PSS: 1333MHz power 14562 control 0xa status 0xa\r
1157 PSS: 1200MHz power 12940 control 0x9 status 0x9\r
1158 ACPI: added table 5/32, length now 56\r
1159 current = b76e7aa0\r
1160 ACPI: done.\r
1161 Laptop handling...\r
1162 ACPI tables: 19616 bytes.\r
1163 Adding CBMEM entry as no. 9\r
1164 smbios_write_tables: b76ee200\r
1165 Root Device (LENOVO 3626EN1)\r
1166 PNP: 00ff.1 (Lenovo Power Management Hardware Hub 7)\r
1167 PNP: 00ff.2 (Lenovo H8 EC)\r
1168 CPU_CLUSTER: 0 (Intel i7 (Nehalem) integrated Northbridge)\r
1169 APIC: 00 (unknown)\r
1170 DOMAIN: 0000 (Intel i7 (Nehalem) integrated Northbridge)\r
1171 PCI: 00:00.0 (Intel i7 (Nehalem) integrated Northbridge)\r
1172 PCI: 00:02.0 (Intel i7 (Nehalem) integrated Northbridge)\r
1173 PCI: 00:16.2 (unknown)\r
1174 PCI: 00:19.0 (unknown)\r
1175 PCI: 00:1a.0 (unknown)\r
1176 PCI: 00:1b.0 (unknown)\r
1177 PCI: 00:1c.0 (unknown)\r
1178 PCI: 00:1c.3 (unknown)\r
1179 PCI: 00:1c.4 (unknown)\r
1180 PCI: 00:1d.0 (unknown)\r
1181 PCI: 00:1f.0 (unknown)\r
1182 PCI: 00:1f.2 (unknown)\r
1183 PCI: 00:1f.3 (unknown)\r
1184 PCI: 00:01.0 (unknown)\r
1185 PCI: 00:16.0 (unknown)\r
1186 PCI: 00:1e.0 (unknown)\r
1187 PCI: 00:1f.6 (unknown)\r
1188 PCI: 04:00.0 (unknown)\r
1189 APIC: 01 (unknown)\r
1190 APIC: 04 (unknown)\r
1191 APIC: 05 (unknown)\r
1192 SMBIOS tables: 312 bytes.\r
1193 Adding CBMEM entry as no. 10\r
1194 Adding CBMEM entry as no. 11\r
1195 Writing table forward entry at 0x00000500\r
1196 Wrote coreboot table at: 00000500, 0x10 bytes, checksum 5e5f\r
1197 Table forward entry ends at 0x00000528.\r
1198 ... aligned to 0x00001000\r
1199 Writing coreboot table at 0xb77eea00\r
1200 rom_table_end = 0xb77eea00\r
1201 ... aligned to 0xb77f0000\r
1202  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
1203  1. 0000000000001000-000000000009ffff: RAM\r
1204  2. 00000000000a0000-00000000000fffff: RESERVED\r
1205  3. 0000000000100000-00000000b76cffff: RAM\r
1206  4. 00000000b76d0000-00000000b77fffff: CONFIGURATION TABLES\r
1207  5. 00000000b7800000-00000000b7ffffff: RESERVED\r
1208  6. 00000000b9c00000-00000000bbffffff: RESERVED\r
1209  7. 00000000d0000000-00000000efffffff: RESERVED\r
1210  8. 00000000fed00000-00000000fedfffff: RESERVED\r
1211 Wrote coreboot table at: b77eea00, 0x82c bytes, checksum 6c74\r
1212 coreboot table: 2116 bytes.\r
1213 FREE SPACE  0. b77f6a00 00009600\r
1214 CAR GLOBALS 1. b76d0200 00000200\r
1215 CONSOLE     2. b76d0400 00010000\r
1216 TIME STAMP  3. b76e0400 00000200\r
1217 MRC DATA    4. b76e0600 00000600\r
1218 GDT         5. b76e0c00 00000200\r
1219 IRQ TABLE   6. b76e0e00 00001000\r
1220 SMP TABLE   7. b76e1e00 00001000\r
1221 ACPI        8. b76e2e00 0000b400\r
1222 SMBIOS      9. b76ee200 00000800\r
1223 ACPI RESUME10. b76eea00 00100000\r
1224 COREBOOT   11. b77eea00 00008000\r
1225 BS: Exiting BS_WRITE_TABLES state.\r
1226 BS: Entering BS_PAYLOAD_LOAD state.\r
1227 Loading segment from rom address 0xfff11038\r
1228   code (compression=1)\r
1229   New segment dstaddr 0xe6db0 memsize 0x19250 srcaddr 0xfff11070 filesize 0xcaf5\r
1230   (cleaned up) New segment addr 0xe6db0 size 0x19250 offset 0xfff11070 filesize 0xcaf5\r
1231 Loading segment from rom address 0xfff11054\r
1232   Entry Point 0x000fc746\r
1233 Payload (probably SeaBIOS) loaded into a reserved area in the lower 1MB\r
1234 Loading Segment: addr: 0x00000000000e6db0 memsz: 0x0000000000019250 filesz: 0x000000000000caf5\r
1235 lb: [0x0000000000100000, 0x000000000016a038)\r
1236 Post relocation: addr: 0x00000000000e6db0 memsz: 0x0000000000019250 filesz: 0x000000000000caf5\r
1237 using LZMA\r
1238 [ 0x000e6db0, 00100000, 0x00100000) <- fff11070\r
1239 dest 000e6db0, end 00100000, bouncebuffer b75fbf90\r
1240 Loaded segments\r
1241 BS: Exiting BS_PAYLOAD_LOAD state.\r
1242 BS: Entering BS_PAYLOAD_BOOT state.\r
1243 PCH watchdog disabled\r
1244 Jumping to boot code at 000fc746\r
1245 CPU0: stack: 00165000 - 00166000, lowest used address 00165adc, stack used: 1316 bytes\r
1246 entry    = 0x000fc746\r
1247 lb_start = 0x00100000\r
1248 lb_size  = 0x0006a038\r
1249 buffer   = 0xb75fbf90\r
1250