google/parrot/4.0-6919-g85620db/2014-09-13T00:21:02Z
[board-status.git] / lenovo / x201 / 4.0-5175-gb32816e / 2013-12-24T13:40:49Z / coreboot_console.txt
1 \r
2 \r
3 coreboot-4.0-5175-gb32816e-CBET4000 phcoder-20131225 Wed Dec 25 18:18:53 CET 2013 starting...\r
4 PM1_CNT: 00001c00\r
5 SMBus controller enabled.\r
6 Intel ME early init\r
7 Intel ME firmware is ready\r
8 ME: Requested 32MB UMA\r
9 SMBus controller enabled.\r
10 find_current_mrc_cache_local: No valid MRC cache found.\r
11 Timings:\r
12 channel 0, slot 0, rank 0\r
13 lane 0: 20 (20) 73 (7e) 61 (61) 80 (80) \r
14 lane 1: 20 (20) 6a (75) 5c (5c) 7a (7a) \r
15 lane 2: 20 (20) 82 (8d) 75 (75) 93 (93) \r
16 lane 3: 20 (20) 5a (65) 4a (4a) 6a (6a) \r
17 lane 4: 20 (20) ca (d5) aa (aa) c9 (c9) \r
18 lane 5: 20 (20) a4 (af) 7c (7c) 9a (9a) \r
19 lane 6: 20 (20) bc (c7) 98 (98) b8 (b8) \r
20 lane 7: 20 (20) bb (c6) 89 (89) a8 (a8) \r
21 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
22 channel 0, slot 0, rank 1\r
23 lane 0: 20 (20) 72 (7d) 5e (5e) 7d (7d) \r
24 lane 1: 20 (20) 6a (75) 58 (58) 74 (74) \r
25 lane 2: 20 (20) 7f (8a) 72 (72) 91 (91) \r
26 lane 3: 20 (20) 5a (65) 47 (47) 68 (68) \r
27 lane 4: 20 (20) ca (d5) a8 (a8) c7 (c7) \r
28 lane 5: 20 (20) a2 (ad) 7a (7a) 97 (97) \r
29 lane 6: 20 (20) b9 (c4) 96 (96) b6 (b6) \r
30 lane 7: 20 (20) b9 (c4) 88 (88) a6 (a6) \r
31 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
32 channel 1, slot 0, rank 0\r
33 lane 0: 20 (20) 95 (a0) 61 (61) 7c (7c) \r
34 lane 1: 20 (20) 8b (96) 58 (58) 74 (74) \r
35 lane 2: 20 (20) a3 (ae) 70 (70) 8b (8b) \r
36 lane 3: 20 (20) 78 (83) 4c (4c) 6a (6a) \r
37 lane 4: 20 (20) e2 (ed) ae (ae) ca (ca) \r
38 lane 5: 20 (20) be (c9) 80 (80) 9d (9d) \r
39 lane 6: 20 (20) d6 (e1) 97 (97) b3 (b3) \r
40 lane 7: 20 (20) d4 (df) 89 (89) a5 (a5) \r
41 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
42 channel 1, slot 0, rank 1\r
43 lane 0: 20 (20) 96 (a1) 60 (60) 7b (7b) \r
44 lane 1: 20 (20) 8b (96) 58 (58) 74 (74) \r
45 lane 2: 20 (20) a3 (ae) 70 (70) 8c (8c) \r
46 lane 3: 20 (20) 78 (83) 4b (4b) 6a (6a) \r
47 lane 4: 20 (20) e2 (ed) ad (ad) c9 (c9) \r
48 lane 5: 20 (20) be (c9) 7f (7f) 9b (9b) \r
49 lane 6: 20 (20) d5 (e0) 98 (98) b3 (b3) \r
50 lane 7: 20 (20) d2 (dd) 88 (88) a3 (a3) \r
51 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
52 [178] = 38 (0)\r
53 [10b] = 0 (0)\r
54 Timings:\r
55 channel 0, slot 0, rank 0\r
56 lane 0: 20 (20) 7e (7e) 61 (61) 80 (80) \r
57 lane 1: 20 (20) 75 (75) 5c (5c) 7a (7a) \r
58 lane 2: 20 (20) 8d (8d) 75 (75) 93 (93) \r
59 lane 3: 20 (20) 65 (65) 4a (4a) 6a (6a) \r
60 lane 4: 20 (20) d5 (d5) aa (aa) c9 (c9) \r
61 lane 5: 20 (20) af (af) 7c (7c) 9a (9a) \r
62 lane 6: 20 (20) c7 (c7) 98 (98) b8 (b8) \r
63 lane 7: 20 (20) c6 (c6) 89 (89) a8 (a8) \r
64 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
65 channel 0, slot 0, rank 1\r
66 lane 0: 20 (20) 7d (7d) 5e (5e) 7d (7d) \r
67 lane 1: 20 (20) 75 (75) 58 (58) 74 (74) \r
68 lane 2: 20 (20) 8a (8a) 72 (72) 91 (91) \r
69 lane 3: 20 (20) 65 (65) 47 (47) 68 (68) \r
70 lane 4: 20 (20) d5 (d5) a8 (a8) c7 (c7) \r
71 lane 5: 20 (20) ad (ad) 7a (7a) 97 (97) \r
72 lane 6: 20 (20) c4 (c4) 96 (96) b6 (b6) \r
73 lane 7: 20 (20) c4 (c4) 88 (88) a6 (a6) \r
74 lane 8: 15 (20) 100 (10b) 80 (80) 80 (80) \r
75 channel 1, slot 0, rank 0\r
76 lane 0: 20 (20) a0 (a0) 61 (61) 7c (7c) \r
77 lane 1: 20 (20) 96 (96) 58 (58) 74 (74) \r
78 lane 2: 20 (20) ae (ae) 70 (70) 8b (8b) \r
79 lane 3: 20 (20) 83 (83) 4c (4c) 6a (
80
81 *** Log truncated, 62457 characters dropped. ***
82
83 Adding CBMEM entry as no. 3\r
84 Adding CBMEM entry as no. 4\r
85 Adding CBMEM entry as no. 5\r
86 Relocate MRC DATA from ff7ff160 to bf6e0800 (1456 bytes)\r
87 ME: FW Partition Table      : OK\r
88 ME: Bringup Loader Failure  : NO\r
89 ME: Firmware Init Complete  : NO\r
90 ME: Manufacturing Mode      : NO\r
91 ME: Boot Options Present    : NO\r
92 ME: Update In Progress      : NO\r
93 ME: Current Working State   : Normal\r
94 ME: Current Operation State : Bring up\r
95 ME: Current Operation Mode  : Normal\r
96 ME: Error Code              : No Error\r
97 ME: Progress Phase          : BUP Phase\r
98 ME: Power Management Event  : Clean Moff->Mx wake\r
99 ME: Progress Phase State    : 0x41\r
100 Loading image.\r
101 CBFS: loading stage fallback/coreboot_ram @ 0x100000 (503872 bytes), entry @ 0x100000\r
102 Jumping to image.\r
103 WARNING: you need to define get_top_of_ram() for your chipset\r
104 coreboot-4.0-5175-gb32816e-CBET4000 phcoder-20131225 Wed Dec 25 18:18:53 CET 2013 booting...\r
105 clocks_per_usec: 2527\r
106 Enumerating buses...\r
107 Show all devs...Before device enumeration.\r
108 Root Device: enabled 1\r
109 PNP: 00ff.1: enabled 1\r
110 PNP: 00ff.2: enabled 1\r
111 CPU_CLUSTER: 0: enabled 1\r
112 APIC: 00: enabled 1\r
113 DOMAIN: 0000: enabled 1\r
114 PCI: 00:00.0: enabled 1\r
115 PCI: 00:02.0: enabled 1\r
116 PCI: 00:16.2: enabled 1\r
117 PCI: 00:19.0: enabled 1\r
118 PCI: 00:1a.0: enabled 1\r
119 PCI: 00:1b.0: enabled 1\r
120 PCI: 00:1d.0: enabled 1\r
121 PCI: 00:1f.0: enabled 1\r
122 PCI: 00:1f.2: enabled 1\r
123 PCI: 00:1f.3: enabled 1\r
124 Compare with tree...\r
125 Root Device: enabled 1\r
126  PNP: 00ff.1: enabled 1\r
127  PNP: 00ff.2: enabled 1\r
128  CPU_CLUSTER: 0: enabled 1\r
129   APIC: 00: enabled 1\r
130  DOMAIN: 0000: enabled 1\r
131   PCI: 00:00.0: enabled 1\r
132   PCI: 00:02.0: enabled 1\r
133   PCI: 00:16.2: enabled 1\r
134   PCI: 00:19.0: enabled 1\r
135   PCI: 00:1a.0: enabled 1\r
136   PCI: 00:1b.0: enabled 1\r
137   PCI: 00:1d.0: enabled 1\r
138   PCI: 00:1f.0: enabled 1\r
139   PCI: 00:1f.2: enabled 1\r
140   PCI: 00:1f.3: enabled 1\r
141 starting SPI configuration\r
142 SPI configured\r
143  ... pmbase = 0x0500\r
144 Keyboard init...\r
145 Keyboard controller output buffer result timeout\r
146 scan_static_bus for Root Device\r
147 PNP: 00ff.1 enabled\r
148 recv_ec_data: 0x38\r
149 recv_ec_data: 0x56\r
150 recv_ec_data: 0x48\r
151 recv_ec_data: 0x54\r
152 recv_ec_data: 0x33\r
153 recv_ec_data: 0x33\r
154 recv_ec_data: 0x57\r
155 recv_ec_data: 0x57\r
156 recv_ec_data: 0x14\r
157 recv_ec_data: 0x03\r
158 recv_ec_data: 0x40\r
159 recv_ec_data: 0x11\r
160 EC Firmware ID 8VHT33WW-3.20, Version 4.01B\r
161 recv_ec_data: 0x00\r
162 recv_ec_data: 0x10\r
163 recv_ec_data: 0x20\r
164 recv_ec_data: 0x30\r
165 recv_ec_data: 0x01\r
166 recv_ec_data: 0x70\r
167 dock is not connected\r
168 PNP: 00ff.2 enabled\r
169 CPU_CLUSTER: 0 enabled\r
170 DOMAIN: 0000 enabled\r
171 DOMAIN: 0000 scanning...\r
172 PCI: pci_scan_bus for bus 00\r
173 PCI: 00:00.0 [8086/0044] ops\r
174 Normal boot.\r
175 PCI: 00:00.0 [8086/0044] enabled\r
176 Capability: type 0x0d @ 0x88\r
177 Capability: type 0x01 @ 0x80\r
178 Capability: type 0x05 @ 0x90\r
179 Capability: type 0x10 @ 0xa0\r
180 Capability: type 0x0d @ 0x88\r
181 Capability: type 0x01 @ 0x80\r
182 Capability: type 0x05 @ 0x90\r
183 Capability: type 0x10 @ 0xa0\r
184 PCI: 00:01.0 subordinate bus PCI Express\r
185 PCI: 00:01.0 [8086/0045] enabled\r
186 PCI: 00:02.0 [8086/0000] ops\r
187 PCI: 00:02.0 [8086/0046] enabled\r
188 PCI: 00:16.0 [8086/0000] bus ops\r
189 PCI: 00:16.0 [8086/3b64] enabled\r
190 PCI: Static device PCI: 00:16.2 not found, disabling it.\r
191 PCI: 00:19.0 [8086/10ea] enabled\r
192 PCI: 00:1a.0 [8086/0000] ops\r
193 PCI: 00:1a.0 [8086/3b3c] enabled\r
194 PCI: 00:1b.0 [8086/0000] ops\r
195 PCI: 00:1b.0 [8086/3b56] enabled\r
196 Capability: type 0x10 @ 0x40\r
197 Capability: type 0x05 @ 0x80\r
198 Capability: type 0x0d @ 0x90\r
199 Capability: type 0x01 @ 0xa0\r
200 Capability: type 0x10 @ 0x40\r
201 PCI: 00:1c.0 subordinate bus PCI Express\r
202 PCI: 00:1c.0 [8086/3b42] enabled\r
203 Capability: type 0x10 @ 0x40\r
204 Capability: type 0x05 @ 0x80\r
205 Capability: type 0x0d @ 0x90\r
206 Capability: type 0x01 @ 0xa0\r
207 Capability: type 0x10 @ 0x40\r
208 PCI: 00:1c.3 subordinate bus PCI Express\r
209 PCI: 00:1c.3 [8086/3b48] enabled\r
210 Capability: type 0x10 @ 0x40\r
211 Capability: type 0x05 @ 0x80\r
212 Capability: type 0x0d @ 0x90\r
213 Capability: type 0x01 @ 0xa0\r
214 Capability: type 0x10 @ 0x40\r
215 PCI: 00:1c.4 subordinate bus PCI Express\r
216 PCI: 00:1c.4 [8086/3b4a] enabled\r
217 PCI: 00:1d.0 [8086/0000] ops\r
218 PCI: 00:1d.0 [8086/3b34] enabled\r
219 PCI: 00:1e.0 [8086/2448] bus ops\r
220 PCI: 00:1e.0 [8086/2448] enabled\r
221 PCI: 00:1f.0 [8086/0000] bus ops\r
222 PCI: 00:1f.0 [8086/3b07] enabled\r
223 PCI: 00:1f.2 [8086/0000] ops\r
224 PCI: 00:1f.2 [8086/3b2e] enabled\r
225 PCI: 00:1f.3 [8086/0000] bus ops\r
226 PCI: 00:1f.3 [8086/3b30] enabled\r
227 PCI: 00:1f.6 [8086/0000] ops\r
228 PCI: 00:1f.6 [8086/3b32] enabled\r
229 do_pci_scan_bridge for PCI: 00:01.0\r
230 PCI: pci_scan_bus for bus 01\r
231 PCI: pci_scan_bus returning with max=001\r
232 do_pci_scan_bridge returns max 1\r
233 scan_static_bus for PCI: 00:16.0\r
234 scan_static_bus for PCI: 00:16.0 done\r
235 do_pci_scan_bridge for PCI: 00:1c.0\r
236 PCI: pci_scan_bus for bus 02\r
237 PCI: pci_scan_bus returning with max=002\r
238 do_pci_scan_bridge returns max 2\r
239 do_pci_scan_bridge for PCI: 00:1c.3\r
240 PCI: pci_scan_bus for bus 03\r
241 PCI: pci_scan_bus returning with max=003\r
242 do_pci_scan_bridge returns max 3\r
243 do_pci_scan_bridge for PCI: 00:1c.4\r
244 PCI: pci_scan_bus for bus 04\r
245 PCI: 04:00.0 [8086/4238] enabled\r
246 PCI: pci_scan_bus returning with max=004\r
247 Capability: type 0x01 @ 0xc8\r
248 Capability: type 0x05 @ 0xd0\r
249 Capability: type 0x10 @ 0xe0\r
250 Capability: type 0x10 @ 0x40\r
251 Enabling Common Clock Configuration\r
252 ASPM: Enabled L0s and L1\r
253 do_pci_scan_bridge returns max 4\r
254 do_pci_scan_bridge for PCI: 00:1e.0\r
255 PCI: pci_scan_bus for bus 05\r
256 PCI: pci_scan_bus returning with max=005\r
257 do_pci_scan_bridge returns max 5\r
258 scan_static_bus for PCI: 00:1f.0\r
259 scan_static_bus for PCI: 00:1f.0 done\r
260 scan_static_bus for PCI: 00:1f.3\r
261 scan_static_bus for PCI: 00:1f.3 done\r
262 PCI: pci_scan_bus returning with max=005\r
263 scan_static_bus for Root Device done\r
264 done\r
265 found VGA at PCI: 00:02.0\r
266 Setting up VGA for PCI: 00:02.0\r
267 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
268 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
269 Allocating resources...\r
270 Reading resources...\r
271 Root Device read_resources bus 0 link: 0\r
272 PNP: 00ff.1 missing read_resources\r
273 PNP: 00ff.2 missing read_resources\r
274 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
275 APIC: 00 missing read_resources\r
276 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
277 DOMAIN: 0000 read_resources bus 0 link: 0\r
278 ram_before_4g_top: 0xbf800000\r
279 TOUUD: 0x2380\r
280 CBMEM region bf6c0000-bf7fffff (cbmem_late_set_table)\r
281 PCI: 00:01.0 read_resources bus 1 link: 0\r
282 PCI: 00:01.0 read_resources bus 1 link: 0 done\r
283 PCI: 00:1a.0 EHCI BAR hook registered\r
284 PCI: 00:1c.0 read_resources bus 2 link: 0\r
285 PCI: 00:1c.0 read_resources bus 2 link: 0 done\r
286 PCI: 00:1c.3 read_resources bus 3 link: 0\r
287 PCI: 00:1c.3 read_resources bus 3 link: 0 done\r
288 PCI: 00:1c.4 read_resources bus 4 link: 0\r
289 PCI: 00:1c.4 read_resources bus 4 link: 0 done\r
290 More than one caller of pci_ehci_read_resources from PCI: 00:1d.0\r
291 PCI: 00:1e.0 read_resources bus 5 link: 0\r
292 PCI: 00:1e.0 read_resources bus 5 link: 0 done\r
293 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
294 Root Device read_resources bus 0 link: 0 done\r
295 Done reading resources.\r
296 Show resources in subtree (Root Device)...After reading.\r
297  Root Device child on link 0 PNP: 00ff.1\r
298   PNP: 00ff.1\r
299   PNP: 00ff.1 resource base 15e0 size 10 align 5 gran 5 limit 0 flags 80000100 index 77\r
300   PNP: 00ff.2\r
301   PNP: 00ff.2 resource base 62 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
302   PNP: 00ff.2 resource base 66 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
303   PNP: 00ff.2 resource base 1600 size 0 align 0 gran 0 limit 0 flags c0000100 index 64\r
304   PNP: 00ff.2 resource base 1604 size 0 align 0 gran 0 limit 0 flags c0000100 index 66\r
305   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
306    APIC: 00\r
307   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
308   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
309   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
310    PCI: 00:00.0\r
311    PCI: 00:00.0 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
312    PCI: 00:00.0 resource base c0000 size bf740000 align 0 gran 0 limit 0 flags e0004200 index 4\r
313    PCI: 00:00.0 resource base bf800000 size 800000 align 0 gran 0 limit 0 flags f0000200 index 5\r
314    PCI: 00:00.0 resource base c1c00000 size 400000 align 0 gran 0 limit 0 flags f0000200 index 6\r
315    PCI: 00:00.0 resource base c2000000 size 2000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
316    PCI: 00:00.0 resource base 100000000 size 138000000 align 0 gran 0 limit 0 flags e0004200 index 8\r
317    PCI: 00:00.0 resource base 1fc000000 size 4000000 align 0 gran 0 limit 0 flags f0004200 index 9\r
318    PCI: 00:00.0 resource base e0000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index a\r
319    PCI: 00:00.0 resource base fed00000 size 100000 align 0 gran 0 limit 0 flags f0000200 index b\r
320    PCI: 00:00.0 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index c\r
321    PCI: 00:00.0 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index d\r
322    PCI: 00:01.0\r
323    PCI: 00:01.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
324    PCI: 00:01.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
325    PCI: 00:01.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
326    PCI: 00:02.0\r
327    PCI: 00:02.0 resource base 0 size 400000 align 22 gran 22 limit ffffffffffffffff flags 201 index 10\r
328    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit ffffffffffffffff flags d0001201 index 18\r
329    PCI: 00:02.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 20\r
330    PCI: 00:16.0\r
331    PCI: 00:16.0 resource base 0 size 10 align 4 gran 4 limit ffffffffffffffff flags 201 index 10\r
332    PCI: 00:16.2\r
333    PCI: 00:19.0\r
334    PCI: 00:19.0 resource base 0 size 20000 align 17 gran 17 limit ffffffff flags 200 index 10\r
335    PCI: 00:19.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 14\r
336    PCI: 00:19.0 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 18\r
337    PCI: 00:1a.0\r
338    PCI: 00:1a.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
339    PCI: 00:1b.0\r
340    PCI: 00:1b.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
341    PCI: 00:1c.0\r
342    PCI: 00:1c.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
343    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
344    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
345    PCI: 00:1c.3\r
346    PCI: 00:1c.3 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
347    PCI: 00:1c.3 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
348    PCI: 00:1c.3 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
349    PCI: 00:1c.4 child on link 0 PCI: 04:00.0\r
350    PCI: 00:1c.4 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
351    PCI: 00:1c.4 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
352    PCI: 00:1c.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
353     PCI: 04:00.0\r
354     PCI: 04:00.0 resource base 0 size 2000 align 13 gran 13 limit ffffffffffffffff flags 201 index 10\r
355    PCI: 00:1d.0\r
356    PCI: 00:1d.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
357    PCI: 00:1e.0\r
358    PCI: 00:1e.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
359    PCI: 00:1e.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
360    PCI: 00:1e.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
361    PCI: 00:1f.0\r
362    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
363    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
364    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
365    PCI: 00:1f.2\r
366    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
367    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
368    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
369    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
370    PCI: 00:1f.2 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 20\r
371    PCI: 00:1f.2 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
372    PCI: 00:1f.3\r
373    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
374    PCI: 00:1f.3 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
375    PCI: 00:1f.6\r
376    PCI: 00:1f.6 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 201 index 10\r
377 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
378 PCI: 00:01.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
379 PCI: 00:01.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
380 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
381 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
382 PCI: 00:1c.3 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
383 PCI: 00:1c.3 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
384 PCI: 00:1c.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
385 PCI: 00:1c.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
386 PCI: 00:1e.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
387 PCI: 00:1e.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
388 PCI: 00:19.0 18 *  [0x0 - 0x1f] io\r
389 PCI: 00:1f.2 20 *  [0x20 - 0x3f] io\r
390 PCI: 00:02.0 20 *  [0x40 - 0x47] io\r
391 PCI: 00:1f.2 10 *  [0x48 - 0x4f] io\r
392 PCI: 00:1f.2 18 *  [0x50 - 0x57] io\r
393 PCI: 00:1f.2 14 *  [0x58 - 0x5b] io\r
394 PCI: 00:1f.2 1c *  [0x5c - 0x5f] io\r
395 DOMAIN: 0000 compute_resources_io: base: 60 size: 60 align: 5 gran: 0 limit: ffff done\r
396 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
397 PCI: 00:01.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
398 PCI: 00:01.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
399 PCI: 00:01.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
400 PCI: 00:01.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
401 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
402 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
403 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
404 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
405 PCI: 00:1c.3 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
406 PCI: 00:1c.3 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
407 PCI: 00:1c.3 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
408 PCI: 00:1c.3 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
409 PCI: 00:1c.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
410 PCI: 00:1c.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
411 PCI: 00:1c.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
412 PCI: 04:00.0 10 *  [0x0 - 0x1fff] mem\r
413 PCI: 00:1c.4 compute_resources_mem: base: 2000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
414 PCI: 00:1e.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
415 PCI: 00:1e.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
416 PCI: 00:1e.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
417 PCI: 00:1e.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
418 PCI: 00:02.0 10 *  [0x0 - 0x3fffff] mem\r
419 PCI: 00:1c.4 20 *  [0x400000 - 0x4fffff] mem\r
420 PCI: 00:19.0 10 *  [0x500000 - 0x51ffff] mem\r
421 PCI: 00:1b.0 10 *  [0x520000 - 0x523fff] mem\r
422 PCI: 00:19.0 14 *  [0x524000 - 0x524fff] mem\r
423 PCI: 00:1f.6 10 *  [0x525000 - 0x525fff] mem\r
424 PCI: 00:1f.2 24 *  [0x526000 - 0x5267ff] mem\r
425 PCI: 00:1a.0 10 *  [0x526800 - 0x526bff] mem\r
426 PCI: 00:1d.0 10 *  [0x526c00 - 0x526fff] mem\r
427 PCI: 00:1f.3 10 *  [0x527000 - 0x5270ff] mem\r
428 PCI: 00:16.0 10 *  [0x527100 - 0x52710f] mem\r
429 DOMAIN: 0000 compute_resources_mem: base: 527110 size: 527110 align: 22 gran: 0 limit: ffffffff done\r
430 avoid_fixed_resources: DOMAIN: 0000\r
431 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
432 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
433 constrain_resources: DOMAIN: 0000\r
434 constrain_resources: PCI: 00:00.0\r
435 constrain_resources: PCI: 00:01.0\r
436 constrain_resources: PCI: 00:02.0\r
437 constrain_resources: PCI: 00:16.0\r
438 constrain_resources: PCI: 00:19.0\r
439 constrain_resources: PCI: 00:1a.0\r
440 constrain_resources: PCI: 00:1b.0\r
441 constrain_resources: PCI: 00:1c.0\r
442 constrain_resources: PCI: 00:1c.3\r
443 constrain_resources: PCI: 00:1c.4\r
444 constrain_resources: PCI: 04:00.0\r
445 constrain_resources: PCI: 00:1d.0\r
446 constrain_resources: PCI: 00:1e.0\r
447 constrain_resources: PCI: 00:1f.0\r
448 constrain_resources: PCI: 00:1f.2\r
449 constrain_resources: PCI: 00:1f.3\r
450 constrain_resources: PCI: 00:1f.6\r
451 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
452         lim->base 00001000 lim->limit 0000ffff\r
453 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
454         lim->base c4000000 lim->limit cfffffff\r
455 Setting resources...\r
456 DOMAIN: 0000 allocate_resources_io: base:1000 size:60 align:5 gran:0 limit:ffff\r
457 Assigned: PCI: 00:19.0 18 *  [0x1000 - 0x101f] io\r
458 Assigned: PCI: 00:1f.2 20 *  [0x1020 - 0x103f] io\r
459 Assigned: PCI: 00:02.0 20 *  [0x1040 - 0x1047] io\r
460 Assigned: PCI: 00:1f.2 10 *  [0x1048 - 0x104f] io\r
461 Assigned: PCI: 00:1f.2 18 *  [0x1050 - 0x1057] io\r
462 Assigned: PCI: 00:1f.2 14 *  [0x1058 - 0x105b] io\r
463 Assigned: PCI: 00:1f.2 1c *  [0x105c - 0x105f] io\r
464 DOMAIN: 0000 allocate_resources_io: next_base: 1060 size: 60 align: 5 gran: 0 done\r
465 PCI: 00:01.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
466 PCI: 00:01.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
467 PCI: 00:1c.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
468 PCI: 00:1c.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
469 PCI: 00:1c.3 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
470 PCI: 00:1c.3 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
471 PCI: 00:1c.4 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
472 PCI: 00:1c.4 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
473 PCI: 00:1e.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
474 PCI: 00:1e.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
475 DOMAIN: 0000 allocate_resources_mem: base:cf800000 size:527110 align:22 gran:0 limit:cfffffff\r
476 Assigned: PCI: 00:02.0 10 *  [0xcf800000 - 0xcfbfffff] mem\r
477 Assigned: PCI: 00:1c.4 20 *  [0xcfc00000 - 0xcfcfffff] mem\r
478 Assigned: PCI: 00:19.0 10 *  [0xcfd00000 - 0xcfd1ffff] mem\r
479 Assigned: PCI: 00:1b.0 10 *  [0xcfd20000 - 0xcfd23fff] mem\r
480 Assigned: PCI: 00:19.0 14 *  [0xcfd24000 - 0xcfd24fff] mem\r
481 Assigned: PCI: 00:1f.6 10 *  [0xcfd25000 - 0xcfd25fff] mem\r
482 Assigned: PCI: 00:1f.2 24 *  [0xcfd26000 - 0xcfd267ff] mem\r
483 Assigned: PCI: 00:1a.0 10 *  [0xcfd26800 - 0xcfd26bff] mem\r
484 Assigned: PCI: 00:1d.0 10 *  [0xcfd26c00 - 0xcfd26fff] mem\r
485 Assigned: PCI: 00:1f.3 10 *  [0xcfd27000 - 0xcfd270ff] mem\r
486 Assigned: PCI: 00:16.0 10 *  [0xcfd27100 - 0xcfd2710f] mem\r
487 DOMAIN: 0000 allocate_resources_mem: next_base: cfd27110 size: 527110 align: 22 gran: 0 done\r
488 PCI: 00:01.0 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
489 PCI: 00:01.0 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
490 PCI: 00:01.0 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
491 PCI: 00:01.0 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
492 PCI: 00:1c.0 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
493 PCI: 00:1c.0 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
494 PCI: 00:1c.0 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
495 PCI: 00:1c.0 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
496 PCI: 00:1c.3 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
497 PCI: 00:1c.3 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
498 PCI: 00:1c.3 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
499 PCI: 00:1c.3 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
500 PCI: 00:1c.4 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
501 PCI: 00:1c.4 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
502 PCI: 00:1c.4 allocate_resources_mem: base:cfc00000 size:100000 align:20 gran:20 limit:cfffffff\r
503 Assigned: PCI: 04:00.0 10 *  [0xcfc00000 - 0xcfc01fff] mem\r
504 PCI: 00:1c.4 allocate_resources_mem: next_base: cfc02000 size: 100000 align: 20 gran: 20 done\r
505 PCI: 00:1e.0 allocate_resources_prefmem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
506 PCI: 00:1e.0 allocate_resources_prefmem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
507 PCI: 00:1e.0 allocate_resources_mem: base:cfffffff size:0 align:20 gran:20 limit:cfffffff\r
508 PCI: 00:1e.0 allocate_resources_mem: next_base: cfffffff size: 0 align: 20 gran: 20 done\r
509 Root Device assign_resources, bus 0 link: 0\r
510 PNP: 00ff.1 missing set_resources\r
511 PNP: 00ff.2 missing set_resources\r
512 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
513 PCI: 00:01.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 01 io\r
514 PCI: 00:01.0 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
515 PCI: 00:01.0 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 01 mem\r
516 PCI: 00:02.0 10 <- [0x00cf800000 - 0x00cfbfffff] size 0x00400000 gran 0x16 mem64\r
517 PCI: 00:02.0 20 <- [0x0000001040 - 0x0000001047] size 0x00000008 gran 0x03 io\r
518 PCI: 00:16.0 10 <- [0x00cfd27100 - 0x00cfd2710f] size 0x00000010 gran 0x04 mem64\r
519 PCI: 00:19.0 10 <- [0x00cfd00000 - 0x00cfd1ffff] size 0x00020000 gran 0x11 mem\r
520 PCI: 00:19.0 14 <- [0x00cfd24000 - 0x00cfd24fff] size 0x00001000 gran 0x0c mem\r
521 PCI: 00:19.0 18 <- [0x0000001000 - 0x000000101f] size 0x00000020 gran 0x05 io\r
522 PCI: 00:1a.0 EHCI Debug Port hook triggered\r
523 PCI: 00:1a.0 10 <- [0x00cfd26800 - 0x00cfd26bff] size 0x00000400 gran 0x0a mem\r
524 PCI: 00:1a.0 10 <- [0x00cfd26800 - 0x00cfd26bff] size 0x00000400 gran 0x0a mem\r
525 PCI: 00:1a.0 EHCI Debug Port relocated\r
526 PCI: 00:1b.0 10 <- [0x00cfd20000 - 0x00cfd23fff] size 0x00004000 gran 0x0e mem64\r
527 PCI: 00:1c.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 02 io\r
528 PCI: 00:1c.0 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 02 prefmem\r
529 PCI: 00:1c.0 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 02 mem\r
530 PCI: 00:1c.3 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 03 io\r
531 PCI: 00:1c.3 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 03 prefmem\r
532 PCI: 00:1c.3 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 03 mem\r
533 PCI: 00:1c.4 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 04 io\r
534 PCI: 00:1c.4 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 04 prefmem\r
535 PCI: 00:1c.4 20 <- [0x00cfc00000 - 0x00cfcfffff] size 0x00100000 gran 0x14 bus 04 mem\r
536 PCI: 00:1c.4 assign_resources, bus 4 link: 0\r
537 PCI: 04:00.0 10 <- [0x00cfc00000 - 0x00cfc01fff] size 0x00002000 gran 0x0d mem64\r
538 PCI: 00:1c.4 assign_resources, bus 4 link: 0\r
539 PCI: 00:1d.0 10 <- [0x00cfd26c00 - 0x00cfd26fff] size 0x00000400 gran 0x0a mem\r
540 PCI: 00:1e.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 05 io\r
541 PCI: 00:1e.0 24 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 05 prefmem\r
542 PCI: 00:1e.0 20 <- [0x00cfffffff - 0x00cffffffe] size 0x00000000 gran 0x14 bus 05 mem\r
543 PCI: 00:1f.2 10 <- [0x0000001048 - 0x000000104f] size 0x00000008 gran 0x03 io\r
544 PCI: 00:1f.2 14 <- [0x0000001058 - 0x000000105b] size 0x00000004 gran 0x02 io\r
545 PCI: 00:1f.2 18 <- [0x0000001050 - 0x0000001057] size 0x00000008 gran 0x03 io\r
546 PCI: 00:1f.2 1c <- [0x000000105c - 0x000000105f] size 0x00000004 gran 0x02 io\r
547 PCI: 00:1f.2 20 <- [0x0000001020 - 0x000000103f] size 0x00000020 gran 0x05 io\r
548 PCI: 00:1f.2 24 <- [0x00cfd26000 - 0x00cfd267ff] size 0x00000800 gran 0x0b mem\r
549 PCI: 00:1f.3 10 <- [0x00cfd27000 - 0x00cfd270ff] size 0x00000100 gran 0x08 mem64\r
550 PCI: 00:1f.6 10 <- [0x00cfd25000 - 0x00cfd25fff] size 0x00001000 gran 0x0c mem64\r
551 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
552 Root Device assign_resources, bus 0 link: 0\r
553 Done setting resources.\r
554 Show resources in subtree (Root Device)...After assigning values.\r
555  Root Device child on link 0 PNP: 00ff.1\r
556   PNP: 00ff.1\r
557   PNP: 00ff.1 resource base 15e0 size 10 align 5 gran 5 limit 0 flags 80000100 index 77\r
558   PNP: 00ff.2\r
559   PNP: 00ff.2 resource base 62 size 0 align 0 gran 0 limit 0 flags c0000100 index 60\r
560   PNP: 00ff.2 resource base 66 size 0 align 0 gran 0 limit 0 flags c0000100 index 62\r
561   PNP: 00ff.2 resource base 1600 size 0 align 0 gran 0 limit 0 flags c0000100 index 64\r
562   PNP: 00ff.2 resource base 1604 size 0 align 0 gran 0 limit 0 flags c0000100 index 66\r
563   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
564    APIC: 00\r
565   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
566   DOMAIN: 0000 resource base 1000 size 60 align 5 gran 0 limit ffff flags 40040100 index 10000000\r
567   DOMAIN: 0000 resource base cf800000 size 527110 align 22 gran 0 limit cfffffff flags 40040200 index 10000100\r
568    PCI: 00:00.0\r
569    PCI: 00:00.0 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
570    PCI: 00:00.0 resource base c0000 size bf740000 align 0 gran 0 limit 0 flags e0004200 index 4\r
571    PCI: 00:00.0 resource base bf800000 size 800000 align 0 gran 0 limit 0 flags f0000200 index 5\r
572    PCI: 00:00.0 resource base c1c00000 size 400000 align 0 gran 0 limit 0 flags f0000200 index 6\r
573    PCI: 00:00.0 resource base c2000000 size 2000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
574    PCI: 00:00.0 resource base 100000000 size 138000000 align 0 gran 0 limit 0 flags e0004200 index 8\r
575    PCI: 00:00.0 resource base 1fc000000 size 4000000 align 0 gran 0 limit 0 flags f0004200 index 9\r
576    PCI: 00:00.0 resource base e0000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index a\r
577    PCI: 00:00.0 resource base fed00000 size 100000 align 0 gran 0 limit 0 flags f0000200 index b\r
578    PCI: 00:00.0 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index c\r
579    PCI: 00:00.0 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index d\r
580    PCI: 00:01.0\r
581    PCI: 00:01.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
582    PCI: 00:01.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
583    PCI: 00:01.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
584    PCI: 00:02.0\r
585    PCI: 00:02.0 resource base cf800000 size 400000 align 22 gran 22 limit cfffffff flags 60000201 index 10\r
586    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit ffffffffffffffff flags d0001201 index 18\r
587    PCI: 00:02.0 resource base 1040 size 8 align 3 gran 3 limit ffff flags 60000100 index 20\r
588    PCI: 00:16.0\r
589    PCI: 00:16.0 resource base cfd27100 size 10 align 4 gran 4 limit cfffffff flags 60000201 index 10\r
590    PCI: 00:16.2\r
591    PCI: 00:19.0\r
592    PCI: 00:19.0 resource base cfd00000 size 20000 align 17 gran 17 limit cfffffff flags 60000200 index 10\r
593    PCI: 00:19.0 resource base cfd24000 size 1000 align 12 gran 12 limit cfffffff flags 60000200 index 14\r
594    PCI: 00:19.0 resource base 1000 size 20 align 5 gran 5 limit ffff flags 60000100 index 18\r
595    PCI: 00:1a.0\r
596    PCI: 00:1a.0 resource base cfd26800 size 400 align 10 gran 10 limit cfffffff flags 60000200 index 10\r
597    PCI: 00:1b.0\r
598    PCI: 00:1b.0 resource base cfd20000 size 4000 align 14 gran 14 limit cfffffff flags 60000201 index 10\r
599    PCI: 00:1c.0\r
600    PCI: 00:1c.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
601    PCI: 00:1c.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
602    PCI: 00:1c.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
603    PCI: 00:1c.3\r
604    PCI: 00:1c.3 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
605    PCI: 00:1c.3 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
606    PCI: 00:1c.3 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
607    PCI: 00:1c.4 child on link 0 PCI: 04:00.0\r
608    PCI: 00:1c.4 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
609    PCI: 00:1c.4 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
610    PCI: 00:1c.4 resource base cfc00000 size 100000 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
611     PCI: 04:00.0\r
612     PCI: 04:00.0 resource base cfc00000 size 2000 align 13 gran 13 limit cfffffff flags 60000201 index 10\r
613    PCI: 00:1d.0\r
614    PCI: 00:1d.0 resource base cfd26c00 size 400 align 10 gran 10 limit cfffffff flags 60000200 index 10\r
615    PCI: 00:1e.0\r
616    PCI: 00:1e.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
617    PCI: 00:1e.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60081202 index 24\r
618    PCI: 00:1e.0 resource base cfffffff size 0 align 20 gran 20 limit cfffffff flags 60080202 index 20\r
619    PCI: 00:1f.0\r
620    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
621    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
622    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
623    PCI: 00:1f.2\r
624    PCI: 00:1f.2 resource base 1048 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
625    PCI: 00:1f.2 resource base 1058 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
626    PCI: 00:1f.2 resource base 1050 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
627    PCI: 00:1f.2 resource base 105c size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
628    PCI: 00:1f.2 resource base 1020 size 20 align 5 gran 5 limit ffff flags 60000100 index 20\r
629    PCI: 00:1f.2 resource base cfd26000 size 800 align 11 gran 11 limit cfffffff flags 60000200 index 24\r
630    PCI: 00:1f.3\r
631    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
632    PCI: 00:1f.3 resource base cfd27000 size 100 align 8 gran 8 limit cfffffff flags 60000201 index 10\r
633    PCI: 00:1f.6\r
634    PCI: 00:1f.6 resource base cfd25000 size 1000 align 12 gran 12 limit cfffffff flags 60000201 index 10\r
635 Done allocating resources.\r
636 Enabling resources...\r
637 PCI: 00:00.0 subsystem <- 17aa/2193\r
638 PCI: 00:00.0 cmd <- 06\r
639 PCI: 00:01.0 bridge ctrl <- 0003\r
640 PCI: 00:01.0 cmd <- 00\r
641 PCI: 00:02.0 subsystem <- 17aa/215a\r
642 PCI: 00:02.0 cmd <- 03\r
643 PCI: 00:16.0 cmd <- 02\r
644 PCI: 00:19.0 subsystem <- 17aa/2153\r
645 PCI: 00:19.0 cmd <- 03\r
646 PCI: 00:1b.0 subsystem <- 17aa/215e\r
647 PCI: 00:1b.0 cmd <- 02\r
648 PCI: 00:1c.0 bridge ctrl <- 0003\r
649 PCI: 00:1c.0 cmd <- 00\r
650 PCI: 00:1c.3 bridge ctrl <- 0003\r
651 PCI: 00:1c.3 cmd <- 00\r
652 PCI: 00:1c.4 bridge ctrl <- 0003\r
653 PCI: 00:1c.4 cmd <- 06\r
654 PCI: 00:1e.0 bridge ctrl <- 0003\r
655 PCI: 00:1e.0 cmd <- 00 (NOT WRITTEN!)\r
656 pch_decode_init\r
657 PCI: 00:1f.0 subsystem <- 17aa/2166\r
658 PCI: 00:1f.0 cmd <- 107\r
659 PCI: 00:1f.2 subsystem <- 17aa/2168\r
660 PCI: 00:1f.2 cmd <- 03\r
661 PCI: 00:1f.3 subsystem <- 17aa/2167\r
662 PCI: 00:1f.3 cmd <- 03\r
663 PCI: 00:1f.6 cmd <- 02\r
664 PCI: 04:00.0 cmd <- 02\r
665 done.\r
666 Initializing devices...\r
667 Root Device init\r
668 CPU_CLUSTER: 0 init\r
669 start_eip=0x00001000, code_size=0x00000031\r
670 Installing SMM handler to 0xbf800000\r
671 Installing IED header to 0xbfc00000\r
672 Initializing SMM handler... ... pmbase = 0x0500\r
673 \r
674 SMI_STS: MCSMI PM1 \r
675 PM1_STS: WAK BM TMROF \r
676 GPE0_STS: GPIO14 GPIO11 GPIO9 GPIO5 GPIO4 GPIO3 GPIO2 GPIO1 GPIO0 \r
677 ALT_GP_SMI_STS: GPI14 GPI13 GPI11 GPI10 GPI9 GPI7 GPI6 GPI5 GPI4 GPI3 GPI2 GPI1 GPI0 \r
678 TCO_STS: \r
679   ... raise SMI#\r
680 Initializing CPU #0\r
681 CPU: vendor Intel device 20655\r
682 CPU: family 06, model 25, stepping 05\r
683 Enabling cache\r
684 microcode: sig=0x20655 pf=0x10 revision=0x3\r
685 CPU: Intel(R) Core(TM) i5 CPU       M 540  @ 2.53GHz.\r
686 CPU:lapic=0, boot_cpu=1\r
687 MTRR: Physical address space:\r
688 0x0000000000000000 - 0x00000000000a0000 size 0x000a0000 type 6\r
689 0x00000000000a0000 - 0x00000000000c0000 size 0x00020000 type 0\r
690 0x00000000000c0000 - 0x00000000bf800000 size 0xbf740000 type 6\r
691 0x00000000bf800000 - 0x00000000ff800000 size 0x40000000 type 0\r
692 0x00000000ff800000 - 0x0000000100000000 size 0x00800000 type 5\r
693 0x0000000100000000 - 0x0000000238000000 size 0x138000000 type 6\r
694 MTRR: Fixed MSR 0x250 0x0606060606060606\r
695 MTRR: Fixed MSR 0x258 0x0606060606060606\r
696 MTRR: Fixed MSR 0x259 0x0000000000000000\r
697 MTRR: Fixed MSR 0x268 0x0606060606060606\r
698 MTRR: Fixed MSR 0x269 0x0606060606060606\r
699 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
700 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
701 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
702 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
703 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
704 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
705 call enable_fixed_mtrr()\r
706 MTRR: default type WB/UC MTRR counts: 9/8.\r
707 MTRR: UC selected as default type.\r
708 MTRR: 0 base 0x0000000000000000 mask 0x0000000f80000000 type 6\r
709 MTRR: 1 base 0x0000000080000000 mask 0x0000000fc0000000 type 6\r
710 MTRR: 2 base 0x00000000bf800000 mask 0x0000000fff800000 type 0\r
711 MTRR: 3 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
712 MTRR: 4 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
713 MTRR: 5 base 0x0000000200000000 mask 0x0000000fe0000000 type 6\r
714 Taking a reserved OS MTRR.\r
715 MTRR: 6 base 0x0000000220000000 mask 0x0000000ff0000000 type 6\r
716 Taking a reserved OS MTRR.\r
717 MTRR: 7 base 0x0000000230000000 mask 0x0000000ff8000000 type 6\r
718 \r
719 MTRR check\r
720 Fixed MTRRs   : Enabled\r
721 Variable MTRRs: Enabled\r
722 \r
723 Setting up local apic... apic_id: 0x00 done.\r
724 Enabling VMX\r
725 model_x06ax: frequency set to 2527\r
726 Turbo is available and visible\r
727 CPU: 0 has 2 cores, 2 threads per core\r
728 CPU: 0 has core 1\r
729 CPU1: stack_base 00175000, stack_end 00175ff8\r
730 Asserting INIT.\r
731 Waiting for send to finish...\r
732 +Deasserting INIT.\r
733 Waiting for send to finish...\r
734 +#startup loops: 2.\r
735 Sending STARTUP #1 to 1.\r
736 After apic_write.\r
737 Initializing CPU #1\r
738 Startup point 1.\r
739 CPU: vendor Intel device 20655\r
740 Waiting for send to finish...\r
741 CPU: family 06, model 25, stepping 05\r
742 +Enabling cache\r
743 Sending STARTUP #2 to 1.\r
744 After apic_write.\r
745 microcode: sig=0x20655 pf=0x10 revision=0x3\r
746 CPU: Intel(R) Core(TM) i5 CPU       M 540  @ 2.53GHz.\r
747 CPU:lapic=1, boot_cpu=0\r
748 Startup point 1.\r
749 MTRR: Fixed MSR 0x250 0x0606060606060606\r
750 Waiting for send to finish...\r
751 MTRR: Fixed MSR 0x258 0x0606060606060606\r
752 +MTRR: Fixed MSR 0x259 0x0000000000000000\r
753 After Startup.\r
754 MTRR: Fixed MSR 0x268 0x0606060606060606\r
755 CPU: 0 has core 4\r
756 MTRR: Fixed MSR 0x269 0x0606060606060606\r
757 CPU2: stack_base 00174000, stack_end 00174ff8\r
758 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
759 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
760 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
761 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
762 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
763 Asserting INIT.\r
764 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
765 Waiting for send to finish...\r
766 call enable_fixed_mtrr()\r
767 +Deasserting INIT.\r
768 MTRR: 0 base 0x0000000000000000 mask 0x0000000f80000000 type 6\r
769 Waiting for send to finish...\r
770 MTRR: 1 base 0x0000000080000000 mask 0x0000000fc0000000 type 6\r
771 +MTRR: 2 base 0x00000000bf800000 mask 0x0000000fff800000 type 0\r
772 #startup loops: 2.\r
773 MTRR: 3 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
774 Sending STARTUP #1 to 4.\r
775 MTRR: 4 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
776 After apic_write.\r
777 MTRR: 5 base 0x0000000200000000 mask 0x0000000fe0000000 type 6\r
778 Initializing CPU #2\r
779 Startup point 1.\r
780 Taking a reserved OS MTRR.\r
781 CPU: vendor Intel device 20655\r
782 Waiting for send to finish...\r
783 CPU: family 06, model 25, stepping 05\r
784 MTRR: 6 base 0x0000000220000000 mask 0x0000000ff0000000 type 6\r
785 Enabling cache\r
786 Taking a reserved OS MTRR.\r
787 microcode: sig=0x20655 pf=0x10 revision=0x0\r
788 MTRR: 7 base 0x0000000230000000 mask 0x0000000ff8000000 type 6\r
789 microcode: updated to revision 0x3 date=2011-09-01\r
790 \r
791 MTRR check\r
792 +Fixed MTRRs   : Enabled\r
793 Variable MTRRs: Enabled\r
794 \r
795 Setting up local apic... apic_id: 0x01 done.\r
796 Enabling VMX\r
797 model_x06ax: frequency set to 2527\r
798 CPU #1 initialized\r
799 CPU: Intel(R) Core(TM) i5 CPU       M 540  @ 2.53GHz.\r
800 Sending STARTUP #2 to 4.\r
801 After apic_write.\r
802 CPU:lapic=4, boot_cpu=0\r
803 Startup point 1.\r
804 Waiting for send to finish...\r
805 +After Startup.\r
806 CPU: 0 has core 5\r
807 CPU3: stack_base 00173000, stack_end 00173ff8\r
808 Asserting INIT.\r
809 Waiting for send to finish...\r
810 +MTRR: Fixed MSR 0x250 0x0606060606060606\r
811 Deasserting INIT.\r
812 Waiting for send to finish...\r
813 +MTRR: Fixed MSR 0x258 0x0606060606060606\r
814 #startup loops: 2.\r
815 Sending STARTUP #1 to 5.\r
816 After apic_write.\r
817 MTRR: Fixed MSR 0x259 0x0000000000000000\r
818 Startup point 1.\r
819 Waiting for send to finish...\r
820 +Initializing CPU #3\r
821 Sending STARTUP #2 to 5.\r
822 After apic_write.\r
823 MTRR: Fixed MSR 0x268 0x0606060606060606\r
824 Startup point 1.\r
825 Waiting for send to finish...\r
826 +CPU: vendor Intel device 20655\r
827 After Startup.\r
828 CPU #0 initialized\r
829 Waiting for 2 CPUS to stop\r
830 MTRR: Fixed MSR 0x269 0x0606060606060606\r
831 CPU: family 06, model 25, stepping 05\r
832 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
833 Enabling cache\r
834 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
835 microcode: sig=0x20655 pf=0x10 revision=0x3\r
836 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
837 CPU: Intel(R) Core(TM) i5 CPU       M 540  @ 2.53GHz.\r
838 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
839 CPU:lapic=5, boot_cpu=0\r
840 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
841 MTRR: Fixed MSR 0x250 0x0606060606060606\r
842 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
843 MTRR: Fixed MSR 0x258 0x0606060606060606\r
844 call enable_fixed_mtrr()\r
845 MTRR: Fixed MSR 0x259 0x0000000000000000\r
846 MTRR: 0 base 0x0000000000000000 mask 0x0000000f80000000 type 6\r
847 MTRR: Fixed MSR 0x268 0x0606060606060606\r
848 MTRR: 1 base 0x0000000080000000 mask 0x0000000fc0000000 type 6\r
849 MTRR: Fixed MSR 0x269 0x0606060606060606\r
850 MTRR: 2 base 0x00000000bf800000 mask 0x0000000fff800000 type 0\r
851 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
852 MTRR: 3 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
853 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
854 MTRR: 4 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
855 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
856 MTRR: 5 base 0x0000000200000000 mask 0x0000000fe0000000 type 6\r
857 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
858 Taking a reserved OS MTRR.\r
859 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
860 MTRR: 6 base 0x0000000220000000 mask 0x0000000ff0000000 type 6\r
861 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
862 Taking a reserved OS MTRR.\r
863 call enable_fixed_mtrr()\r
864 MTRR: 7 base 0x0000000230000000 mask 0x0000000ff8000000 type 6\r
865 MTRR: 0 base 0x0000000000000000 mask 0x0000000f80000000 type 6\r
866 \r
867 MTRR check\r
868 MTRR: 1 base 0x0000000080000000 mask 0x0000000fc0000000 type 6\r
869 Fixed MTRRs   : MTRR: 2 base 0x00000000bf800000 mask 0x0000000fff800000 type 0\r
870 Enabled\r
871 MTRR: 3 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
872 Variable MTRRs: MTRR: 4 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
873 Enabled\r
874 MTRR: 5 base 0x0000000200000000 mask 0x0000000fe0000000 type 6\r
875 \r
876 Taking a reserved OS MTRR.\r
877 Setting up local apic...MTRR: 6 base 0x0000000220000000 mask 0x0000000ff0000000 type 6\r
878  apic_id: 0x04 Taking a reserved OS MTRR.\r
879 done.\r
880 MTRR: 7 base 0x0000000230000000 mask 0x0000000ff8000000 type 6\r
881 Enabling VMX\r
882 \r
883 MTRR check\r
884 Fixed MTRRs   : Enabled\r
885 Variable MTRRs: Enabled\r
886 \r
887 Setting up local apic...model_x06ax: frequency set to 2527\r
888  apic_id: 0x05 done.\r
889 CPU #2 initialized\r
890 Enabling VMX\r
891 Waiting for 1 CPUS to stop\r
892 model_x06ax: frequency set to 2527\r
893 CPU #3 initialized\r
894 All AP CPUs stopped (8200 loops)\r
895 CPU1: stack: 00175000 - 00176000, lowest used address 00175c1c, stack used: 996 bytes\r
896 CPU2: stack: 00174000 - 00175000, lowest used address 00174c1c, stack used: 996 bytes\r
897 CPU3: stack: 00173000 - 00174000, lowest used address 00173c1c, stack used: 996 bytes\r
898 PCI: 00:00.0 init\r
899 Set BIOS_RESET_CPL\r
900 PCI: 00:02.0 init\r
901 GT Power Management Init\r
902 IVB GT1 Power Meter Weights\r
903 GT init timeout\r
904 GT Power Management Init (post VBIOS)\r
905 GT init timeout\r
906 PCI: 00:16.0 init\r
907 ME: FW Partition Table      : OK\r
908 ME: Bringup Loader Failure  : NO\r
909 ME: Firmware Init Complete  : YES\r
910 ME: Manufacturing Mode      : YES\r
911 ME: Boot Options Present    : NO\r
912 ME: Update In Progress      : NO\r
913 ME: Current Working State   : Recovery\r
914 ME: Current Operation State : M0 with UMA\r
915 ME: Current Operation Mode  : Normal\r
916 ME: Error Code              : No Error\r
917 ME: Progress Phase          : Host Communication\r
918 ME: Power Management Event  : Intel ME reset due to exception\r
919 ME: Progress Phase State    : Host communication established\r
920 ME: BIOS path: Recovery\r
921 PCI: 00:19.0 init\r
922 PCI: 00:1a.0 init\r
923 EHCI: Setting up controller.. done.\r
924 PCI: 00:1b.0 init\r
925 Azalia: base = cfd20000\r
926 Azalia: V1CTL disabled.\r
927 Azalia: codec_mask = 09\r
928 Azalia: Initializing codec #3\r
929 Azalia: codec viddid: 80862804\r
930 Azalia: No verb!\r
931 Azalia: Initializing codec #0\r
932 Azalia: codec viddid: 14f15069\r
933 Azalia: No verb!\r
934 PCI: 00:1d.0 init\r
935 EHCI: Setting up controller.. done.\r
936 PCI: 00:1e.0 init\r
937 PCI init.\r
938 PCI: 00:1f.0 init\r
939 pch: lpc_init\r
940 IOAPIC: Initializing IOAPIC at 0xfec00000\r
941 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
942 IOAPIC: ID = 0x01\r
943 IOAPIC: Dumping registers\r
944   reg 0x0000: 0x01000000\r
945   reg 0x0001: 0x00170020\r
946   reg 0x0002: 0x00170020\r
947 Set power off after power failure.\r
948 NMI sources disabled.\r
949 Mobile 5 PM init\r
950 rtc_failed = 0x0\r
951 RTC Init\r
952 i8259_configure_irq_trigger: current interrupts are 0x0\r
953 i8259_configure_irq_trigger: try to set interrupts 0x200\r
954 Enabling BIOS updates outside of SMM... Disabling ACPI via APMC:\r
955 done.\r
956 Locking SMM.\r
957 PCI: 00:1f.2 init\r
958 SATA: Initializing...\r
959 SATA: Controller in AHCI mode.\r
960 ABAR: CFD26000\r
961 PCI: 00:1f.3 init\r
962 PCI: 00:1f.6 init\r
963 Thermal init start.\r
964 Thermal init done.\r
965 PCI: 04:00.0 init\r
966 Devices initialized\r
967 Show all devs...After init.\r
968 Root Device: enabled 1\r
969 PNP: 00ff.1: enabled 1\r
970 PNP: 00ff.2: enabled 1\r
971 CPU_CLUSTER: 0: enabled 1\r
972 APIC: 00: enabled 1\r
973 DOMAIN: 0000: enabled 1\r
974 PCI: 00:00.0: enabled 1\r
975 PCI: 00:02.0: enabled 1\r
976 PCI: 00:16.2: enabled 0\r
977 PCI: 00:19.0: enabled 1\r
978 PCI: 00:1a.0: enabled 1\r
979 PCI: 00:1b.0: enabled 1\r
980 PCI: 00:1d.0: enabled 1\r
981 PCI: 00:1f.0: enabled 1\r
982 PCI: 00:1f.2: enabled 1\r
983 PCI: 00:1f.3: enabled 1\r
984 PCI: 00:01.0: enabled 1\r
985 PCI: 00:16.0: enabled 1\r
986 PCI: 00:1c.0: enabled 1\r
987 PCI: 00:1c.3: enabled 1\r
988 PCI: 00:1c.4: enabled 1\r
989 PCI: 00:1e.0: enabled 1\r
990 PCI: 00:1f.6: enabled 1\r
991 PCI: 04:00.0: enabled 1\r
992 APIC: 01: enabled 1\r
993 APIC: 04: enabled 1\r
994 APIC: 05: enabled 1\r
995 CBMEM region bf6c0000-bf7fffff (cbmem_reinit)\r
996 Adding CBMEM entry as no. 6\r
997 Moving GDT to bf6e0e00...ok\r
998 Finalize devices...\r
999 Devices finalized\r
1000 Updating MRC cache data.\r
1001 find_current_mrc_cache_local: No valid MRC cache found.\r
1002 SF: Detected MX25L6405D with page size 1000, total 800000\r
1003 Need to erase the MRC cache region of 0 bytes at fff80000\r
1004 SF: Successfully erased 0 bytes @ 0x780000\r
1005 Finally: write MRC cache update to flash at fff80000\r
1006 CBMEM Base is bf6c0000.\r
1007 Copying Interrupt Routing Table to 0x000f0000... done.\r
1008 Adding CBMEM entry as no. 7\r
1009 Copying Interrupt Routing Table to 0xbf6e1000... done.\r
1010 PIRQ table: 288 bytes.\r
1011 Wrote the mp table end at: 000f0410 - 000f05d4\r
1012 Adding CBMEM entry as no. 8\r
1013 Wrote the mp table end at: bf6e2010 - bf6e21d4\r
1014 MP table: 468 bytes.\r
1015 Adding CBMEM entry as no. 9\r
1016 ACPI: Writing ACPI tables at bf6e3000.\r
1017 ACPI:    * HPET\r
1018 ACPI: added table 1/32, length now 40\r
1019 ACPI:    * MADT\r
1020 ACPI: added table 2/32, length now 44\r
1021 ACPI:    * MCFG\r
1022 ACPI: added table 3/32, length now 48\r
1023 ACPI:     * FACS\r
1024 ACPI: Patching up global NVS in DSDT at offset 0x020d -> 0xbf6e6d20\r
1025 ACPI:     * DSDT @ bf6e3360 Length 39c0\r
1026 ACPI:     * FADT\r
1027 ACPI: added table 4/32, length now 52\r
1028 ACPI:     * SSDT\r
1029 Found 1 CPU(s) with 4 core(s) each.\r
1030 PSS: 2534MHz power 25000 control 0x17 status 0x17\r
1031 PSS: 2533MHz power 25000 control 0x13 status 0x13\r
1032 PSS: 2400MHz power 23390 control 0x12 status 0x12\r
1033 PSS: 2266MHz power 21835 control 0x11 status 0x11\r
1034 PSS: 2133MHz power 20334 control 0x10 status 0x10\r
1035 PSS: 2000MHz power 18817 control 0xf status 0xf\r
1036 PSS: 1866MHz power 17351 control 0xe status 0xe\r
1037 PSS: 1733MHz power 15937 control 0xd status 0xd\r
1038 PSS: 1600MHz power 14528 control 0xc status 0xc\r
1039 PSS: 1466MHz power 13163 control 0xb status 0xb\r
1040 PSS: 1333MHz power 11835 control 0xa status 0xa\r
1041 PSS: 1200MHz power 10512 control 0x9 status 0x9\r
1042 PSS: 2534MHz power 25000 control 0x17 status 0x17\r
1043 PSS: 2533MHz power 25000 control 0x13 status 0x13\r
1044 PSS: 2400MHz power 23390 control 0x12 status 0x12\r
1045 PSS: 2266MHz power 21835 control 0x11 status 0x11\r
1046 PSS: 2133MHz power 20334 control 0x10 status 0x10\r
1047 PSS: 2000MHz power 18817 control 0xf status 0xf\r
1048 PSS: 1866MHz power 17351 control 0xe status 0xe\r
1049 PSS: 1733MHz power 15937 control 0xd status 0xd\r
1050 PSS: 1600MHz power 14528 control 0xc status 0xc\r
1051 PSS: 1466MHz power 13163 control 0xb status 0xb\r
1052 PSS: 1333MHz power 11835 control 0xa status 0xa\r
1053 PSS: 1200MHz power 10512 control 0x9 status 0x9\r
1054 PSS: 2534MHz power 25000 control 0x17 status 0x17\r
1055 PSS: 2533MHz power 25000 control 0x13 status 0x13\r
1056 PSS: 2400MHz power 23390 control 0x12 status 0x12\r
1057 PSS: 2266MHz power 21835 control 0x11 status 0x11\r
1058 PSS: 2133MHz power 20334 control 0x10 status 0x10\r
1059 PSS: 2000MHz power 18817 control 0xf status 0xf\r
1060 PSS: 1866MHz power 17351 control 0xe status 0xe\r
1061 PSS: 1733MHz power 15937 control 0xd status 0xd\r
1062 PSS: 1600MHz power 14528 control 0xc status 0xc\r
1063 PSS: 1466MHz power 13163 control 0xb status 0xb\r
1064 PSS: 1333MHz power 11835 control 0xa status 0xa\r
1065 PSS: 1200MHz power 10512 control 0x9 status 0x9\r
1066 PSS: 2534MHz power 25000 control 0x17 status 0x17\r
1067 PSS: 2533MHz power 25000 control 0x13 status 0x13\r
1068 PSS: 2400MHz power 23390 control 0x12 status 0x12\r
1069 PSS: 2266MHz power 21835 control 0x11 status 0x11\r
1070 PSS: 2133MHz power 20334 control 0x10 status 0x10\r
1071 PSS: 2000MHz power 18817 control 0xf status 0xf\r
1072 PSS: 1866MHz power 17351 control 0xe status 0xe\r
1073 PSS: 1733MHz power 15937 control 0xd status 0xd\r
1074 PSS: 1600MHz power 14528 control 0xc status 0xc\r
1075 PSS: 1466MHz power 13163 control 0xb status 0xb\r
1076 PSS: 1333MHz power 11835 control 0xa status 0xa\r
1077 PSS: 1200MHz power 10512 control 0x9 status 0x9\r
1078 ACPI: added table 5/32, length now 56\r
1079 current = bf6e7cf0\r
1080 ACPI: done.\r
1081 Laptop handling...\r
1082 ACPI tables: 19696 bytes.\r
1083 Adding CBMEM entry as no. 10\r
1084 smbios_write_tables: bf6ee400\r
1085 Root Device (LENOVO 3626EN1)\r
1086 PNP: 00ff.1 (Lenovo Power Management Hardware Hub 7)\r
1087 PNP: 00ff.2 (Lenovo H8 EC)\r
1088 CPU_CLUSTER: 0 (Intel i7 (Nehalem) integrated Northbridge)\r
1089 APIC: 00 (unknown)\r
1090 DOMAIN: 0000 (Intel i7 (Nehalem) integrated Northbridge)\r
1091 PCI: 00:00.0 (Intel i7 (Nehalem) integrated Northbridge)\r
1092 PCI: 00:02.0 (Intel i7 (Nehalem) integrated Northbridge)\r
1093 PCI: 00:16.2 (unknown)\r
1094 PCI: 00:19.0 (unknown)\r
1095 PCI: 00:1a.0 (unknown)\r
1096 PCI: 00:1b.0 (unknown)\r
1097 PCI: 00:1d.0 (unknown)\r
1098 PCI: 00:1f.0 (unknown)\r
1099 PCI: 00:1f.2 (unknown)\r
1100 PCI: 00:1f.3 (unknown)\r
1101 PCI: 00:01.0 (unknown)\r
1102 PCI: 00:16.0 (unknown)\r
1103 PCI: 00:1c.0 (unknown)\r
1104 PCI: 00:1c.3 (unknown)\r
1105 PCI: 00:1c.4 (unknown)\r
1106 PCI: 00:1e.0 (unknown)\r
1107 PCI: 00:1f.6 (unknown)\r
1108 PCI: 04:00.0 (unknown)\r
1109 APIC: 01 (unknown)\r
1110 APIC: 04 (unknown)\r
1111 APIC: 05 (unknown)\r
1112 SMBIOS tables: 320 bytes.\r
1113 Adding CBMEM entry as no. 11\r
1114 Adding CBMEM entry as no. 12\r
1115 Writing table forward entry at 0x00000500\r
1116 Wrote coreboot table at: 00000500, 0x10 bytes, checksum 545f\r
1117 Table forward entry ends at 0x00000528.\r
1118 ... aligned to 0x00001000\r
1119 Writing coreboot table at 0xbf7eec00\r
1120 rom_table_end = 0xbf7eec00\r
1121 ... aligned to 0xbf7f0000\r
1122  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
1123  1. 0000000000001000-000000000009ffff: RAM\r
1124  2. 00000000000a0000-00000000000fffff: RESERVED\r
1125  3. 0000000000100000-00000000bf6bffff: RAM\r
1126  4. 00000000bf6c0000-00000000bf7fffff: CONFIGURATION TABLES\r
1127  5. 00000000bf800000-00000000bfffffff: RESERVED\r
1128  6. 00000000c1c00000-00000000c3ffffff: RESERVED\r
1129  7. 00000000d0000000-00000000efffffff: RESERVED\r
1130  8. 00000000fed00000-00000000fedfffff: RESERVED\r
1131  9. 0000000100000000-00000001fbffffff: RAM\r
1132 10. 00000001fc000000-00000001ffffffff: RESERVED\r
1133 11. 0000000200000000-0000000237ffffff: RAM\r
1134 Wrote coreboot table at: bf7eec00, 0x2a4 bytes, checksum f4ab\r
1135 coreboot table: 700 bytes.\r
1136 Multiboot Information structure has been written.\r
1137 FREE SPACE  0. bf7f6c00 00009400\r
1138 CAR GLOBALS 1. bf6c0200 00000200\r
1139 CONSOLE     2. bf6c0400 00020000\r
1140 TIME STAMP  3. bf6e0400 00000200\r
1141 USBDEBUG    4. bf6e0600 00000200\r
1142 MRC DATA    5. bf6e0800 00000600\r
1143 GDT         6. bf6e0e00 00000200\r
1144 IRQ TABLE   7. bf6e1000 00001000\r
1145 SMP TABLE   8. bf6e2000 00001000\r
1146 ACPI        9. bf6e3000 0000b400\r
1147 SMBIOS     10. bf6ee400 00000800\r
1148 ACPI RESUME11. bf6eec00 00100000\r
1149 COREBOOT   12. bf7eec00 00008000\r
1150 Loading segment from rom address 0xfff278f8\r
1151   code (compression=1)\r
1152   New segment dstaddr 0x8200 memsize 0x17c38 srcaddr 0xfff2794c filesize 0x8312\r
1153   (cleaned up) New segment addr 0x8200 size 0x17c38 offset 0xfff2794c filesize 0x8312\r
1154 Loading segment from rom address 0xfff27914\r
1155   code (compression=1)\r
1156   New segment dstaddr 0x100000 memsize 0x8c640 srcaddr 0xfff2fc5e filesize 0x2c01a\r
1157   (cleaned up) New segment addr 0x100000 size 0x8c640 offset 0xfff2fc5e filesize 0x2c01a\r
1158 Loading segment from rom address 0xfff27930\r
1159   Entry Point 0x00008200\r
1160 Loading Segment: addr: 0x0000000000008200 memsz: 0x0000000000017c38 filesz: 0x0000000000008312\r
1161 lb: [0x0000000000100000, 0x000000000017b040)\r
1162 Post relocation: addr: 0x0000000000008200 memsz: 0x0000000000017c38 filesz: 0x0000000000008312\r
1163 using LZMA\r
1164 [ 0x00008200, 00018507, 0x0001fe38) <- fff2794c\r
1165 Clearing Segment: addr: 0x0000000000018507 memsz: 0x0000000000007931\r
1166 dest 00008200, end 0001fe38, bouncebuffer bf5b8980\r
1167 Loading Segment: addr: 0x0000000000100000 memsz: 0x000000000008c640 filesz: 0x000000000002c01a\r
1168 lb: [0x0000000000100000, 0x000000000017b040)\r
1169 segment: [0x0000000000100000, 0x000000000012c01a, 0x000000000018c640)\r
1170  bounce: [0x00000000bf5b8980, 0x00000000bf5e499a, 0x00000000bf644fc0)\r
1171 Post relocation: addr: 0x00000000bf5b8980 memsz: 0x000000000008c640 filesz: 0x000000000002c01a\r
1172 using LZMA\r
1173 [ 0xbf5b8980, bf644fc0, 0xbf644fc0) <- fff2fc5e\r
1174 dest bf5b8980, end bf644fc0, bouncebuffer bf5b8980\r
1175 move suffix around: from bf6339c0, to 17b040, amount: 11600\r
1176 Loaded segments\r
1177 PCH watchdog disabled\r
1178 Jumping to boot code at 00008200\r
1179 CPU0: stack: 00176000 - 00177000, lowest used address 00176a78, stack used: 1416 bytes\r
1180 entry    = 0x00008200\r
1181 lb_start = 0x00100000\r
1182 lb_size  = 0x0007b040\r
1183 buffer   = 0xbf5b8980\r
1184