google/parrot/4.0-6919-g85620db/2014-09-13T00:21:02Z
[board-status.git] / hp / pavilion_m6_1035dx / 4.0-5780-g288c958 / 2014-04-17T02:42:44Z / coreboot_console.txt
1 coreboot-4.0-5819-g86777e3-nuclearis Mon Apr 21 14:37:05 CDT 2014 booting...\r
2 BS: BS_PRE_DEVICE times (us): entry 0 run 0 exit 0\r
3 BS: BS_DEV_INIT_CHIPS times (us): entry 0 run 7 exit 0\r
4 Enumerating buses...\r
5 Show all devs...Before device enumeration.\r
6 Root Device: enabled 1\r
7 CPU_CLUSTER: 0: enabled 1\r
8 APIC: 10: enabled 1\r
9 DOMAIN: 0000: enabled 1\r
10 PCI: 00:00.0: enabled 1\r
11 PCI: 00:01.0: enabled 1\r
12 PCI: 00:01.1: enabled 1\r
13 PCI: 00:03.0: enabled 0\r
14 PCI: 00:04.0: enabled 1\r
15 PCI: 00:05.0: enabled 1\r
16 PCI: 00:08.0: enabled 0\r
17 PCI: 00:10.0: enabled 1\r
18 PCI: 00:11.0: enabled 1\r
19 PCI: 00:12.0: enabled 1\r
20 PCI: 00:12.2: enabled 1\r
21 PCI: 00:13.0: enabled 1\r
22 PCI: 00:13.2: enabled 1\r
23 PCI: 00:14.0: enabled 1\r
24 I2C: 00:50: enabled 1\r
25 I2C: 00:51: enabled 1\r
26 PCI: 00:14.2: enabled 1\r
27 PCI: 00:14.3: enabled 1\r
28 PNP: 00ff.1: enabled 1\r
29 PCI: 00:14.4: enabled 1\r
30 PCI: 00:14.5: enabled 1\r
31 PCI: 00:14.6: enabled 0\r
32 PCI: 00:14.7: enabled 1\r
33 PCI: 00:15.0: enabled 0\r
34 PCI: 00:15.1: enabled 0\r
35 PCI: 00:15.2: enabled 0\r
36 PCI: 00:15.3: enabled 0\r
37 PCI: 00:18.0: enabled 1\r
38 PCI: 00:18.1: enabled 1\r
39 PCI: 00:18.2: enabled 1\r
40 PCI: 00:18.3: enabled 1\r
41 PCI: 00:18.4: enabled 1\r
42 PCI: 00:18.5: enabled 1\r
43 Compare with tree...\r
44 Root Device: enabled 1\r
45  CPU_CLUSTER: 0: enabled 1\r
46   APIC: 10: enabled 1\r
47  DOMAIN: 0000: enabled 1\r
48   PCI: 00:00.0: enabled 1\r
49   PCI: 00:01.0: enabled 1\r
50   PCI: 00:01.1: enabled 1\r
51   PCI: 00:03.0: enabled 0\r
52   PCI: 00:04.0: enabled 1\r
53   PCI: 00:05.0: enabled 1\r
54   PCI: 00:08.0: enabled 0\r
55   PCI: 00:10.0: enabled 1\r
56   PCI: 00:11.0: enabled 1\r
57   PCI: 00:12.0: enabled 1\r
58   PCI: 00:12.2: enabled 1\r
59   PCI: 00:13.0: enabled 1\r
60   PCI: 00:13.2: enabled 1\r
61   PCI: 00:14.0: enabled 1\r
62    I2C: 00:50: enabled 1\r
63    I2C: 00:51: enabled 1\r
64   PCI: 00:14.2: enabled 1\r
65   PCI: 00:14.3: enabled 1\r
66    PNP: 00ff.1: enabled 1\r
67   PCI: 00:14.4: enabled 1\r
68   PCI: 00:14.5: enabled 1\r
69   PCI: 00:14.6: enabled 0\r
70   PCI: 00:14.7: enabled 1\r
71   PCI: 00:15.0: enabled 0\r
72   PCI: 00:15.1: enabled 0\r
73   PCI: 00:15.2: enabled 0\r
74   PCI: 00:15.3: enabled 0\r
75   PCI: 00:18.0: enabled 1\r
76   PCI: 00:18.1: enabled 1\r
77   PCI: 00:18.2: enabled 1\r
78   PCI: 00:18.3: enabled 1\r
79   PCI: 00:18.4: enabled 1\r
80   PCI: 00:18.5: enabled 1\r
81 Mainboard Pavilion m6 1035dx Enable.\r
82 scan_static_bus for Root Device\r
83 setup_bsp_ramtop, TOP MEM: msr.lo = 0x7f000000, msr.hi = 0x00000000\r
84 setup_bsp_ramtop, TOP MEM2: msr.lo = 0x00000000, msr.hi = 0x00000000\r
85 setup_uma_memory: uma size 0x20000000, memory start 0x5f000000\r
86 CPU_CLUSTER: 0 enabled\r
87 DOMAIN: 0000 enabled\r
88 CPU_CLUSTER: 0 scanning...\r
89 PCI: 00:18.5 family15h, core_max=0x10, core_nums=0xf, siblings=0x3\r
90 lpaicid_start=0x10 node 0x0 core 0x0 apicid=0x10\r
91 CPU: APIC: 10 enabled\r
92 lpaicid_start=0x10 node 0x0 core 0x1 apicid=0x11\r
93 CPU: APIC: 11 enabled\r
94 lpaicid_start=0x10 node 0x0 core 0x2 apicid=0x12\r
95 CPU: APIC: 12 enabled\r
96 lpaicid_start=0x10 node 0x0 core 0x3 apicid=0x13\r
97 CPU: APIC: 13 enabled\r
98 DOMAIN: 0000 scanning...\r
99 PCI: pci_scan_bus for bus 00\r
100 PCI: 00:00.0 [1022/1410] enabled\r
101 PCI: 00:01.0 [1002/9900] enabled\r
102 PCI: 00:01.1 [1002/9902] enabled\r
103 Capability: type 0x01 @ 0x50\r
104 Capability: type 0x10 @ 0x58\r
105 Capability: type 0x05 @ 0xa0\r
106 Capability: type 0x0d @ 0xb0\r
107 Capability: type 0x08 @ 0xb8\r
108 Capability: type 0x01 @ 0x50\r
109 Capability: type 0x10 @ 0x58\r
110 PCI: 00:04.0 subordinate bus PCI Express\r
111 PCI: 00:04.0 [1022/1414] enabled\r
112 Capability: type 0x01 @ 0x50\r
113 Capability: type 0x10 @ 0x58\r
114 Capability: type 0x05 @ 0xa0\r
115 Capability: type 0x0d @ 0xb0\r
116 Capability: type 0x08 @ 0xb8\r
117 Capability: type 0x01 @ 0x50\r
118 Capability: type 0x10 @ 0x58\r
119 PCI: 00:05.0 subordinate bus PCI Express\r
120 PCI: 00:05.0 [1022/1415] enabled\r
121 hudson_enable()\r
122 PCI: 00:10.0 [1022/7812] enabled\r
123 hudson_enable()\r
124 PCI: 00:11.0 [1022/7801] ops\r
125 PCI: 00:11.0 [1022/7801] enabled\r
126 hudson_enable()\r
127 PCI: 00:12.0 [1022/7807] ops\r
128 PCI: 00:12.0 [1022/7807] enabled\r
129 hudson_enable()\r
130 PCI: 00:12.2 [1022/7808] ops\r
131 PCI: 00:12.2 [1022/7808] enabled\r
132 hudson_enable()\r
133 PCI: 00:13.0 [1022/7807] ops\r
134 PCI: 00:13.0 [1022/7807] enabled\r
135 hudson_enable()\r
136 PCI: 00:13.2 [1022/7808] ops\r
137 PCI: 00:13.2 [1022/7808] enabled\r
138 hudson_enable()\r
139 PCI: 00:14.0 [1022/780b] bus ops\r
140 PCI: 00:14.0 [1022/780b] enabled\r
141 hudson_enable()\r
142 PCI: 00:14.2 [1022/780d] ops\r
143 PCI: 00:14.2 [1022/780d] enabled\r
144 hudson_enable()\r
145 PCI: 00:14.3 [1022/780e] bus ops\r
146 PCI: 00:14.3 [1022/780e] enabled\r
147 hudson_enable()\r
148 PCI: 00:14.4 [1022/780f] bus ops\r
149 PCI: 00:14.4 [1022/780f] enabled\r
150 hudson_enable()\r
151 PCI: 00:14.5 [1022/7809] ops\r
152 PCI: 00:14.5 [1022/7809] enabled\r
153 hudson_enable()\r
154 hudson_enable()\r
155 PCI: 00:14.7 [1022/7806] enabled\r
156 hudson_enable()\r
157 hudson_enable()\r
158 hudson_enable()\r
159 hudson_enable()\r
160 PCI: 00:18.0 [1022/1400] ops\r
161 PCI: 00:18.0 [1022/1400] enabled\r
162 PCI: 00:18.1 [1022/1401] enabled\r
163 PCI: 00:18.2 [1022/1402] enabled\r
164 PCI: 00:18.3 [1022/1403] enabled\r
165 PCI: 00:18.4 [1022/1404] enabled\r
166 PCI: 00:18.5 [1022/1405] enabled\r
167 do_pci_scan_bridge for PCI: 00:04.0\r
168 PCI: pci_scan_bus for bus 01\r
169 PCI: 01:00.0 [10ec/5289] enabled\r
170 PCI: 01:00.2 [10ec/8168] enabled\r
171 PCI: pci_scan_bus returning with max=001\r
172 Capability: type 0x01 @ 0x40\r
173 Capability: type 0x05 @ 0x50\r
174 Capability: type 0x10 @ 0x70\r
175 Capability: type 0x01 @ 0x50\r
176 Capability: type 0x10 @ 0x58\r
177 Enabling Common Clock Configuration\r
178 ASPM: Enabled L1\r
179 Capability: type 0x01 @ 0x40\r
180 Capability: type 0x05 @ 0x50\r
181 Capability: type 0x10 @ 0x70\r
182 Capability: type 0x01 @ 0x50\r
183 Capability: type 0x10 @ 0x58\r
184 Enabling Common Clock Configuration\r
185 ASPM: Enabled L1\r
186 do_pci_scan_bridge returns max 1\r
187 do_pci_scan_bridge for PCI: 00:05.0\r
188 PCI: pci_scan_bus for bus 02\r
189 PCI: 02:00.0 [168c/0032] enabled\r
190 PCI: pci_scan_bus returning with max=002\r
191 Capability: type 0x01 @ 0x40\r
192 Capability: type 0x05 @ 0x50\r
193 Capability: type 0x10 @ 0x70\r
194 Capability: type 0x01 @ 0x50\r
195 Capability: type 0x10 @ 0x58\r
196 Enabling Common Clock Configuration\r
197 ASPM: Enabled L0s and L1\r
198 do_pci_scan_bridge returns max 2\r
199 scan_static_bus for PCI: 00:14.0\r
200 smbus: PCI: 00:14.0[0]->I2C: 01:50 enabled\r
201 smbus: PCI: 00:14.0[0]->I2C: 01:51 enabled\r
202 scan_static_bus for PCI: 00:14.0 done\r
203 scan_static_bus for PCI: 00:14.3\r
204 PNP: 00ff.1 enabled\r
205 PNP: 00ff.0 enabled\r
206 scan_static_bus for PCI: 00:14.3 done\r
207 do_pci_scan_bridge for PCI: 00:14.4\r
208 PCI: pci_scan_bus for bus 03\r
209 PCI: pci_scan_bus returning with max=003\r
210 do_pci_scan_bridge returns max 3\r
211 PCI: pci_scan_bus returning with max=003\r
212 scan_static_bus for Root Device done\r
213 done\r
214 BS: BS_DEV_ENUMERATE times (us): entry 0 run 5723 exit 0\r
215 found VGA at PCI: 00:01.0\r
216 Setting up VGA for PCI: 00:01.0\r
217 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
218 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
219 Allocating resources...\r
220 Reading resources...\r
221 Root Device read_resources bus 0 link: 0\r
222 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
223 APIC: 10 missing read_resources\r
224 APIC: 11 missing read_resources\r
225 APIC: 12 missing read_resources\r
226 APIC: 13 missing read_resources\r
227 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
228 fx_devs=0x1\r
229 DOMAIN: 0000 read_resources bus 0 link: 0\r
230 PCI: 00:04.0 read_resources bus 1 link: 0\r
231 PCI: 00:04.0 read_resources bus 1 link: 0 done\r
232 PCI: 00:05.0 read_resources bus 2 link: 0\r
233 PCI: 00:05.0 read_resources bus 2 link: 0 done\r
234 More than one caller of pci_ehci_read_resources from PCI: 00:12.0\r
235 PCI: 00:12.2 EHCI BAR hook registered\r
236 More than one caller of pci_ehci_read_resources from PCI: 00:13.0\r
237 More than one caller of pci_ehci_read_resources from PCI: 00:13.2\r
238 PCI: 00:14.0 read_resources bus 1 link: 0\r
239 I2C: 01:50 missing read_resources\r
240 I2C: 01:51 missing read_resources\r
241 PCI: 00:14.0 read_resources bus 1 link: 0 done\r
242 PCI: 00:14.3 read_resources bus 0 link: 0\r
243 PNP: 00ff.1 missing read_resources\r
244 PCI: 00:14.3 read_resources bus 0 link: 0 done\r
245 PCI: 00:14.4 read_resources bus 3 link: 0\r
246 PCI: 00:14.4 read_resources bus 3 link: 0 done\r
247 More than one caller of pci_ehci_read_resources from PCI: 00:14.5\r
248 PCI: 00:18.0 read_resources bus 0 link: 0\r
249 PCI: 00:18.0 read_resources bus 0 link: 0 done\r
250 PCI: 00:18.0 read_resources bus 0 link: 1\r
251 PCI: 00:18.0 read_resources bus 0 link: 1 done\r
252 PCI: 00:18.0 read_resources bus 0 link: 2\r
253 PCI: 00:18.0 read_resources bus 0 link: 2 done\r
254 PCI: 00:18.0 read_resources bus 0 link: 3\r
255 PCI: 00:18.0 read_resources bus 0 link: 3 done\r
256 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
257 Root Device read_resources bus 0 link: 0 done\r
258 Done reading resources.\r
259 Show resources in subtree (Root Device)...After reading.\r
260  Root Device child on link 0 CPU_CLUSTER: 0\r
261   CPU_CLUSTER: 0 child on link 0 APIC: 10\r
262    APIC: 10\r
263    APIC: 11\r
264    APIC: 12\r
265    APIC: 13\r
266   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
267   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
268   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
269    PCI: 00:00.0\r
270    PCI: 00:01.0\r
271    PCI: 00:01.0 resource base 0 size 10000000 align 28 gran 28 limit ffffffff flags 1200 index 10\r
272    PCI: 00:01.0 resource base 0 size 100 align 8 gran 8 limit ffff flags 100 index 14\r
273    PCI: 00:01.0 resource base 0 size 40000 align 18 gran 18 limit ffffffff flags 200 index 18\r
274    PCI: 00:01.1\r
275    PCI: 00:01.1 resource base 0 size 4000 align 14 gran 14 limit ffffffff flags 200 index 10\r
276    PCI: 00:03.0\r
277    PCI: 00:04.0 child on link 0 PCI: 01:00.0\r
278    PCI: 00:04.0 resource base 0 size 0 align 12 gran 12 limit ffffffff flags 80102 index 1c\r
279    PCI: 00:04.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
280    PCI: 00:04.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
281     PCI: 01:00.0\r
282     PCI: 01:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffff flags 200 index 10\r
283     PCI: 01:00.2\r
284     PCI: 01:00.2 resource base 0 size 100 align 8 gran 8 limit ffff flags 100 index 10\r
285     PCI: 01:00.2 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 1201 index 18\r
286     PCI: 01:00.2 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 1201 index 20\r
287    PCI: 00:05.0 child on link 0 PCI: 02:00.0\r
288    PCI: 00:05.0 resource base 0 size 0 align 12 gran 12 limit ffffffff flags 80102 index 1c\r
289    PCI: 00:05.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
290    PCI: 00:05.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
291     PCI: 02:00.0\r
292     PCI: 02:00.0 resource base 0 size 80000 align 19 gran 19 limit ffffffffffffffff flags 201 index 10\r
293     PCI: 02:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffff flags 2200 index 30\r
294    PCI: 00:08.0\r
295    PCI: 00:10.0\r
296    PCI: 00:10.0 resource base 0 size 2000 align 13 gran 13 limit ffffffffffffffff flags 201 index 10\r
297    PCI: 00:11.0\r
298    PCI: 00:11.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
299    PCI: 00:11.0 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
300    PCI: 00:11.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
301    PCI: 00:11.0 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
302    PCI: 00:11.0 resource base 0 size 10 align 4 gran 4 limit ffff flags 100 index 20\r
303    PCI: 00:11.0 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
304    PCI: 00:12.0\r
305    PCI: 00:12.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
306    PCI: 00:12.2\r
307    PCI: 00:12.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
308    PCI: 00:13.0\r
309    PCI: 00:13.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
310    PCI: 00:13.2\r
311    PCI: 00:13.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
312    PCI: 00:14.0 child on link 0 I2C: 01:50\r
313     I2C: 01:50\r
314     I2C: 01:51\r
315    PCI: 00:14.2\r
316    PCI: 00:14.2 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
317    PCI: 00:14.3 child on link 0 PNP: 00ff.1\r
318    PCI: 00:14.3 resource base 0 size 1 align 0 gran 0 limit ffffffef flags 200 index a0\r
319    PCI: 00:14.3 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
320    PCI: 00:14.3 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
321     PNP: 00ff.1\r
322     PNP: 00ff.0\r
323    PCI: 00:14.4\r
324    PCI: 00:14.4 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
325    PCI: 00:14.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 81202 index 24\r
326    PCI: 00:14.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
327    PCI: 00:14.5\r
328    PCI: 00:14.5 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
329    PCI: 00:14.6\r
330    PCI: 00:14.7\r
331    PCI: 00:14.7 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
332    PCI: 00:15.0\r
333    PCI: 00:15.1\r
334    PCI: 00:15.2\r
335    PCI: 00:15.3\r
336    PCI: 00:18.0\r
337    PCI: 00:18.0 resource base f8000000 size 4000000 align 0 gran 0 limit 0 flags f0000200 index c0010058\r
338    PCI: 00:18.1\r
339    PCI: 00:18.2\r
340    PCI: 00:18.3\r
341    PCI: 00:18.4\r
342    PCI: 00:18.5\r
343 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
344 PCI: 00:04.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffffffff\r
345 PCI: 01:00.2 10 *  [0x0 - 0xff] io\r
346 PCI: 00:04.0 compute_resources_io: base: 100 size: 1000 align: 12 gran: 12 limit: ffff done\r
347 PCI: 00:05.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffffffff\r
348 PCI: 00:05.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffffffff done\r
349 PCI: 00:14.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
350 PCI: 00:14.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
351 PCI: 00:04.0 1c *  [0x0 - 0xfff] io\r
352 PCI: 00:01.0 14 *  [0x1000 - 0x10ff] io\r
353 PCI: 00:11.0 20 *  [0x1400 - 0x140f] io\r
354 PCI: 00:11.0 10 *  [0x1410 - 0x1417] io\r
355 PCI: 00:11.0 18 *  [0x1418 - 0x141f] io\r
356 PCI: 00:11.0 14 *  [0x1420 - 0x1423] io\r
357 PCI: 00:11.0 1c *  [0x1424 - 0x1427] io\r
358 DOMAIN: 0000 compute_resources_io: base: 1428 size: 1428 align: 12 gran: 0 limit: ffff done\r
359 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
360 PCI: 00:04.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
361 PCI: 01:00.2 20 *  [0x0 - 0x3fff] prefmem\r
362 PCI: 01:00.2 18 *  [0x4000 - 0x4fff] prefmem\r
363 PCI: 00:04.0 compute_resources_prefmem: base: 5000 size: 100000 align: 20 gran: 20 limit: ffffffffffffffff done\r
364 PCI: 00:04.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
365 PCI: 01:00.0 10 *  [0x0 - 0xffff] mem\r
366 PCI: 00:04.0 compute_resources_mem: base: 10000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
367 PCI: 00:05.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
368 PCI: 00:05.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
369 PCI: 00:05.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
370 PCI: 02:00.0 10 *  [0x0 - 0x7ffff] mem\r
371 PCI: 02:00.0 30 *  [0x80000 - 0x8ffff] mem\r
372 PCI: 00:05.0 compute_resources_mem: base: 90000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
373 PCI: 00:14.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
374 PCI: 00:14.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
375 PCI: 00:14.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
376 PCI: 00:14.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
377 PCI: 00:01.0 10 *  [0x0 - 0xfffffff] prefmem\r
378 PCI: 00:04.0 24 *  [0x10000000 - 0x100fffff] prefmem\r
379 PCI: 00:04.0 20 *  [0x10100000 - 0x101fffff] mem\r
380 PCI: 00:05.0 20 *  [0x10200000 - 0x102fffff] mem\r
381 PCI: 00:01.0 18 *  [0x10300000 - 0x1033ffff] mem\r
382 PCI: 00:01.1 10 *  [0x10340000 - 0x10343fff] mem\r
383 PCI: 00:14.2 10 *  [0x10344000 - 0x10347fff] mem\r
384 PCI: 00:10.0 10 *  [0x10348000 - 0x10349fff] mem\r
385 PCI: 00:12.0 10 *  [0x1034a000 - 0x1034afff] mem\r
386 PCI: 00:13.0 10 *  [0x1034b000 - 0x1034bfff] mem\r
387 PCI: 00:14.5 10 *  [0x1034c000 - 0x1034cfff] mem\r
388 PCI: 00:11.0 24 *  [0x1034d000 - 0x1034d7ff] mem\r
389 PCI: 00:12.2 10 *  [0x1034d800 - 0x1034d8ff] mem\r
390 PCI: 00:13.2 10 *  [0x1034d900 - 0x1034d9ff] mem\r
391 PCI: 00:14.7 10 *  [0x1034da00 - 0x1034daff] mem\r
392 PCI: 00:14.3 a0 *  [0x1034db00 - 0x1034db00] mem\r
393 DOMAIN: 0000 compute_resources_mem: base: 1034db01 size: 1034db01 align: 28 gran: 0 limit: ffffffef done\r
394 avoid_fixed_resources: DOMAIN: 0000\r
395 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
396 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffef\r
397 constrain_resources: DOMAIN: 0000\r
398 constrain_resources: PCI: 00:00.0\r
399 constrain_resources: PCI: 00:01.0\r
400 constrain_resources: PCI: 00:01.1\r
401 constrain_resources: PCI: 00:04.0\r
402 constrain_resources: PCI: 01:00.0\r
403 constrain_resources: PCI: 01:00.2\r
404 constrain_resources: PCI: 00:05.0\r
405 constrain_resources: PCI: 02:00.0\r
406 constrain_resources: PCI: 00:10.0\r
407 constrain_resources: PCI: 00:11.0\r
408 constrain_resources: PCI: 00:12.0\r
409 constrain_resources: PCI: 00:12.2\r
410 constrain_resources: PCI: 00:13.0\r
411 constrain_resources: PCI: 00:13.2\r
412 constrain_resources: PCI: 00:14.0\r
413 constrain_resources: I2C: 01:50\r
414 constrain_resources: I2C: 01:51\r
415 constrain_resources: PCI: 00:14.2\r
416 constrain_resources: PCI: 00:14.3\r
417 constrain_resources: PNP: 00ff.1\r
418 constrain_resources: PNP: 00ff.0\r
419 constrain_resources: PCI: 00:14.4\r
420 constrain_resources: PCI: 00:14.5\r
421 constrain_resources: PCI: 00:14.7\r
422 constrain_resources: PCI: 00:18.0\r
423 constrain_resources: PCI: 00:18.1\r
424 constrain_resources: PCI: 00:18.2\r
425 constrain_resources: PCI: 00:18.3\r
426 constrain_resources: PCI: 00:18.4\r
427 constrain_resources: PCI: 00:18.5\r
428 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
429         lim->base 00001000 lim->limit 0000ffff\r
430 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffef\r
431         lim->base 00000000 lim->limit f7ffffff\r
432 Setting resources...\r
433 DOMAIN: 0000 allocate_resources_io: base:1000 size:1428 align:12 gran:0 limit:ffff\r
434 Assigned: PCI: 00:04.0 1c *  [0x1000 - 0x1fff] io\r
435 Assigned: PCI: 00:01.0 14 *  [0x2000 - 0x20ff] io\r
436 Assigned: PCI: 00:11.0 20 *  [0x2400 - 0x240f] io\r
437 Assigned: PCI: 00:11.0 10 *  [0x2410 - 0x2417] io\r
438 Assigned: PCI: 00:11.0 18 *  [0x2418 - 0x241f] io\r
439 Assigned: PCI: 00:11.0 14 *  [0x2420 - 0x2423] io\r
440 Assigned: PCI: 00:11.0 1c *  [0x2424 - 0x2427] io\r
441 DOMAIN: 0000 allocate_resources_io: next_base: 2428 size: 1428 align: 12 gran: 0 done\r
442 PCI: 00:04.0 allocate_resources_io: base:1000 size:1000 align:12 gran:12 limit:ffff\r
443 Assigned: PCI: 01:00.2 10 *  [0x1000 - 0x10ff] io\r
444 PCI: 00:04.0 allocate_resources_io: next_base: 1100 size: 1000 align: 12 gran: 12 done\r
445 PCI: 00:05.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
446 PCI: 00:05.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
447 PCI: 00:14.4 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
448 PCI: 00:14.4 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
449 DOMAIN: 0000 allocate_resources_mem: base:e0000000 size:1034db01 align:28 gran:0 limit:f7ffffff\r
450 Assigned: PCI: 00:01.0 10 *  [0xe0000000 - 0xefffffff] prefmem\r
451 Assigned: PCI: 00:04.0 24 *  [0xf0000000 - 0xf00fffff] prefmem\r
452 Assigned: PCI: 00:04.0 20 *  [0xf0100000 - 0xf01fffff] mem\r
453 Assigned: PCI: 00:05.0 20 *  [0xf0200000 - 0xf02fffff] mem\r
454 Assigned: PCI: 00:01.0 18 *  [0xf0300000 - 0xf033ffff] mem\r
455 Assigned: PCI: 00:01.1 10 *  [0xf0340000 - 0xf0343fff] mem\r
456 Assigned: PCI: 00:14.2 10 *  [0xf0344000 - 0xf0347fff] mem\r
457 Assigned: PCI: 00:10.0 10 *  [0xf0348000 - 0xf0349fff] mem\r
458 Assigned: PCI: 00:12.0 10 *  [0xf034a000 - 0xf034afff] mem\r
459 Assigned: PCI: 00:13.0 10 *  [0xf034b000 - 0xf034bfff] mem\r
460 Assigned: PCI: 00:14.5 10 *  [0xf034c000 - 0xf034cfff] mem\r
461 Assigned: PCI: 00:11.0 24 *  [0xf034d000 - 0xf034d7ff] mem\r
462 Assigned: PCI: 00:12.2 10 *  [0xf034d800 - 0xf034d8ff] mem\r
463 Assigned: PCI: 00:13.2 10 *  [0xf034d900 - 0xf034d9ff] mem\r
464 Assigned: PCI: 00:14.7 10 *  [0xf034da00 - 0xf034daff] mem\r
465 Assigned: PCI: 00:14.3 a0 *  [0xf034db00 - 0xf034db00] mem\r
466 DOMAIN: 0000 allocate_resources_mem: next_base: f034db01 size: 1034db01 align: 28 gran: 0 done\r
467 PCI: 00:04.0 allocate_resources_prefmem: base:f0000000 size:100000 align:20 gran:20 limit:f7ffffff\r
468 Assigned: PCI: 01:00.2 20 *  [0xf0000000 - 0xf0003fff] prefmem\r
469 Assigned: PCI: 01:00.2 18 *  [0xf0004000 - 0xf0004fff] prefmem\r
470 PCI: 00:04.0 allocate_resources_prefmem: next_base: f0005000 size: 100000 align: 20 gran: 20 done\r
471 PCI: 00:04.0 allocate_resources_mem: base:f0100000 size:100000 align:20 gran:20 limit:f7ffffff\r
472 Assigned: PCI: 01:00.0 10 *  [0xf0100000 - 0xf010ffff] mem\r
473 PCI: 00:04.0 allocate_resources_mem: next_base: f0110000 size: 100000 align: 20 gran: 20 done\r
474 PCI: 00:05.0 allocate_resources_prefmem: base:f7ffffff size:0 align:20 gran:20 limit:f7ffffff\r
475 PCI: 00:05.0 allocate_resources_prefmem: next_base: f7ffffff size: 0 align: 20 gran: 20 done\r
476 PCI: 00:05.0 allocate_resources_mem: base:f0200000 size:100000 align:20 gran:20 limit:f7ffffff\r
477 Assigned: PCI: 02:00.0 10 *  [0xf0200000 - 0xf027ffff] mem\r
478 Assigned: PCI: 02:00.0 30 *  [0xf0280000 - 0xf028ffff] mem\r
479 PCI: 00:05.0 allocate_resources_mem: next_base: f0290000 size: 100000 align: 20 gran: 20 done\r
480 PCI: 00:14.4 allocate_resources_prefmem: base:f7ffffff size:0 align:20 gran:20 limit:f7ffffff\r
481 PCI: 00:14.4 allocate_resources_prefmem: next_base: f7ffffff size: 0 align: 20 gran: 20 done\r
482 PCI: 00:14.4 allocate_resources_mem: base:f7ffffff size:0 align:20 gran:20 limit:f7ffffff\r
483 PCI: 00:14.4 allocate_resources_mem: next_base: f7ffffff size: 0 align: 20 gran: 20 done\r
484 Root Device assign_resources, bus 0 link: 0\r
485 node 0: mmio_basek=00380000, basek=00000300, limitk=001e0000\r
486 CBMEM region 5e120000-5effffff (cbmem_late_set_table)\r
487 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
488 PCI: 00:01.0 10 <- [0x00e0000000 - 0x00efffffff] size 0x10000000 gran 0x1c prefmem\r
489 PCI: 00:01.0 14 <- [0x0000002000 - 0x00000020ff] size 0x00000100 gran 0x08 io\r
490 PCI: 00:01.0 18 <- [0x00f0300000 - 0x00f033ffff] size 0x00040000 gran 0x12 mem\r
491 PCI: 00:01.1 10 <- [0x00f0340000 - 0x00f0343fff] size 0x00004000 gran 0x0e mem\r
492 PCI: 00:04.0 1c <- [0x0000001000 - 0x0000001fff] size 0x00001000 gran 0x0c bus 01 io\r
493 PCI: 00:04.0 24 <- [0x00f0000000 - 0x00f00fffff] size 0x00100000 gran 0x14 bus 01 prefmem\r
494 PCI: 00:04.0 20 <- [0x00f0100000 - 0x00f01fffff] size 0x00100000 gran 0x14 bus 01 mem\r
495 PCI: 00:04.0 assign_resources, bus 1 link: 0\r
496 PCI: 01:00.0 10 <- [0x00f0100000 - 0x00f010ffff] size 0x00010000 gran 0x10 mem\r
497 PCI: 01:00.2 10 <- [0x0000001000 - 0x00000010ff] size 0x00000100 gran 0x08 io\r
498 PCI: 01:00.2 18 <- [0x00f0004000 - 0x00f0004fff] size 0x00001000 gran 0x0c prefmem64\r
499 PCI: 01:00.2 20 <- [0x00f0000000 - 0x00f0003fff] size 0x00004000 gran 0x0e prefmem64\r
500 PCI: 00:04.0 assign_resources, bus 1 link: 0\r
501 PCI: 00:05.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 02 io\r
502 PCI: 00:05.0 24 <- [0x00f7ffffff - 0x00f7fffffe] size 0x00000000 gran 0x14 bus 02 prefmem\r
503 PCI: 00:05.0 20 <- [0x00f0200000 - 0x00f02fffff] size 0x00100000 gran 0x14 bus 02 mem\r
504 PCI: 00:05.0 assign_resources, bus 2 link: 0\r
505 PCI: 02:00.0 10 <- [0x00f0200000 - 0x00f027ffff] size 0x00080000 gran 0x13 mem64\r
506 PCI: 02:00.0 30 <- [0x00f0280000 - 0x00f028ffff] size 0x00010000 gran 0x10 romem\r
507 PCI: 00:05.0 assign_resources, bus 2 link: 0\r
508 PCI: 00:10.0 10 <- [0x00f0348000 - 0x00f0349fff] size 0x00002000 gran 0x0d mem64\r
509 PCI: 00:11.0 10 <- [0x0000002410 - 0x0000002417] size 0x00000008 gran 0x03 io\r
510 PCI: 00:11.0 14 <- [0x0000002420 - 0x0000002423] size 0x00000004 gran 0x02 io\r
511 PCI: 00:11.0 18 <- [0x0000002418 - 0x000000241f] size 0x00000008 gran 0x03 io\r
512 PCI: 00:11.0 1c <- [0x0000002424 - 0x0000002427] size 0x00000004 gran 0x02 io\r
513 PCI: 00:11.0 20 <- [0x0000002400 - 0x000000240f] size 0x00000010 gran 0x04 io\r
514 PCI: 00:11.0 24 <- [0x00f034d000 - 0x00f034d7ff] size 0x00000800 gran 0x0b mem\r
515 PCI: 00:12.0 10 <- [0x00f034a000 - 0x00f034afff] size 0x00001000 gran 0x0c mem\r
516 PCI: 00:12.2 EHCI Debug Port hook triggered\r
517 PCI: 00:12.2 10 <- [0x00f034d800 - 0x00f034d8ff] size 0x00000100 gran 0x08 mem\r
518 PCI: 00:12.2 10 <- [0x00f034d800 - 0x00f034d8ff] size 0x00000100 gran 0x08 mem\r
519 PCI: 00:12.2 EHCI Debug Port relocated\r
520 PCI: 00:13.0 10 <- [0x00f034b000 - 0x00f034bfff] size 0x00001000 gran 0x0c mem\r
521 PCI: 00:13.2 10 <- [0x00f034d900 - 0x00f034d9ff] size 0x00000100 gran 0x08 mem\r
522 PCI: 00:14.2 10 <- [0x00f0344000 - 0x00f0347fff] size 0x00004000 gran 0x0e mem64\r
523 PCI: 00:14.3 a0 <- [0x00f034db02 - 0x00f034db02] size 0x00000001 gran 0x00 mem\r
524 PCI: 00:14.3 assign_resources, bus 0 link: 0\r
525 PCI: 00:14.3 assign_resources, bus 0 link: 0\r
526 PCI: 00:14.4 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 03 io\r
527 PCI: 00:14.4 24 <- [0x00f7ffffff - 0x00f7fffffe] size 0x00000000 gran 0x14 bus 03 prefmem\r
528 PCI: 00:14.4 20 <- [0x00f7ffffff - 0x00f7fffffe] size 0x00000000 gran 0x14 bus 03 mem\r
529 PCI: 00:14.5 10 <- [0x00f034c000 - 0x00f034cfff] size 0x00001000 gran 0x0c mem\r
530 PCI: 00:14.7 10 <- [0x00f034da00 - 0x00f034daff] size 0x00000100 gran 0x08 mem64\r
531 PCI: 00:18.0 c0010058 <- [0x00f8000000 - 0x00fbffffff] size 0x04000000 gran 0x00 mem <mmconfig>\r
532 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
533 Root Device assign_resources, bus 0 link: 0\r
534 Done setting resources.\r
535 Show resources in subtree (Root Device)...After assigning values.\r
536  Root Device child on link 0 CPU_CLUSTER: 0\r
537   CPU_CLUSTER: 0 child on link 0 APIC: 10\r
538    APIC: 10\r
539    APIC: 11\r
540    APIC: 12\r
541    APIC: 13\r
542   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
543   DOMAIN: 0000 resource base 1000 size 1428 align 12 gran 0 limit ffff flags 40040100 index 10000000\r
544   DOMAIN: 0000 resource base e0000000 size 1034db01 align 28 gran 0 limit f7ffffff flags 40040200 index 10000100\r
545   DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 10\r
546   DOMAIN: 0000 resource base c0000 size 77f40000 align 0 gran 0 limit 0 flags e0004200 index 20\r
547   DOMAIN: 0000 resource base 5f000000 size 20000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
548    PCI: 00:00.0\r
549    PCI: 00:01.0\r
550    PCI: 00:01.0 resource base e0000000 size 10000000 align 28 gran 28 limit f7ffffff flags 60001200 index 10\r
551    PCI: 00:01.0 resource base 2000 size 100 align 8 gran 8 limit ffff flags 60000100 index 14\r
552    PCI: 00:01.0 resource base f0300000 size 40000 align 18 gran 18 limit f7ffffff flags 60000200 index 18\r
553    PCI: 00:01.1\r
554    PCI: 00:01.1 resource base f0340000 size 4000 align 14 gran 14 limit f7ffffff flags 60000200 index 10\r
555    PCI: 00:03.0\r
556    PCI: 00:04.0 child on link 0 PCI: 01:00.0\r
557    PCI: 00:04.0 resource base 1000 size 1000 align 12 gran 12 limit ffff flags 60080102 index 1c\r
558    PCI: 00:04.0 resource base f0000000 size 100000 align 20 gran 20 limit f7ffffff flags 60081202 index 24\r
559    PCI: 00:04.0 resource base f0100000 size 100000 align 20 gran 20 limit f7ffffff flags 60080202 index 20\r
560     PCI: 01:00.0\r
561     PCI: 01:00.0 resource base f0100000 size 10000 align 16 gran 16 limit f7ffffff flags 60000200 index 10\r
562     PCI: 01:00.2\r
563     PCI: 01:00.2 resource base 1000 size 100 align 8 gran 8 limit ffff flags 60000100 index 10\r
564     PCI: 01:00.2 resource base f0004000 size 1000 align 12 gran 12 limit f7ffffff flags 60001201 index 18\r
565     PCI: 01:00.2 resource base f0000000 size 4000 align 14 gran 14 limit f7ffffff flags 60001201 index 20\r
566    PCI: 00:05.0 child on link 0 PCI: 02:00.0\r
567    PCI: 00:05.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
568    PCI: 00:05.0 resource base f7ffffff size 0 align 20 gran 20 limit f7ffffff flags 60081202 index 24\r
569    PCI: 00:05.0 resource base f0200000 size 100000 align 20 gran 20 limit f7ffffff flags 60080202 index 20\r
570     PCI: 02:00.0\r
571     PCI: 02:00.0 resource base f0200000 size 80000 align 19 gran 19 limit f7ffffff flags 60000201 index 10\r
572     PCI: 02:00.0 resource base f0280000 size 10000 align 16 gran 16 limit f7ffffff flags 60002200 index 30\r
573    PCI: 00:08.0\r
574    PCI: 00:10.0\r
575    PCI: 00:10.0 resource base f0348000 size 2000 align 13 gran 13 limit f7ffffff flags 60000201 index 10\r
576    PCI: 00:11.0\r
577    PCI: 00:11.0 resource base 2410 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
578    PCI: 00:11.0 resource base 2420 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
579    PCI: 00:11.0 resource base 2418 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
580    PCI: 00:11.0 resource base 2424 size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
581    PCI: 00:11.0 resource base 2400 size 10 align 4 gran 4 limit ffff flags 60000100 index 20\r
582    PCI: 00:11.0 resource base f034d000 size 800 align 11 gran 11 limit f7ffffff flags 60000200 index 24\r
583    PCI: 00:12.0\r
584    PCI: 00:12.0 resource base f034a000 size 1000 align 12 gran 12 limit f7ffffff flags 60000200 index 10\r
585    PCI: 00:12.2\r
586    PCI: 00:12.2 resource base f034d800 size 100 align 8 gran 8 limit f7ffffff flags 60000200 index 10\r
587    PCI: 00:13.0\r
588    PCI: 00:13.0 resource base f034b000 size 1000 align 12 gran 12 limit f7ffffff flags 60000200 index 10\r
589    PCI: 00:13.2\r
590    PCI: 00:13.2 resource base f034d900 size 100 align 8 gran 8 limit f7ffffff flags 60000200 index 10\r
591    PCI: 00:14.0 child on link 0 I2C: 01:50\r
592     I2C: 01:50\r
593     I2C: 01:51\r
594    PCI: 00:14.2\r
595    PCI: 00:14.2 resource base f0344000 size 4000 align 14 gran 14 limit f7ffffff flags 60000201 index 10\r
596    PCI: 00:14.3 child on link 0 PNP: 00ff.1\r
597    PCI: 00:14.3 resource base f034db02 size 1 align 0 gran 0 limit f7ffffff flags 60000200 index a0\r
598    PCI: 00:14.3 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
599    PCI: 00:14.3 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
600     PNP: 00ff.1\r
601     PNP: 00ff.0\r
602    PCI: 00:14.4\r
603    PCI: 00:14.4 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
604    PCI: 00:14.4 resource base f7ffffff size 0 align 20 gran 20 limit f7ffffff flags 60081202 index 24\r
605    PCI: 00:14.4 resource base f7ffffff size 0 align 20 gran 20 limit f7ffffff flags 60080202 index 20\r
606    PCI: 00:14.5\r
607    PCI: 00:14.5 resource base f034c000 size 1000 align 12 gran 12 limit f7ffffff flags 60000200 index 10\r
608    PCI: 00:14.6\r
609    PCI: 00:14.7\r
610    PCI: 00:14.7 resource base f034da00 size 100 align 8 gran 8 limit f7ffffff flags 60000201 index 10\r
611    PCI: 00:15.0\r
612    PCI: 00:15.1\r
613    PCI: 00:15.2\r
614    PCI: 00:15.3\r
615    PCI: 00:18.0\r
616    PCI: 00:18.0 resource base f8000000 size 4000000 align 0 gran 0 limit 0 flags f0000200 index c0010058\r
617    PCI: 00:18.1\r
618    PCI: 00:18.2\r
619    PCI: 00:18.3\r
620    PCI: 00:18.4\r
621    PCI: 00:18.5\r
622 Done allocating resources.\r
623 BS: BS_DEV_RESOURCES times (us): entry 0 run 1368 exit 0\r
624 Enabling resources...\r
625 \r
626 Fam15 - domain_enable_resources: AmdInitMid.\r
627 agesawrapper_amdinitmid passed.\r
628   ader - leaving domain_enable_resources.\r
629 PCI: 00:00.0 subsystem <- 1022/1410\r
630 PCI: 00:00.0 cmd <- 06\r
631 PCI: 00:01.0 subsystem <- 1022/1410\r
632 PCI: 00:01.0 cmd <- 07\r
633 PCI: 00:01.1 subsystem <- 1022/1410\r
634 PCI: 00:01.1 cmd <- 02\r
635 PCI: 00:04.0 bridge ctrl <- 0003\r
636 PCI: 00:04.0 cmd <- 07\r
637 PCI: 00:05.0 bridge ctrl <- 0003\r
638 PCI: 00:05.0 cmd <- 06\r
639 PCI: 00:10.0 subsystem <- 1022/1410\r
640 PCI: 00:10.0 cmd <- 02\r
641 PCI: 00:11.0 cmd <- 03\r
642 PCI: 00:12.0 subsystem <- 1022/1410\r
643 PCI: 00:12.0 cmd <- 02\r
644 PCI: 00:12.2 subsystem <- 1022/1410\r
645 PCI: 00:12.2 cmd <- 02\r
646 PCI: 00:13.0 subsystem <- 1022/1410\r
647 PCI: 00:13.0 cmd <- 02\r
648 PCI: 00:13.2 subsystem <- 1022/1410\r
649 PCI: 00:13.2 cmd <- 02\r
650 PCI: 00:14.0 subsystem <- 1022/1410\r
651 PCI: 00:14.0 cmd <- 403\r
652 PCI: 00:14.2 subsystem <- 1022/1410\r
653 PCI: 00:14.2 cmd <- 02\r
654 PCI: 00:14.3 subsystem <- 1022/1410\r
655 PCI: 00:14.3 cmd <- 0f\r
656 PCI: 00:14.4 bridge ctrl <- 0003\r
657 PCI: 00:14.4 cmd <- 00\r
658 PCI: 00:14.5 subsystem <- 1022/1410\r
659 PCI: 00:14.5 cmd <- 02\r
660 PCI: 00:14.7 subsystem <- 1022/1410\r
661 PCI: 00:14.7 cmd <- 06\r
662 PCI: 00:18.0 cmd <- 00\r
663 PCI: 00:18.1 subsystem <- 1022/1410\r
664 PCI: 00:18.1 cmd <- 00\r
665 PCI: 00:18.2 subsystem <- 1022/1410\r
666 PCI: 00:18.2 cmd <- 00\r
667 PCI: 00:18.3 subsystem <- 1022/1410\r
668 PCI: 00:18.3 cmd <- 00\r
669 PCI: 00:18.4 subsystem <- 1022/1410\r
670 PCI: 00:18.4 cmd <- 00\r
671 PCI: 00:18.5 subsystem <- 1022/1410\r
672 PCI: 00:18.5 cmd <- 00\r
673 PCI: 01:00.0 cmd <- 02\r
674 PCI: 01:00.2 cmd <- 03\r
675 PCI: 02:00.0 cmd <- 02\r
676 done.\r
677 BS: BS_DEV_ENABLE times (us): entry 0 run 7065 exit 0\r
678 Initializing devices...\r
679 Root Device init\r
680 Root Device init 0 usecs\r
681 CPU_CLUSTER: 0 init\r
682 start_eip=0x00001000, code_size=0x00000031\r
683 Initializing CPU #0\r
684 CPU: vendor AMD device 610f01\r
685 CPU: family 15, model 10, stepping 01\r
686 Using generic cpu ops (good)\r
687 Model 15 Init.\r
688 \r
689 MTRR check\r
690 Fixed MTRRs   : Enabled\r
691 Variable MTRRs: Enabled\r
692 \r
693 Enabling cache\r
694 Setting up local apic... apic_id: 0x10 done.\r
695 siblings = 03, Initializing SMM for CPU 0\r
696 CPU #0 initialized\r
697 CPU1: stack_base 002ef000, stack_end 002efff8\r
698 Asserting INIT.\r
699 Waiting for send to finish...\r
700 +Deasserting INIT.\r
701 Waiting for send to finish...\r
702 +#startup loops: 2.\r
703 Sending STARTUP #1 to 17.\r
704 After apic_write.\r
705 Startup point 1.\r
706 Waiting for send to finish...\r
707 +Sending STARTUP #2 to 17.\r
708 After apic_write.\r
709 Startup point 1.\r
710 Waiting for send to finish...\r
711 +After Startup.\r
712 Initializing CPU #1\r
713 CPU: vendor AMD device 610f01\r
714 CPU: family 15, model 10, stepping 01\r
715 Using generic cpu ops (good)\r
716 Model 15 Init.\r
717 \r
718 MTRR check\r
719 Fixed MTRRs   : Enabled\r
720 Variable MTRRs: Enabled\r
721 \r
722 Enabling cache\r
723 Setting up local apic... apic_id: 0x11 done.\r
724 siblings = 03, Initializing SMM for CPU 1\r
725 CPU #1 initialized\r
726 CPU2: stack_base 002ee000, stack_end 002eeff8\r
727 Asserting INIT.\r
728 Waiting for send to finish...\r
729 +Deasserting INIT.\r
730 Waiting for send to finish...\r
731 +#startup loops: 2.\r
732 Sending STARTUP #1 to 18.\r
733 After apic_write.\r
734 Startup point 1.\r
735 Waiting for send to finish...\r
736 +Sending STARTUP #2 to 18.\r
737 After apic_write.\r
738 Startup point 1.\r
739 Waiting for send to finish...\r
740 +After Startup.\r
741 Initializing CPU #2\r
742 CPU: vendor AMD device 610f01\r
743 CPU: family 15, model 10, stepping 01\r
744 Using generic cpu ops (good)\r
745 Model 15 Init.\r
746 \r
747 MTRR check\r
748 Fixed MTRRs   : Enabled\r
749 Variable MTRRs: Enabled\r
750 \r
751 Enabling cache\r
752 Setting up local apic... apic_id: 0x12 done.\r
753 siblings = 03, Initializing SMM for CPU 2\r
754 CPU #2 initialized\r
755 CPU3: stack_base 002ed000, stack_end 002edff8\r
756 Asserting INIT.\r
757 Waiting for send to finish...\r
758 +Deasserting INIT.\r
759 Waiting for send to finish...\r
760 +#startup loops: 2.\r
761 Sending STARTUP #1 to 19.\r
762 After apic_write.\r
763 Startup point 1.\r
764 Waiting for send to finish...\r
765 +Sending STARTUP #2 to 19.\r
766 After apic_write.\r
767 Startup point 1.\r
768 Waiting for send to finish...\r
769 +After Startup.\r
770 Initializing CPU #3\r
771 Waiting for 1 CPUS to stop\r
772 CPU: vendor AMD device 610f01\r
773 CPU: family 15, model 10, stepping 01\r
774 Using generic cpu ops (good)\r
775 Model 15 Init.\r
776 \r
777 MTRR check\r
778 Fixed MTRRs   : Enabled\r
779 Variable MTRRs: Enabled\r
780 \r
781 Enabling cache\r
782 Setting up local apic... apic_id: 0x13 done.\r
783 siblings = 03, Initializing SMM for CPU 3\r
784 CPU #3 initialized\r
785 All AP CPUs stopped (42 loops)\r
786 CPU1: stack: 002ef000 - 002f0000, lowest used address 002efdd0, stack used: 560 bytes\r
787 CPU2: stack: 002ee000 - 002ef000, lowest used address 002eedd0, stack used: 560 bytes\r
788 CPU3: stack: 002ed000 - 002ee000, lowest used address 002eddd0, stack used: 560 bytes\r
789 CPU_CLUSTER: 0 init 36314 usecs\r
790 PCI: 00:00.0 init\r
791 PCI: 00:00.0 init 0 usecs\r
792 PCI: 00:01.0 init\r
793 In CBFS, ROM address for PCI: 00:01.0 = ffc00778\r
794 PCI expansion ROM, signature 0xaa55, INIT size 0xfa00, data ptr 0x01b4\r
795 PCI ROM image, vendor ID 1002, device ID 9900,\r
796 PCI ROM image, Class Code 030000, Code Type 00\r
797 Copying VGA ROM Image from ffc00778 to 0xc0000, 0xfa00 bytes\r
798 PCI: 00:01.0 init 1296692 usecs\r
799 PCI: 00:01.1 init\r
800 PCI: 00:01.1 init 1 usecs\r
801 PCI: 00:10.0 init\r
802 PCI: 00:10.0 init 1 usecs\r
803 PCI: 00:11.0 init\r
804 PCI: 00:11.0 init 0 usecs\r
805 PCI: 00:12.0 init\r
806 PCI: 00:12.0 init 0 usecs\r
807 PCI: 00:12.2 init\r
808 PCI: 00:12.2 init 1 usecs\r
809 PCI: 00:13.0 init\r
810 PCI: 00:13.0 init 0 usecs\r
811 PCI: 00:13.2 init\r
812 PCI: 00:13.2 init 0 usecs\r
813 PCI: 00:14.0 init\r
814 IOAPIC: Initializing IOAPIC at 0xfec00000\r
815 IOAPIC: Bootstrap Processor Local APIC = 0x10\r
816 IOAPIC: ID = 0x04\r
817 IOAPIC: Dumping registers\r
818   reg 0x0000: 0x04000000\r
819   reg 0x0001: 0x00178021\r
820   reg 0x0002: 0x04000000\r
821 IOAPIC: 24 interrupts\r
822 IOAPIC: Enabling interrupts on FSB\r
823 IOAPIC: reg 0x00000000 value 0x10000000 0x00000700\r
824 IOAPIC: reg 0x00000001 value 0x00000000 0x00010000\r
825 IOAPIC: reg 0x00000002 value 0x00000000 0x00010000\r
826 IOAPIC: reg 0x00000003 value 0x00000000 0x00010000\r
827 IOAPIC: reg 0x00000004 value 0x00000000 0x00010000\r
828 IOAPIC: reg 0x00000005 value 0x00000000 0x00010000\r
829 IOAPIC: reg 0x00000006 value 0x00000000 0x00010000\r
830 IOAPIC: reg 0x00000007 value 0x00000000 0x00010000\r
831 IOAPIC: reg 0x00000008 value 0x00000000 0x00010000\r
832 IOAPIC: reg 0x00000009 value 0x00000000 0x00010000\r
833 IOAPIC: reg 0x0000000a value 0x00000000 0x00010000\r
834 IOAPIC: reg 0x0000000b value 0x00000000 0x00010000\r
835 IOAPIC: reg 0x0000000c value 0x00000000 0x00010000\r
836 IOAPIC: reg 0x0000000d value 0x00000000 0x00010000\r
837 IOAPIC: reg 0x0000000e value 0x00000000 0x00010000\r
838 IOAPIC: reg 0x0000000f value 0x00000000 0x00010000\r
839 IOAPIC: reg 0x00000010 value 0x00000000 0x00010000\r
840 IOAPIC: reg 0x00000011 value 0x00000000 0x00010000\r
841 IOAPIC: reg 0x00000012 value 0x00000000 0x00010000\r
842 IOAPIC: reg 0x00000013 value 0x00000000 0x00010000\r
843 IOAPIC: reg 0x00000014 value 0x00000000 0x00010000\r
844 IOAPIC: reg 0x00000015 value 0x00000000 0x00010000\r
845 IOAPIC: reg 0x00000016 value 0x00000000 0x00010000\r
846 IOAPIC: reg 0x00000017 value 0x00000000 0x00010000\r
847 PCI: 00:14.0 init 26 usecs\r
848 PCI: 00:14.2 init\r
849 PCI: 00:14.2 init 1 usecs\r
850 PCI: 00:14.3 init\r
851 RTC Init\r
852 RTC: coreboot checksum invalid\r
853 PCI: 00:14.3 init 165 usecs\r
854 PCI: 00:14.4 init\r
855 PCI: 00:14.4 init 0 usecs\r
856 PCI: 00:14.5 init\r
857 PCI: 00:14.5 init 0 usecs\r
858 PCI: 00:14.7 init\r
859 PCI: 00:14.7 init 1 usecs\r
860 PCI: 00:18.0 init\r
861 PCI: 00:18.0 init 0 usecs\r
862 PCI: 00:18.1 init\r
863 PCI: 00:18.1 init 0 usecs\r
864 PCI: 00:18.2 init\r
865 PCI: 00:18.2 init 1 usecs\r
866 PCI: 00:18.3 init\r
867 PCI: 00:18.3 init 0 usecs\r
868 PCI: 00:18.4 init\r
869 PCI: 00:18.4 init 0 usecs\r
870 PCI: 00:18.5 init\r
871 PCI: 00:18.5 init 1 usecs\r
872 PCI: 01:00.0 init\r
873 PCI: 01:00.0 init 0 usecs\r
874 PCI: 01:00.2 init\r
875 PCI: 01:00.2 init 0 usecs\r
876 PCI: 02:00.0 init\r
877 PCI: 02:00.0 init 1 usecs\r
878 PNP: 00ff.0 init\r
879 Compal ENE932: Initializing keyboard.\r
880 PNP: 00ff.0 init 1 usecs\r
881 Devices initialized\r
882 Show all devs...After init.\r
883 Root Device: enabled 1\r
884 CPU_CLUSTER: 0: enabled 1\r
885 APIC: 10: enabled 1\r
886 DOMAIN: 0000: enabled 1\r
887 PCI: 00:00.0: enabled 1\r
888 PCI: 00:01.0: enabled 1\r
889 PCI: 00:01.1: enabled 1\r
890 PCI: 00:03.0: enabled 0\r
891 PCI: 00:04.0: enabled 1\r
892 PCI: 00:05.0: enabled 1\r
893 PCI: 00:08.0: enabled 0\r
894 PCI: 00:10.0: enabled 1\r
895 PCI: 00:11.0: enabled 1\r
896 PCI: 00:12.0: enabled 1\r
897 PCI: 00:12.2: enabled 1\r
898 PCI: 00:13.0: enabled 1\r
899 PCI: 00:13.2: enabled 1\r
900 PCI: 00:14.0: enabled 1\r
901 I2C: 01:50: enabled 1\r
902 I2C: 01:51: enabled 1\r
903 PCI: 00:14.2: enabled 1\r
904 PCI: 00:14.3: enabled 1\r
905 PNP: 00ff.1: enabled 1\r
906 PCI: 00:14.4: enabled 1\r
907 PCI: 00:14.5: enabled 1\r
908 PCI: 00:14.6: enabled 0\r
909 PCI: 00:14.7: enabled 1\r
910 PCI: 00:15.0: enabled 0\r
911 PCI: 00:15.1: enabled 0\r
912 PCI: 00:15.2: enabled 0\r
913 PCI: 00:15.3: enabled 0\r
914 PCI: 00:18.0: enabled 1\r
915 PCI: 00:18.1: enabled 1\r
916 PCI: 00:18.2: enabled 1\r
917 PCI: 00:18.3: enabled 1\r
918 PCI: 00:18.4: enabled 1\r
919 PCI: 00:18.5: enabled 1\r
920 APIC: 11: enabled 1\r
921 APIC: 12: enabled 1\r
922 APIC: 13: enabled 1\r
923 PCI: 01:00.0: enabled 1\r
924 PCI: 01:00.2: enabled 1\r
925 PCI: 02:00.0: enabled 1\r
926 PNP: 00ff.0: enabled 1\r
927 BS: BS_DEV_INIT times (us): entry 0 run 1333232 exit 0\r
928 CBMEM region 5e120000-5effffff (cbmem_check_toc)\r
929 CBMEM region 5e120000-5effffff (cbmem_initialize_empty)\r
930 Adding CBMEM entry as no. 1\r
931 Moving GDT to 5e120200...ok\r
932 Adding CBMEM entry as no. 2\r
933 Finalize devices...\r
934 Devices finalized\r
935 Adding CBMEM entry as no. 3\r
936 BS: BS_POST_DEVICE times (us): entry 9 run 2 exit 0\r
937 BS: BS_OS_RESUME_CHECK times (us): entry 0 run 0 exit 0\r
938 DmiTable:0, AcpiPstatein: 10010126, AcpiSrat:0,AcpiSlit:0, Mce:100111ba, Cmc:1001127c,Alib:100123c3, AcpiIvrs:0 in agesawrapper_amdinitlate\r
939 NvStorageSize=263, NvStorage=1001ccd4\r
940 SF: Detected W25Q32 with page size 1000, total 400000\r
941 SF: Successfully erased 4096 bytes @ 0xffff7000\r
942 VolatileStorageSize=5a26, VolatileStorage=1001cf37\r
943 SF: Detected W25Q32 with page size 1000, total 400000\r
944 SF: Successfully erased 24576 bytes @ 0xffff0000\r
945 SF: Detected W25Q32 with page size 1000, total 400000\r
946 SF: Successfully erased 4096 bytes @ 0xffff6000\r
947 Writing IRQ routing tables to 0xf0000...write_pirq_routing_table done.\r
948 Adding CBMEM entry as no. 4\r
949 Writing IRQ routing tables to 0x5e130600...write_pirq_routing_table done.\r
950 PIRQ table: 48 bytes.\r
951 Wrote the mp table end at: 000f0410 - 000f063c\r
952 Adding CBMEM entry as no. 5\r
953 Wrote the mp table end at: 5e131610 - 5e13183c\r
954 MP table: 572 bytes.\r
955 Adding CBMEM entry as no. 6\r
956 ACPI: Writing ACPI tables at 5e132600...\r
957 ACPI:    * DSDT at 5e1326c8\r
958 ACPI:    * DSDT @ 5e1326c8 Length 224e\r
959 ACPI: * FACS at 5e134918\r
960 ACPI:  * FADT at 5e134958\r
961 pm_base: 0x0800\r
962 ACPI: added table 1/32, length now 40\r
963 ACPI:  * HPET at 5e134a50\r
964 ACPI: added table 2/32, length now 44\r
965 ACPI:  * MADT at 5e134a88\r
966 ACPI: added table 3/32, length now 48\r
967 ACPI: added table 4/32, length now 52\r
968 ACPI:    * IVRS at 5e134cd0\r
969   AGESA IVRS table NULL. Skipping.\r
970 ACPI:    * SRAT at 5e134cd0\r
971   AGESA SRAT table NULL. Skipping.\r
972 ACPI:   * SLIT at 5e134cd0\r
973   AGESA SLIT table NULL. Skipping.\r
974 ACPI:  * AGESA ALIB SSDT at 5e134cd0\r
975 ACPI: added table 5/32, length now 56\r
976 ACPI:    * SSDT at 5e136bb0\r
977 ACPI: added table 6/32, length now 60\r
978 ACPI:    * SSDT for PState at 5e13774c\r
979 ACPI:    * SSDT\r
980 ACPI: added table 7/32, length now 64\r
981 ACPI: done.\r
982 ACPI tables: 20881 bytes.\r
983 Adding CBMEM entry as no. 7\r
984 smbios_write_tables: 5e13da00\r
985 Root Device (HP Pavilion m6 1035dx)\r
986 CPU_CLUSTER: 0 (AMD FAM15 Root Complex)\r
987 APIC: 10 (AMD CPU Family 15h)\r
988 DOMAIN: 0000 (AMD FAM15 Root Complex)\r
989 PCI: 00:00.0 (AMD FAM15 Northbridge)\r
990 PCI: 00:01.0 (AMD FAM15 Northbridge)\r
991 PCI: 00:01.1 (AMD FAM15 Northbridge)\r
992 PCI: 00:03.0 (AMD FAM15 Northbridge)\r
993 PCI: 00:04.0 (AMD FAM15 Northbridge)\r
994 PCI: 00:05.0 (AMD FAM15 Northbridge)\r
995 PCI: 00:08.0 (AMD FAM15 Northbridge)\r
996 PCI: 00:10.0 (ATI HUDSON)\r
997 PCI: 00:11.0 (ATI HUDSON)\r
998 PCI: 00:12.0 (ATI HUDSON)\r
999 PCI: 00:12.2 (ATI HUDSON)\r
1000 PCI: 00:13.0 (ATI HUDSON)\r
1001 PCI: 00:13.2 (ATI HUDSON)\r
1002 PCI: 00:14.0 (ATI HUDSON)\r
1003 I2C: 01:50 (unknown)\r
1004 I2C: 01:51 (unknown)\r
1005 PCI: 00:14.2 (ATI HUDSON)\r
1006 PCI: 00:14.3 (ATI HUDSON)\r
1007 PNP: 00ff.1 (COMPAL ENE932 EC)\r
1008 PCI: 00:14.4 (ATI HUDSON)\r
1009 PCI: 00:14.5 (ATI HUDSON)\r
1010 PCI: 00:14.6 (ATI HUDSON)\r
1011 PCI: 00:14.7 (ATI HUDSON)\r
1012 PCI: 00:15.0 (ATI HUDSON)\r
1013 PCI: 00:15.1 (ATI HUDSON)\r
1014 PCI: 00:15.2 (ATI HUDSON)\r
1015 PCI: 00:15.3 (ATI HUDSON)\r
1016 PCI: 00:18.0 (AMD FAM15 Northbridge)\r
1017 PCI: 00:18.1 (AMD FAM15 Northbridge)\r
1018 PCI: 00:18.2 (AMD FAM15 Northbridge)\r
1019 PCI: 00:18.3 (AMD FAM15 Northbridge)\r
1020 PCI: 00:18.4 (AMD FAM15 Northbridge)\r
1021 PCI: 00:18.5 (AMD FAM15 Northbridge)\r
1022 APIC: 11 (unknown)\r
1023 APIC: 12 (unknown)\r
1024 APIC: 13 (unknown)\r
1025 PCI: 01:00.0 (unknown)\r
1026 PCI: 01:00.2 (unknown)\r
1027 PCI: 02:00.0 (unknown)\r
1028 PNP: 00ff.0 (unknown)\r
1029 SMBIOS tables: 344 bytes.\r
1030 Adding CBMEM entry as no. 8\r
1031 Adding CBMEM entry as no. 9\r
1032 Adding CBMEM entry as no. 10\r
1033 Writing table forward entry at 0x00000500\r
1034 Wrote coreboot table at: 00000500, 0x10 bytes, checksum aee0\r
1035 Table forward entry ends at 0x00000528.\r
1036 ... aligned to 0x00001000\r
1037 Writing coreboot table at 0x5efdf200\r
1038 rom_table_end = 0x5efdf200\r
1039 ... aligned to 0x5efe0000\r
1040  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
1041  1. 0000000000001000-000000000009ffff: RAM\r
1042  2. 00000000000c0000-000000005e11ffff: RAM\r
1043  3. 000000005e120000-000000005effffff: CONFIGURATION TABLES\r
1044  4. 000000005f000000-000000007effffff: RESERVED\r
1045  5. 00000000f8000000-00000000fbffffff: RESERVED\r
1046 Wrote coreboot table at: 5efdf200, 0x8f0 bytes, checksum 1602\r
1047 coreboot table: 2312 bytes.\r
1048 FREE SPACE  0. 5efe7200 00018e00\r
1049 GDT         1. 5e120200 00000200\r
1050 CONSOLE     2. 5e120400 00010000\r
1051 TIME STAMP  3. 5e130400 00000200\r
1052 IRQ TABLE   4. 5e130600 00001000\r
1053 SMP TABLE   5. 5e131600 00001000\r
1054 ACPI        6. 5e132600 0000b400\r
1055 SMBIOS      7. 5e13da00 00000800\r
1056 ACPI RESUME 8. 5e13e200 00e00000\r
1057 ACPISCRATCH 9. 5ef3e200 000a1000\r
1058 COREBOOT   10. 5efdf200 00008000\r
1059 BS: BS_WRITE_TABLES times (us): entry 0 run 3280261 exit 0\r
1060 CBFS: located payload @ ffc107b8, 47541 bytes.\r
1061 Loading segment from rom address 0xffc107b8\r
1062   code (compression=1)\r
1063   New segment dstaddr 0xe9ce8 memsize 0x16318 srcaddr 0xffc107f0 filesize 0xb97d\r
1064   (cleaned up) New segment addr 0xe9ce8 size 0x16318 offset 0xffc107f0 filesize 0xb97d\r
1065 Loading segment from rom address 0xffc107d4\r
1066   Entry Point 0x000fd670\r
1067 Bounce Buffer at 5ddbd000, 3547232 bytes\r
1068 Loading Segment: addr: 0x00000000000e9ce8 memsz: 0x0000000000016318 filesz: 0x000000000000b97d\r
1069 lb: [0x0000000000200000, 0x00000000003b1030)\r
1070 Post relocation: addr: 0x00000000000e9ce8 memsz: 0x0000000000016318 filesz: 0x000000000000b97d\r
1071 using LZMA\r
1072 [ 0x000e9ce8, 00100000, 0x00100000) <- ffc107f0\r
1073 dest 000e9ce8, end 00100000, bouncebuffer 5ddbd000\r
1074 Loaded segments\r
1075 BS: BS_PAYLOAD_LOAD times (us): entry 0 run 11895 exit 0\r
1076 Jumping to boot code at 000fd670\r
1077 CPU0: stack: 002f0000 - 002f1000, lowest used address 002f05f0, stack used: 2576 bytes\r
1078 entry    = 0x000fd670\r
1079 lb_start = 0x00200000\r
1080 lb_size  = 0x001b1030\r
1081 buffer   = 0x5ddbd000\r
1082 SeaBIOS (version rel-1.7.4-68-ge916182-20140410_120220-nukelap.gtech)
1083 Found coreboot cbmem console @ 5e120400
1084 Found mainboard HP Pavilion m6 1035dx
1085 Relocating init from 0x000ead61 to 0x5e0d66d0 (size 39024)
1086 Found CBFS header at 0xfffffa68
1087 CPU Mhz=2298
1088 Found 26 PCI devices (max PCI bus is 03)
1089 Copying PIR from 0x5e130600 to 0x000f45b0
1090 Copying MPTABLE from 0x5e131600/5e131610 to 0x000f4370
1091 Copying ACPI RSDP from 0x5e132600 to 0x000f4350
1092 Copying SMBIOS entry point from 0x5e13da00 to 0x000f4330
1093 Using pmtimer, ioport 0x818
1094 XHCI init on dev 00:10.0: regs @ 0xf0348000, 4 ports, 32 slots, 32 byte contexts
1095 XHCI    extcap 0x1 @ f0348500
1096 XHCI    protocol USB  3.00, 2 ports (offset 1), def 0
1097 XHCI    protocol USB  2.00, 2 ports (offset 3), def 0
1098 EHCI init on dev 00:12.2 (regs=0xf034d820)
1099 AHCI controller at 11.0, iobase f034d000, irq 0
1100 EHCI init on dev 00:13.2 (regs=0xf034d920)
1101 Scan for VGA option rom
1102 Searching bootorder for: /pci@i0cf8/*@11/drive@0/disk@0
1103 XHCI no devices found
1104 AHCI/0: registering: "AHCI/0: Hitachi HTS547564A9E384 ATA-8 Hard-Disk (596 GiBytes)"
1105 Running option rom at c000:0003
1106 OHCI init on dev 00:12.0 (regs=0xf034a000)
1107 Turning on vga text mode console
1108 OHCI init on dev 00:13.0 (regs=0xf034b000)
1109 SeaBIOS (version rel-1.7.4-68-ge916182-20140410_120220-nukelap.gtech)
1110 Scan for option roms
1111
1112 Press F12 for boot menu.
1113
1114 OHCI init on dev 00:14.5 (regs=0xf034c000)
1115 PS2 keyboard initialized
1116 All threads complete.
1117 Searching bootorder for: HALT
1118 drive 0x000f42c0: PCHS=16383/16/63 translation=lba LCHS=1024/255/63 s=1250263728
1119 Space available for UMB: d0000-ee800, f0000-f42c0
1120 Returned 258048 bytes of ZoneHigh
1121 e820 map has 6 items:
1122   0: 0000000000000000 - 000000000009fc00 = 1 RAM
1123   1: 000000000009fc00 - 00000000000a0000 = 2 RESERVED
1124   2: 00000000000f0000 - 0000000000100000 = 2 RESERVED
1125   3: 0000000000100000 - 000000005e11f000 = 1 RAM
1126   4: 000000005e11f000 - 000000007f000000 = 2 RESERVED
1127   5: 00000000f8000000 - 00000000fc000000 = 2 RESERVED
1128 enter handle_19:
1129   NULL
1130 Booting from Hard Disk...
1131 Booting from 0000:7c00
1132