hp/pavilion_m6_1035dx/4.0-5780-g288c958/2014-04-17T02:42:44Z
[board-status.git] / google / parrot / 4.0-5001-g7f68dfd-dirty / 2013-12-07T19:52:21Z / coreboot_console.txt
1 \r
2 \r
3 coreboot-4.0-5001-g7f68dfd-dirty Sat Dec  7 19:48:37 GMT 2013 starting...\r
4 Setting up static southbridge registers... done.\r
5 Disabling Watchdog reboot... done.\r
6 Setting up static northbridge registers... done.\r
7 Initializing Graphics...\r
8 Back from sandybridge_early_initialization()\r
9 SMBus controller enabled.\r
10 CPU id(206a7): Intel(R) Celeron(R) CPU 847 @ 1.10GHz\r
11 AES NOT supported, TXT NOT supported, VT supported\r
12 PCH type: NM70, device id: 1e5f, rev id 4\r
13 Intel ME early init\r
14 Intel ME firmware is ready\r
15 ME: Requested 16MB UMA\r
16 Starting UEFI PEI System Agent\r
17 Read scrambler seed    0x0000b1e3 from CMOS 0x98\r
18 Read S3 scrambler seed 0x0000ef1a from CMOS 0x9c\r
19 find_current_mrc_cache_local: No valid MRC cache found.\r
20 System Agent: Starting up...\r
21 System Agent: Initializing PCH\r
22 System Agent: Initializing PCH (SMBUS)\r
23 System Agent: Initializing PCH (USB)\r
24 System Agent: Initializing PCH (SA Init)\r
25 SA PciExpress skipped (pcie_init is 0)\r
26 System Agent: Initializing PCH (Me UMA)\r
27 System Agent: Initializing Memory\r
28 System Agent: Done.\r
29 System Agent Version 1.2.2 Build 0\r
30 ME: Sending Init Done with status: 0, UMA base: 0x07f0\r
31 ME: Requested BIOS Action: Continue to boot\r
32 ME: FW Partition Table      : OK\r
33 ME: Bringup Loader Failure  : NO\r
34 ME: Firmware Init Complete  : NO\r
35 ME: Manufacturing Mode      : NO\r
36 ME: Boot Options Present    : NO\r
37 ME: Update In Progress      : NO\r
38 ME: Current Working State   : Normal\r
39 ME: Current Operation State : Bring up\r
40 ME: Current Operation Mode  : Normal\r
41 ME: Error Code              : No Error\r
42 ME: Progress Phase          : BUP Phase\r
43 ME: Power Management Event  : Pseudo-global reset\r
44 ME: Progress Phase State    : 0x50\r
45 memcfg DDR3 clock 1333 MHz\r
46 memcfg channel assignment: A: 1, B  0, C  2\r
47 memcfg channel[0] config (00600000):\r
48    ECC inactive\r
49    enhanced interleave mode on\r
50    rank interleave on\r
51    DIMMA 0 MB width x8 single rank, selected\r
52    DIMMB 0 MB width x8 single rank\r
53 memcfg channel[1] config (00600008):\r
54    ECC inactive\r
55    enhanced interleave mode on\r
56    rank interleave on\r
57    DIMMA 2048 MB width x8 single rank, selected\r
58    DIMMB 0 MB width x8 single rank\r
59 CBMEM region 7bec0000-7bffffff (cbmem_reinit)\r
60 CBMEM region 7bec0000-7bffffff (cbmem_init)\r
61 Adding CBMEM entry as no. 1\r
62 Adding CBMEM entry as no. 2\r
63 Adding CBMEM entry as no. 3\r
64 Adding CBMEM entry as no. 4\r
65 Relocate MRC DATA from ff7e3237 to 7bed0600 (2992 bytes)\r
66 Save scrambler seed    0x0000d5f7 to CMOS 0x98\r
67 Save s3 scrambler seed 0x0000b582 to CMOS 0x9c\r
68 CBMEM region 7bec0000-7bffffff (cbmem_reinit)\r
69 Loading image.\r
70 CBFS: loading stage fallback/coreboot_ram @ 0x100000 (430144 bytes), entry @ 0x100000\r
71 Jumping to image.\r
72 coreboot-4.0-5001-g7f68dfd-dirty Sat Dec  7 19:48:37 GMT 2013 booting...\r
73 Enumerating buses...\r
74 Show all devs...Before device enumeration.\r
75 Root Device: enabled 1\r
76 CPU_CLUSTER: 0: enabled 1\r
77 APIC: 00: enabled 1\r
78 APIC: acac: enabled 0\r
79 DOMAIN: 0000: enabled 1\r
80 PCI: 00:00.0: enabled 1\r
81 PCI: 00:02.0: enabled 1\r
82 PCI: 00:16.0: enabled 1\r
83 PCI: 00:16.1: enabled 0\r
84 PCI: 00:16.2: enabled 0\r
85 PCI: 00:16.3: enabled 0\r
86 PCI: 00:19.0: enabled 0\r
87 PCI: 00:1a.0: enabled 1\r
88 PCI: 00:1b.0: enabled 1\r
89 PCI: 00:1c.0: enabled 0\r
90 PCI: 00:1c.1: enabled 1\r
91 PCI: 00:1c.2: enabled 1\r
92 PCI: 00:1c.3: enabled 0\r
93 PCI: 00:1c.4: enabled 0\r
94 PCI: 00:1c.5: enabled 0\r
95 PCI: 00:1c.6: enabled 0\r
96 PCI: 00:1c.7: enabled 0\r
97 PCI: 00:1d.0: enabled 1\r
98 PCI: 00:1e.0: enabled 0\r
99 PCI: 00:1f.0: enabled 1\r
100 PNP: 00ff.1: enabled 1\r
101 PCI: 00:1f.2: enabled 1\r
102 PCI: 00:1f.3: enabled 1\r
103 PCI: 00:1f.5: enabled 0\r
104 PCI: 00:1f.6: enabled 1\r
105 Compare with tree...\r
106 Root Device: enabled 1\r
107  CPU_CLUSTER: 0: enabled 1\r
108   APIC: 00: enabled 1\r
109   APIC: acac: enabled 0\r
110  DOMAIN: 0000: enabled 1\r
111   PCI: 00:00.0: enabled 1\r
112   PCI: 00:02.0: enabled 1\r
113   PCI: 00:16.0: enabled 1\r
114   PCI: 00:16.1: enabled 0\r
115   PCI: 00:16.2: enabled 0\r
116   PCI: 00:16.3: enabled 0\r
117   PCI: 00:19.0: enabled 0\r
118   PCI: 00:1a.0: enabled 1\r
119   PCI: 00:1b.0: enabled 1\r
120   PCI: 00:1c.0: enabled 0\r
121   PCI: 00:1c.1: enabled 1\r
122   PCI: 00:1c.2: enabled 1\r
123   PCI: 00:1c.3: enabled 0\r
124   PCI: 00:1c.4: enabled 0\r
125   PCI: 00:1c.5: enabled 0\r
126   PCI: 00:1c.6: enabled 0\r
127   PCI: 00:1c.7: enabled 0\r
128   PCI: 00:1d.0: enabled 1\r
129   PCI: 00:1e.0: enabled 0\r
130   PCI: 00:1f.0: enabled 1\r
131    PNP: 00ff.1: enabled 1\r
132   PCI: 00:1f.2: enabled 1\r
133   PCI: 00:1f.3: enabled 1\r
134   PCI: 00:1f.5: enabled 0\r
135   PCI: 00:1f.6: enabled 1\r
136 scan_static_bus for Root Device\r
137 CPU_CLUSTER: 0 enabled\r
138 DOMAIN: 0000 enabled\r
139 DOMAIN: 0000 scanning...\r
140 PCI: pci_scan_bus for bus 00\r
141 PCI: 00:00.0 [8086/0104] ops\r
142 Normal boot.\r
143 PCI: 00:00.0 [8086/0104] enabled\r
144 PCI: 00:02.0 [8086/0000] ops\r
145 PCI: 00:02.0 [8086/0106] enabled\r
146 PCI: 00:16.0 [8086/1e3a] bus ops\r
147 PCI: 00:16.0 [8086/1e3a] enabled\r
148 PCI: 00:16.1: Disabling device\r
149 PCI: 00:16.1 [8086/1e3b] disabled No operations\r
150 PCI: 00:16.2: Disabling device\r
151 PCI: 00:16.3: Disabling device\r
152 PCI: 00:19.0: Disabling device\r
153 PCI: 00:1a.0 [8086/0000] ops\r
154 PCI: 00:1a.0 [8086/1e2d] enabled\r
155 PCI: 00:1b.0 [8086/0000] ops\r
156 PCI: 00:1b.0 [8086/1e20] enabled\r
157 PCH: PCIe Root Port coalescing is enabled\r
158 PCI: 00:1c.0: Disabling device\r
159 PCI: 00:1c.0: check set enabled\r
160 PCH: Remap PCIe function 1 to 0\r
161 PCI: 00:1c.1 [8086/0000] bus ops\r
162 PCI: 00:1c.1 [8086/1e12] enabled\r
163 PCH: Remap PCIe function 2 to 0\r
164 PCI: 00:1c.2 [8086/0000] bus ops\r
165 PCI: 00:1c.2 [8086/1e14] enabled\r
166 PCI: 00:1c.3: Disabling device\r
167 PCI: 00:1c.3 [8086/0000] bus ops\r
168 PCI: 00:1c.3 [8086/1e16] disabled\r
169 PCI: 00:1c.4: Disabling device\r
170 PCI: 00:1c.4: check set enabled\r
171 PCI: 00:1c.5: Disabling device\r
172 PCI: 00:1c.6: Disabling device\r
173 PCI: 00:1c.7: Disabling device\r
174 PCH: RPFN 0x76543210 -> 0xfedcb10a\r
175 PCH: PCIe map 1c.0 -> 1c.2\r
176 PCH: PCIe map 1c.1 -> 1c.0\r
177 PCH: PCIe map 1c.2 -> 1c.1\r
178 PCI: 00:1d.0 [8086/0000] ops\r
179 PCI: 00:1d.0 [8086/1e26] enabled\r
180 PCI: 00:1e.0: Disabling device\r
181 PCI: 00:1f.0 [8086/0000] bus ops\r
182 PCI: 00:1f.0 [8086/1e5f] enabled\r
183 PCI: 00:1f.2 [8086/0000] ops\r
184 PCI: 00:1f.2 [8086/1e01] enabled\r
185 PCI: 00:1f.3 [8086/0000] bus ops\r
186 PCI: 00:1f.3 [8086/1e22] enabled\r
187 PCI: 00:1f.5: Disabling device\r
188 PCI: 00:1f.6 [8086/1e24] enabled\r
189 scan_static_bus for PCI: 00:16.0\r
190 scan_static_bus for PCI: 00:16.0 done\r
191 do_pci_scan_bridge for PCI: 00:1c.0\r
192 PCI: pci_scan_bus for bus 01\r
193 PCI: 01:00.0 [168c/0034] enabled\r
194 PCI: pci_scan_bus returning with max=001\r
195 Capability: type 0x01 @ 0x40\r
196 Capability: type 0x05 @ 0x50\r
197 Capability: type 0x10 @ 0x70\r
198 Capability: type 0x10 @ 0x40\r
199 Enabling Common Clock Configuration\r
200 ASPM: Enabled L0s and L1\r
201 do_pci_scan_bridge returns max 1\r
202 do_pci_scan_bridge for PCI: 00:1c.1\r
203 PCI: pci_scan_bus for bus 02\r
204 PCI: 02:00.0 [14e4/16b5] enabled\r
205 PCI: 02:00.1 [14e4/16bc] enabled\r
206 PCI: pci_scan_bus returning with max=002\r
207 Capability: type 0x01 @ 0x48\r
208 Capability: type 0x05 @ 0x58\r
209 Capability: type 0x11 @ 0xa0\r
210 Capability: type 0x10 @ 0xac\r
211 Capability: type 0x10 @ 0x40\r
212 Enabling Common Clock Configuration\r
213 ASPM: Enabled L0s and L1\r
214 Capability: type 0x01 @ 0x48\r
215 Capability: type 0x05 @ 0x58\r
216 Capability: type 0x10 @ 0xac\r
217 Capability: type 0x10 @ 0x40\r
218 Enabling Common Clock Configuration\r
219 ASPM: Enabled L0s and L1\r
220 do_pci_scan_bridge returns max 2\r
221 scan_static_bus for PCI: 00:1f.0\r
222 PNP: 00ff.1 enabled\r
223 PNP: 00ff.0 enabled\r
224 scan_static_bus for PCI: 00:1f.0 done\r
225 scan_static_bus for PCI: 00:1f.3\r
226 scan_static_bus for PCI: 00:1f.3 done\r
227 PCI: pci_scan_bus returning with max=002\r
228 scan_static_bus for Root Device done\r
229 done\r
230 found VGA at PCI: 00:02.0\r
231 Setting up VGA for PCI: 00:02.0\r
232 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
233 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
234 Allocating resources...\r
235 Reading resources...\r
236 Root Device read_resources bus 0 link: 0\r
237 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
238 APIC: 00 missing read_resources\r
239 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
240 DOMAIN: 0000 read_resources bus 0 link: 0\r
241 Adding PCIe enhanced config space BAR 0xf0000000-0xf4000000.\r
242 PCI: 00:1c.0 read_resources bus 1 link: 0\r
243 PCI: 00:1c.0 read_resources bus 1 link: 0 done\r
244 PCI: 00:1c.1 read_resources bus 2 link: 0\r
245 PCI: 00:1c.1 read_resources bus 2 link: 0 done\r
246 PCI: 00:1f.0 read_resources bus 0 link: 0\r
247 PNP: 00ff.1 missing read_resources\r
248 PCI: 00:1f.0 read_resources bus 0 link: 0 done\r
249 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
250 Root Device read_resources bus 0 link: 0 done\r
251 Done reading resources.\r
252 Show resources in subtree (Root Device)...After reading.\r
253  Root Device child on link 0 CPU_CLUSTER: 0\r
254   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
255    APIC: 00\r
256    APIC: acac\r
257   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
258   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
259   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
260    PCI: 00:00.0\r
261    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
262    PCI: 00:02.0\r
263    PCI: 00:02.0 resource base 0 size 400000 align 22 gran 22 limit ffffffffffffffff flags 201 index 10\r
264    PCI: 00:02.0 resource base 0 size 10000000 align 28 gran 28 limit ffffffffffffffff flags 101201 index 18\r
265    PCI: 00:02.0 resource base 0 size 40 align 6 gran 6 limit ffff flags 100 index 20\r
266    PCI: 00:16.0\r
267    PCI: 00:16.0 resource base 0 size 10 align 4 gran 4 limit ffffffffffffffff flags 201 index 10\r
268    PCI: 00:16.1\r
269    PCI: 00:16.2\r
270    PCI: 00:16.3\r
271    PCI: 00:19.0\r
272    PCI: 00:1a.0\r
273    PCI: 00:1a.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
274    PCI: 00:1b.0\r
275    PCI: 00:1b.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
276    PCI: 00:1c.2\r
277    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
278    PCI: 00:1c.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
279    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
280    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
281     PCI: 01:00.0\r
282     PCI: 01:00.0 resource base 0 size 80000 align 19 gran 19 limit ffffffffffffffff flags 201 index 10\r
283     PCI: 01:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffff flags 2200 index 30\r
284    PCI: 00:1c.1 child on link 0 PCI: 02:00.0\r
285    PCI: 00:1c.1 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
286    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
287    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
288     PCI: 02:00.0\r
289     PCI: 02:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffffffffffff flags 1201 index 10\r
290     PCI: 02:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffffffffffff flags 1201 index 18\r
291     PCI: 02:00.0 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 2200 index 30\r
292     PCI: 02:00.1\r
293     PCI: 02:00.1 resource base 0 size 10000 align 16 gran 16 limit ffffffffffffffff flags 1201 index 10\r
294    PCI: 00:1c.3\r
295    PCI: 00:1c.4\r
296    PCI: 00:1c.5\r
297    PCI: 00:1c.6\r
298    PCI: 00:1c.7\r
299    PCI: 00:1d.0\r
300    PCI: 00:1d.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
301    PCI: 00:1e.0\r
302    PCI: 00:1f.0 child on link 0 PNP: 00ff.1\r
303    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
304    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
305    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
306    PCI: 00:1f.0 resource base fd60 size 4 align 0 gran 0 limit 0 flags c0040100 index 10000200\r
307     PNP: 00ff.1\r
308     PNP: 00ff.0\r
309    PCI: 00:1f.2\r
310    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
311    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
312    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
313    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
314    PCI: 00:1f.2 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 20\r
315    PCI: 00:1f.2 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
316    PCI: 00:1f.3\r
317    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
318    PCI: 00:1f.3 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
319    PCI: 00:1f.5\r
320    PCI: 00:1f.6\r
321    PCI: 00:1f.6 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 201 index 10\r
322 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
323 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
324 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
325 PCI: 00:1c.1 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
326 PCI: 00:1c.1 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
327 PCI: 00:02.0 20 *  [0x0 - 0x3f] io\r
328 PCI: 00:1f.2 20 *  [0x40 - 0x5f] io\r
329 PCI: 00:1f.2 10 *  [0x60 - 0x67] io\r
330 PCI: 00:1f.2 18 *  [0x68 - 0x6f] io\r
331 PCI: 00:1f.2 14 *  [0x70 - 0x73] io\r
332 PCI: 00:1f.2 1c *  [0x74 - 0x77] io\r
333 DOMAIN: 0000 compute_resources_io: base: 78 size: 78 align: 6 gran: 0 limit: ffff done\r
334 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
335 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
336 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
337 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
338 PCI: 01:00.0 10 *  [0x0 - 0x7ffff] mem\r
339 PCI: 01:00.0 30 *  [0x80000 - 0x8ffff] mem\r
340 PCI: 00:1c.0 compute_resources_mem: base: 90000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
341 PCI: 00:1c.1 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
342 PCI: 02:00.0 10 *  [0x0 - 0xffff] prefmem\r
343 PCI: 02:00.0 18 *  [0x10000 - 0x1ffff] prefmem\r
344 PCI: 02:00.1 10 *  [0x20000 - 0x2ffff] prefmem\r
345 PCI: 00:1c.1 compute_resources_prefmem: base: 30000 size: 100000 align: 20 gran: 20 limit: ffffffffffffffff done\r
346 PCI: 00:1c.1 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
347 PCI: 02:00.0 30 *  [0x0 - 0x7ff] mem\r
348 PCI: 00:1c.1 compute_resources_mem: base: 800 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
349 PCI: 00:02.0 18 *  [0x0 - 0xfffffff] prefmem\r
350 PCI: 00:02.0 10 *  [0x10000000 - 0x103fffff] mem\r
351 PCI: 00:1c.0 20 *  [0x10400000 - 0x104fffff] mem\r
352 PCI: 00:1c.1 24 *  [0x10500000 - 0x105fffff] prefmem\r
353 PCI: 00:1c.1 20 *  [0x10600000 - 0x106fffff] mem\r
354 PCI: 00:1b.0 10 *  [0x10700000 - 0x10703fff] mem\r
355 PCI: 00:1f.6 10 *  [0x10704000 - 0x10704fff] mem\r
356 PCI: 00:1f.2 24 *  [0x10705000 - 0x107057ff] mem\r
357 PCI: 00:1a.0 10 *  [0x10705800 - 0x10705bff] mem\r
358 PCI: 00:1d.0 10 *  [0x10705c00 - 0x10705fff] mem\r
359 PCI: 00:1f.3 10 *  [0x10706000 - 0x107060ff] mem\r
360 PCI: 00:16.0 10 *  [0x10706100 - 0x1070610f] mem\r
361 DOMAIN: 0000 compute_resources_mem: base: 10706110 size: 10706110 align: 28 gran: 0 limit: ffffffff done\r
362 avoid_fixed_resources: DOMAIN: 0000\r
363 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
364 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
365 constrain_resources: DOMAIN: 0000\r
366 constrain_resources: PCI: 00:00.0\r
367 constrain_resources: PCI: 00:02.0\r
368 constrain_resources: PCI: 00:16.0\r
369 constrain_resources: PCI: 00:1a.0\r
370 constrain_resources: PCI: 00:1b.0\r
371 constrain_resources: PCI: 00:1c.0\r
372 constrain_resources: PCI: 01:00.0\r
373 constrain_resources: PCI: 00:1c.1\r
374 constrain_resources: PCI: 02:00.0\r
375 constrain_resources: PCI: 02:00.1\r
376 constrain_resources: PCI: 00:1d.0\r
377 constrain_resources: PCI: 00:1f.0\r
378 constrain_resources: PNP: 00ff.1\r
379 constrain_resources: PNP: 00ff.0\r
380 constrain_resources: PCI: 00:1f.2\r
381 constrain_resources: PCI: 00:1f.3\r
382 constrain_resources: PCI: 00:1f.6\r
383 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
384         lim->base 00001000 lim->limit 0000fd5f\r
385 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
386         lim->base 00000000 lim->limit efffffff\r
387 Setting resources...\r
388 DOMAIN: 0000 allocate_resources_io: base:1000 size:78 align:6 gran:0 limit:fd5f\r
389 Assigned: PCI: 00:02.0 20 *  [0x1000 - 0x103f] io\r
390 Assigned: PCI: 00:1f.2 20 *  [0x1040 - 0x105f] io\r
391 Assigned: PCI: 00:1f.2 10 *  [0x1060 - 0x1067] io\r
392 Assigned: PCI: 00:1f.2 18 *  [0x1068 - 0x106f] io\r
393 Assigned: PCI: 00:1f.2 14 *  [0x1070 - 0x1073] io\r
394 Assigned: PCI: 00:1f.2 1c *  [0x1074 - 0x1077] io\r
395 DOMAIN: 0000 allocate_resources_io: next_base: 1078 size: 78 align: 6 gran: 0 done\r
396 PCI: 00:1c.0 allocate_resources_io: base:fd5f size:0 align:12 gran:12 limit:fd5f\r
397 PCI: 00:1c.0 allocate_resources_io: next_base: fd5f size: 0 align: 12 gran: 12 done\r
398 PCI: 00:1c.1 allocate_resources_io: base:fd5f size:0 align:12 gran:12 limit:fd5f\r
399 PCI: 00:1c.1 allocate_resources_io: next_base: fd5f size: 0 align: 12 gran: 12 done\r
400 DOMAIN: 0000 allocate_resources_mem: base:d0000000 size:10706110 align:28 gran:0 limit:efffffff\r
401 Assigned: PCI: 00:02.0 18 *  [0xd0000000 - 0xdfffffff] prefmem\r
402 Assigned: PCI: 00:02.0 10 *  [0xe0000000 - 0xe03fffff] mem\r
403 Assigned: PCI: 00:1c.0 20 *  [0xe0400000 - 0xe04fffff] mem\r
404 Assigned: PCI: 00:1c.1 24 *  [0xe0500000 - 0xe05fffff] prefmem\r
405 Assigned: PCI: 00:1c.1 20 *  [0xe0600000 - 0xe06fffff] mem\r
406 Assigned: PCI: 00:1b.0 10 *  [0xe0700000 - 0xe0703fff] mem\r
407 Assigned: PCI: 00:1f.6 10 *  [0xe0704000 - 0xe0704fff] mem\r
408 Assigned: PCI: 00:1f.2 24 *  [0xe0705000 - 0xe07057ff] mem\r
409 Assigned: PCI: 00:1a.0 10 *  [0xe0705800 - 0xe0705bff] mem\r
410 Assigned: PCI: 00:1d.0 10 *  [0xe0705c00 - 0xe0705fff] mem\r
411 Assigned: PCI: 00:1f.3 10 *  [0xe0706000 - 0xe07060ff] mem\r
412 Assigned: PCI: 00:16.0 10 *  [0xe0706100 - 0xe070610f] mem\r
413 DOMAIN: 0000 allocate_resources_mem: next_base: e0706110 size: 10706110 align: 28 gran: 0 done\r
414 PCI: 00:1c.0 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
415 PCI: 00:1c.0 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
416 PCI: 00:1c.0 allocate_resources_mem: base:e0400000 size:100000 align:20 gran:20 limit:efffffff\r
417 Assigned: PCI: 01:00.0 10 *  [0xe0400000 - 0xe047ffff] mem\r
418 Assigned: PCI: 01:00.0 30 *  [0xe0480000 - 0xe048ffff] mem\r
419 PCI: 00:1c.0 allocate_resources_mem: next_base: e0490000 size: 100000 align: 20 gran: 20 done\r
420 PCI: 00:1c.1 allocate_resources_prefmem: base:e0500000 size:100000 align:20 gran:20 limit:efffffff\r
421 Assigned: PCI: 02:00.0 10 *  [0xe0500000 - 0xe050ffff] prefmem\r
422 Assigned: PCI: 02:00.0 18 *  [0xe0510000 - 0xe051ffff] prefmem\r
423 Assigned: PCI: 02:00.1 10 *  [0xe0520000 - 0xe052ffff] prefmem\r
424 PCI: 00:1c.1 allocate_resources_prefmem: next_base: e0530000 size: 100000 align: 20 gran: 20 done\r
425 PCI: 00:1c.1 allocate_resources_mem: base:e0600000 size:100000 align:20 gran:20 limit:efffffff\r
426 Assigned: PCI: 02:00.0 30 *  [0xe0600000 - 0xe06007ff] mem\r
427 PCI: 00:1c.1 allocate_resources_mem: next_base: e0600800 size: 100000 align: 20 gran: 20 done\r
428 Root Device assign_resources, bus 0 link: 0\r
429 TOUUD 0x100600000 TOLUD 0x7ea00000 TOM 0x80000000\r
430 MEBASE 0x7f000000\r
431 IGD decoded, subtracting 32M UMA and 2M GTT\r
432 TSEG base 0x7c000000 size 8M\r
433 Available memory below 4GB: 1984M\r
434 Available memory above 4GB: 6M\r
435 Adding PCIe config bar base=0xf0000000 size=0x4000000\r
436 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
437 PCI: 00:00.0 cf <- [0x00f0000000 - 0x00f3ffffff] size 0x04000000 gran 0x00 mem<mmconfig>\r
438 PCI: 00:02.0 10 <- [0x00e0000000 - 0x00e03fffff] size 0x00400000 gran 0x16 mem64\r
439 PCI: 00:02.0 18 <- [0x00d0000000 - 0x00dfffffff] size 0x10000000 gran 0x1c prefmem64\r
440 PCI: 00:02.0 20 <- [0x0000001000 - 0x000000103f] size 0x00000040 gran 0x06 io\r
441 PCI: 00:16.0 10 <- [0x00e0706100 - 0x00e070610f] size 0x00000010 gran 0x04 mem64\r
442 PCI: 00:1a.0 10 <- [0x00e0705800 - 0x00e0705bff] size 0x00000400 gran 0x0a mem\r
443 PCI: 00:1b.0 10 <- [0x00e0700000 - 0x00e0703fff] size 0x00004000 gran 0x0e mem64\r
444 PCI: 00:1c.0 1c <- [0x000000fd5f - 0x000000fd5e] size 0x00000000 gran 0x0c bus 01 io\r
445 PCI: 00:1c.0 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
446 PCI: 00:1c.0 20 <- [0x00e0400000 - 0x00e04fffff] size 0x00100000 gran 0x14 bus 01 mem\r
447 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
448 PCI: 01:00.0 10 <- [0x00e0400000 - 0x00e047ffff] size 0x00080000 gran 0x13 mem64\r
449 PCI: 01:00.0 30 <- [0x00e0480000 - 0x00e048ffff] size 0x00010000 gran 0x10 romem\r
450 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
451 PCI: 00:1c.1 1c <- [0x000000fd5f - 0x000000fd5e] size 0x00000000 gran 0x0c bus 02 io\r
452 PCI: 00:1c.1 24 <- [0x00e0500000 - 0x00e05fffff] size 0x00100000 gran 0x14 bus 02 prefmem\r
453 PCI: 00:1c.1 20 <- [0x00e0600000 - 0x00e06fffff] size 0x00100000 gran 0x14 bus 02 mem\r
454 PCI: 00:1c.1 assign_resources, bus 2 link: 0\r
455 PCI: 02:00.0 10 <- [0x00e0500000 - 0x00e050ffff] size 0x00010000 gran 0x10 prefmem64\r
456 PCI: 02:00.0 18 <- [0x00e0510000 - 0x00e051ffff] size 0x00010000 gran 0x10 prefmem64\r
457 PCI: 02:00.0 30 <- [0x00e0600000 - 0x00e06007ff] size 0x00000800 gran 0x0b romem\r
458 PCI: 02:00.1 10 <- [0x00e0520000 - 0x00e052ffff] size 0x00010000 gran 0x10 prefmem64\r
459 PCI: 00:1c.1 assign_resources, bus 2 link: 0\r
460 PCI: 00:1d.0 10 <- [0x00e0705c00 - 0x00e0705fff] size 0x00000400 gran 0x0a mem\r
461 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
462 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
463 PCI: 00:1f.2 10 <- [0x0000001060 - 0x0000001067] size 0x00000008 gran 0x03 io\r
464 PCI: 00:1f.2 14 <- [0x0000001070 - 0x0000001073] size 0x00000004 gran 0x02 io\r
465 PCI: 00:1f.2 18 <- [0x0000001068 - 0x000000106f] size 0x00000008 gran 0x03 io\r
466 PCI: 00:1f.2 1c <- [0x0000001074 - 0x0000001077] size 0x00000004 gran 0x02 io\r
467 PCI: 00:1f.2 20 <- [0x0000001040 - 0x000000105f] size 0x00000020 gran 0x05 io\r
468 PCI: 00:1f.2 24 <- [0x00e0705000 - 0x00e07057ff] size 0x00000800 gran 0x0b mem\r
469 PCI: 00:1f.3 10 <- [0x00e0706000 - 0x00e07060ff] size 0x00000100 gran 0x08 mem64\r
470 PCI: 00:1f.6 10 <- [0x00e0704000 - 0x00e0704fff] size 0x00001000 gran 0x0c mem64\r
471 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
472 CBMEM region 7bec0000-7bffffff (cbmem_late_set_table)\r
473 Root Device assign_resources, bus 0 link: 0\r
474 Done setting resources.\r
475 Show resources in subtree (Root Device)...After assigning values.\r
476  Root Device child on link 0 CPU_CLUSTER: 0\r
477   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
478    APIC: 00\r
479    APIC: acac\r
480   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
481   DOMAIN: 0000 resource base 1000 size 78 align 6 gran 0 limit fd5f flags 40040100 index 10000000\r
482   DOMAIN: 0000 resource base d0000000 size 10706110 align 28 gran 0 limit efffffff flags 40040200 index 10000100\r
483   DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
484   DOMAIN: 0000 resource base 100000 size 7bf00000 align 0 gran 0 limit 0 flags e0004200 index 4\r
485   DOMAIN: 0000 resource base 100000000 size 600000 align 0 gran 0 limit 0 flags e0004200 index 5\r
486   DOMAIN: 0000 resource base 7c000000 size 2a00000 align 0 gran 0 limit 0 flags f0000200 index 6\r
487   DOMAIN: 0000 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
488   DOMAIN: 0000 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index 8\r
489   DOMAIN: 0000 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index 9\r
490   DOMAIN: 0000 resource base 20000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index a\r
491   DOMAIN: 0000 resource base 40000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index b\r
492    PCI: 00:00.0\r
493    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
494    PCI: 00:02.0\r
495    PCI: 00:02.0 resource base e0000000 size 400000 align 22 gran 22 limit efffffff flags 60000201 index 10\r
496    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit efffffff flags 60101201 index 18\r
497    PCI: 00:02.0 resource base 1000 size 40 align 6 gran 6 limit fd5f flags 60000100 index 20\r
498    PCI: 00:16.0\r
499    PCI: 00:16.0 resource base e0706100 size 10 align 4 gran 4 limit efffffff flags 60000201 index 10\r
500    PCI: 00:16.1\r
501    PCI: 00:16.2\r
502    PCI: 00:16.3\r
503    PCI: 00:19.0\r
504    PCI: 00:1a.0\r
505    PCI: 00:1a.0 resource base e0705800 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
506    PCI: 00:1b.0\r
507    PCI: 00:1b.0 resource base e0700000 size 4000 align 14 gran 14 limit efffffff flags 60000201 index 10\r
508    PCI: 00:1c.2\r
509    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
510    PCI: 00:1c.0 resource base fd5f size 0 align 12 gran 12 limit fd5f flags 60080102 index 1c\r
511    PCI: 00:1c.0 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
512    PCI: 00:1c.0 resource base e0400000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
513     PCI: 01:00.0\r
514     PCI: 01:00.0 resource base e0400000 size 80000 align 19 gran 19 limit efffffff flags 60000201 index 10\r
515     PCI: 01:00.0 resource base e0480000 size 10000 align 16 gran 16 limit efffffff flags 60002200 index 30\r
516    PCI: 00:1c.1 child on link 0 PCI: 02:00.0\r
517    PCI: 00:1c.1 resource base fd5f size 0 align 12 gran 12 limit fd5f flags 60080102 index 1c\r
518    PCI: 00:1c.1 resource base e0500000 size 100000 align 20 gran 20 limit efffffff flags 60081202 index 24\r
519    PCI: 00:1c.1 resource base e0600000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
520     PCI: 02:00.0\r
521     PCI: 02:00.0 resource base e0500000 size 10000 align 16 gran 16 limit efffffff flags 60001201 index 10\r
522     PCI: 02:00.0 resource base e0510000 size 10000 align 16 gran 16 limit efffffff flags 60001201 index 18\r
523     PCI: 02:00.0 resource base e0600000 size 800 align 11 gran 11 limit efffffff flags 60002200 index 30\r
524     PCI: 02:00.1\r
525     PCI: 02:00.1 resource base e0520000 size 10000 align 16 gran 16 limit efffffff flags 60001201 index 10\r
526    PCI: 00:1c.3\r
527    PCI: 00:1c.4\r
528    PCI: 00:1c.5\r
529    PCI: 00:1c.6\r
530    PCI: 00:1c.7\r
531    PCI: 00:1d.0\r
532    PCI: 00:1d.0 resource base e0705c00 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
533    PCI: 00:1e.0\r
534    PCI: 00:1f.0 child on link 0 PNP: 00ff.1\r
535    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
536    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
537    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
538    PCI: 00:1f.0 resource base fd60 size 4 align 0 gran 0 limit 0 flags c0040100 index 10000200\r
539     PNP: 00ff.1\r
540     PNP: 00ff.0\r
541    PCI: 00:1f.2\r
542    PCI: 00:1f.2 resource base 1060 size 8 align 3 gran 3 limit fd5f flags 60000100 index 10\r
543    PCI: 00:1f.2 resource base 1070 size 4 align 2 gran 2 limit fd5f flags 60000100 index 14\r
544    PCI: 00:1f.2 resource base 1068 size 8 align 3 gran 3 limit fd5f flags 60000100 index 18\r
545    PCI: 00:1f.2 resource base 1074 size 4 align 2 gran 2 limit fd5f flags 60000100 index 1c\r
546    PCI: 00:1f.2 resource base 1040 size 20 align 5 gran 5 limit fd5f flags 60000100 index 20\r
547    PCI: 00:1f.2 resource base e0705000 size 800 align 11 gran 11 limit efffffff flags 60000200 index 24\r
548    PCI: 00:1f.3\r
549    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
550    PCI: 00:1f.3 resource base e0706000 size 100 align 8 gran 8 limit efffffff flags 60000201 index 10\r
551    PCI: 00:1f.5\r
552    PCI: 00:1f.6\r
553    PCI: 00:1f.6 resource base e0704000 size 1000 align 12 gran 12 limit efffffff flags 60000201 index 10\r
554 Done allocating resources.\r
555 Enabling resources...\r
556 PCI: 00:00.0 subsystem <- 0000/0000\r
557 PCI: 00:00.0 cmd <- 06\r
558 PCI: 00:02.0 subsystem <- 0000/0000\r
559 PCI: 00:02.0 cmd <- 03\r
560 PCI: 00:16.0 subsystem <- 0000/0000\r
561 PCI: 00:16.0 cmd <- 02\r
562 PCI: 00:1a.0 subsystem <- 0000/0000\r
563 PCI: 00:1a.0 cmd <- 102\r
564 PCI: 00:1b.0 subsystem <- 0000/0000\r
565 PCI: 00:1b.0 cmd <- 102\r
566 PCI: 00:1c.0 bridge ctrl <- 0003\r
567 PCI: 00:1c.0 subsystem <- 0000/0000\r
568 PCI: 00:1c.0 cmd <- 106\r
569 PCI: 00:1c.1 bridge ctrl <- 0003\r
570 PCI: 00:1c.1 subsystem <- 0000/0000\r
571 PCI: 00:1c.1 cmd <- 106\r
572 PCI: 00:1d.0 subsystem <- 0000/0000\r
573 PCI: 00:1d.0 cmd <- 102\r
574 pch_decode_init\r
575 PCI: 00:1f.0 subsystem <- 0000/0000\r
576 PCI: 00:1f.0 cmd <- 107\r
577 PCI: 00:1f.2 subsystem <- 0000/0000\r
578 PCI: 00:1f.2 cmd <- 03\r
579 PCI: 00:1f.3 subsystem <- 0000/0000\r
580 PCI: 00:1f.3 cmd <- 103\r
581 PCI: 00:1f.6 subsystem <- 0000/0000\r
582 PCI: 00:1f.6 cmd <- 02\r
583 PCI: 01:00.0 cmd <- 02\r
584 PCI: 02:00.0 cmd <- 02\r
585 PCI: 02:00.1 cmd <- 06\r
586 done.\r
587 Initializing devices...\r
588 Root Device init\r
589 Parrot EC Init\r
590   EC version 0.7.1\r
591   EC Project: KZV1V\r
592   Parrot Revision 2\r
593 CPU_CLUSTER: 0 init\r
594 start_eip=0x00001000, code_size=0x00000031\r
595 Installing SMM handler to 0x7c000000\r
596 Installing IED header to 0x7c400000\r
597 Initializing SMM handler... ... pmbase = 0x0500\r
598 \r
599 SMI_STS: \r
600 PM1_STS: BM \r
601 GPE0_STS: GPIO15 GPIO14 GPIO12 GPIO11 GPIO10 GPIO9 GPIO8 GPIO7 GPIO6 GPIO5 GPIO4 GPIO3 GPIO1 GPIO0 \r
602 ALT_GP_SMI_STS: GPI15 GPI14 GPI12 GPI11 GPI10 GPI9 GPI8 GPI7 GPI6 GPI5 GPI4 GPI3 GPI1 GPI0 \r
603 TCO_STS: \r
604   ... raise SMI#\r
605 Initializing CPU #0\r
606 CPU: vendor Intel device 206a7\r
607 CPU: family 06, model 2a, stepping 07\r
608 Enabling cache\r
609 microcode: sig=0x206a7 pf=0x10 revision=0x28\r
610 CPU: Intel(R) Celeron(R) CPU 847 @ 1.10GHz.\r
611 MTRR: Physical address space:\r
612 0x0000000000000000 - 0x00000000000a0000 size 0x000a0000 type 6\r
613 0x00000000000a0000 - 0x00000000000c0000 size 0x00020000 type 0\r
614 0x00000000000c0000 - 0x000000007c000000 size 0x7bf40000 type 6\r
615 0x000000007c000000 - 0x00000000d0000000 size 0x54000000 type 0\r
616 0x00000000d0000000 - 0x00000000e0000000 size 0x10000000 type 1\r
617 0x00000000e0000000 - 0x00000000ff800000 size 0x1f800000 type 0\r
618 0x00000000ff800000 - 0x0000000100000000 size 0x00800000 type 5\r
619 0x0000000100000000 - 0x0000000100600000 size 0x00600000 type 6\r
620 MTRR: Fixed MSR 0x250 0x0606060606060606\r
621 MTRR: Fixed MSR 0x258 0x0606060606060606\r
622 MTRR: Fixed MSR 0x259 0x0000000000000000\r
623 MTRR: Fixed MSR 0x268 0x0606060606060606\r
624 MTRR: Fixed MSR 0x269 0x0606060606060606\r
625 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
626 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
627 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
628 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
629 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
630 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
631 call enable_fixed_mtrr()\r
632 MTRR: default type WB/UC MTRR counts: 11/8.\r
633 MTRR: UC selected as default type.\r
634 MTRR: 0 base 0x0000000000000000 mask 0x0000000fc0000000 type 6\r
635 MTRR: 1 base 0x0000000040000000 mask 0x0000000fe0000000 type 6\r
636 MTRR: 2 base 0x0000000060000000 mask 0x0000000ff0000000 type 6\r
637 MTRR: 3 base 0x0000000070000000 mask 0x0000000ff8000000 type 6\r
638 MTRR: 4 base 0x0000000078000000 mask 0x0000000ffc000000 type 6\r
639 MTRR: 5 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
640 MTRR: 6 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
641 MTRR: 7 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
642 \r
643 MTRR check\r
644 Fixed MTRRs   : Enabled\r
645 Variable MTRRs: Enabled\r
646 \r
647 Setting up local apic... apic_id: 0x00 done.\r
648 VMX is locked, so enable_vmx will do nothing\r
649 model_x06ax: energy policy set to 6\r
650 model_x06ax: frequency set to 1100\r
651 Turbo is unavailable\r
652 CPU: 0 has 2 cores, 1 threads per core\r
653 CPU: 0 has core 2\r
654 CPU1: stack_base 00163000, stack_end 00163ff8\r
655 Asserting INIT.\r
656 Waiting for send to finish...\r
657 +Deasserting INIT.\r
658 Waiting for send to finish...\r
659 +#startup loops: 2.\r
660 Sending STARTUP #1 to 2.\r
661 After apic_write.\r
662 Initializing CPU #1\r
663 Startup point 1.\r
664 Waiting for send to finish...\r
665 +CPU: vendor Intel device 206a7\r
666 Sending STARTUP #2 to 2.\r
667 After apic_write.\r
668 CPU: family 06, model 2a, stepping 07\r
669 Startup point 1.\r
670 Waiting for send to finish...\r
671 +Enabling cache\r
672 After Startup.\r
673 CPU #0 initialized\r
674 Waiting for 1 CPUS to stop\r
675 microcode: sig=0x206a7 pf=0x10 revision=0x0\r
676 microcode: updated to revision 0x28 date=2012-04-24\r
677 CPU: Intel(R) Celeron(R) CPU 847 @ 1.10GHz.\r
678 MTRR: Fixed MSR 0x250 0x0606060606060606\r
679 MTRR: Fixed MSR 0x258 0x0606060606060606\r
680 MTRR: Fixed MSR 0x259 0x0000000000000000\r
681 MTRR: Fixed MSR 0x268 0x0606060606060606\r
682 MTRR: Fixed MSR 0x269 0x0606060606060606\r
683 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
684 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
685 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
686 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
687 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
688 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
689 call enable_fixed_mtrr()\r
690 MTRR: 0 base 0x0000000000000000 mask 0x0000000fc0000000 type 6\r
691 MTRR: 1 base 0x0000000040000000 mask 0x0000000fe0000000 type 6\r
692 MTRR: 2 base 0x0000000060000000 mask 0x0000000ff0000000 type 6\r
693 MTRR: 3 base 0x0000000070000000 mask 0x0000000ff8000000 type 6\r
694 MTRR: 4 base 0x0000000078000000 mask 0x0000000ffc000000 type 6\r
695 MTRR: 5 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
696 MTRR: 6 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
697 MTRR: 7 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
698 \r
699 MTRR check\r
700 Fixed MTRRs   : Enabled\r
701 Variable MTRRs: Enabled\r
702 \r
703 Setting up local apic... apic_id: 0x02 done.\r
704 VMX is locked, so enable_vmx will do nothing\r
705 model_x06ax: energy policy set to 6\r
706 model_x06ax: frequency set to 1100\r
707 CPU #1 initialized\r
708 All AP CPUs stopped (4885 loops)\r
709 CPU1: stack: 00163000 - 00164000, lowest used address 00163c5c, stack used: 932 bytes\r
710 PCI: 00:00.0 init\r
711 Set BIOS_RESET_CPL\r
712 CPU TDP: 17 Watts\r
713 PCI: 00:02.0 init\r
714 GT Power Management Init\r
715 SNB GT1 Power Meter Weights\r
716 In CBFS, ROM address for PCI: 00:02.0 = fff004f8\r
717 PCI expansion ROM, signature 0xaa55, INIT size 0x10000, data ptr 0x0040\r
718 PCI ROM image, vendor ID 8086, device ID 0106,\r
719 PCI ROM image, Class Code 030000, Code Type 00\r
720 Copying VGA ROM Image from fff004f8 to 0xc0000, 0x10000 bytes\r
721 Real mode stub @00000600: 867 bytes\r
722 Calling Option ROM...\r
723 int15_handler: INT15 function 5f34!\r
724 ... Option ROM returned.\r
725 VBE: Getting information about VESA mode 4117\r
726 VBE: resolution:  1024x768@16\r
727 VBE: framebuffer: d0000000\r
728 VBE: Setting VESA mode 4117\r
729 int15_handler: INT15 function 5f70!\r
730 GT Power Management Init (post VBIOS)\r
731 PCI: 00:16.0 init\r
732 ME: FW Partition Table      : OK\r
733 ME: Bringup Loader Failure  : NO\r
734 ME: Firmware Init Complete  : NO\r
735 ME: Manufacturing Mode      : NO\r
736 ME: Boot Options Present    : NO\r
737 ME: Update In Progress      : NO\r
738 ME: Current Working State   : Normal\r
739 ME: Current Operation State : M0 with UMA\r
740 ME: Current Operation Mode  : Normal\r
741 ME: Error Code              : No Error\r
742 ME: Progress Phase          : Host Communication\r
743 ME: Power Management Event  : Pseudo-global reset\r
744 ME: Progress Phase State    : Host communication established\r
745 ME: BIOS path: Normal\r
746 ME: Extend SHA-256: ed931a410b99a2c8c57c310a57e40a799876d576bec64a7916a89221ae5c0d31\r
747 ME: MBP item header 00020103\r
748 ME: MBP item header 00050102\r
749 ME: MBP item header 00020501\r
750 ME: MBP item header 00020201\r
751 ME: MBP item header 02030101\r
752 ME: MBP item header 02060301\r
753 ME: MBP item header 02090401\r
754 ME: mbp read OK after 1 cycles\r
755 ME: found version 8.0.13.1502\r
756 ME Capability: Full Network manageability                : disabled\r
757 ME Capability: Regular Network manageability             : disabled\r
758 ME Capability: Manageability                             : disabled\r
759 ME Capability: Small business technology                 : disabled\r
760 ME Capability: Level III manageability                   : disabled\r
761 ME Capability: IntelR Anti-Theft (AT)                    : disabled\r
762 ME Capability: IntelR Capability Licensing Service (CLS) :  enabled\r
763 ME Capability: IntelR Power Sharing Technology (MPC)     :  enabled\r
764 ME Capability: ICC Over Clocking                         :  enabled\r
765 ME Capability: Protected Audio Video Path (PAVP)         : disabled\r
766 ME Capability: IPV6                                      : disabled\r
767 ME Capability: KVM Remote Control (KVM)                  : disabled\r
768 ME Capability: Outbreak Containment Heuristic (OCH)      : disabled\r
769 ME Capability: Virtual LAN (VLAN)                        :  enabled\r
770 ME Capability: TLS                                       : disabled\r
771 ME Capability: Wireless LAN (WLAN)                       : disabled\r
772 PCI: 00:1a.0 init\r
773 EHCI: Setting up controller.. done.\r
774 PCI: 00:1b.0 init\r
775 Azalia: base = e0700000\r
776 Azalia: codec_mask = 09\r
777 Azalia: Initializing codec #3\r
778 Azalia: codec viddid: 80862806\r
779 Azalia: verb_size: 16\r
780 Azalia: verb loaded.\r
781 Azalia: Initializing codec #0\r
782 Azalia: codec viddid: 10ec0269\r
783 Azalia: verb_size: 56\r
784 Azalia: verb loaded.\r
785 PCI: 00:1c.0 init\r
786 Initializing PCH PCIe bridge.\r
787 PCI: 00:1c.1 init\r
788 Initializing PCH PCIe bridge.\r
789 PCI: 00:1d.0 init\r
790 EHCI: Setting up controller.. done.\r
791 PCI: 00:1f.0 init\r
792 pch: lpc_init\r
793 IOAPIC: Initializing IOAPIC at 0xfec00000\r
794 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
795 IOAPIC: ID = 0x02\r
796 IOAPIC: Dumping registers\r
797   reg 0x0000: 0x02000000\r
798   reg 0x0001: 0x00170020\r
799   reg 0x0002: 0x00170020\r
800 Set power off after power failure.\r
801 NMI sources disabled.\r
802 PantherPoint PM init\r
803 rtc_failed = 0x0\r
804 RTC Init\r
805 i8259_configure_irq_trigger: current interrupts are 0x0\r
806 i8259_configure_irq_trigger: try to set interrupts 0x200\r
807 Enabling BIOS updates outside of SMM... Disabling ACPI via APMC:\r
808 done.\r
809 Locking SMM.\r
810 PCI: 00:1f.2 init\r
811 SATA: Initializing...\r
812 SATA: Controller in AHCI mode.\r
813 ABAR: E0705000\r
814 PCI: 00:1f.3 init\r
815 PCI: 00:1f.6 init\r
816 CBFS: ERROR: No file header found at 0x7ff9c0 - try next aligned address: 0x7ffa00.\r
817 CBFS: WARNING: 'pci8086,1e24.rom' not found.\r
818 CBFS: Could not find file 'pci8086,1e24.rom'.\r
819 PCI: 01:00.0 init\r
820 CBFS: ERROR: No file header found at 0x7ff9c0 - try next aligned address: 0x7ffa00.\r
821 CBFS: WARNING: 'pci168c,0034.rom' not found.\r
822 CBFS: Could not find file 'pci168c,0034.rom'.\r
823 Option ROM address for PCI: 01:00.0 = e0480000\r
824 PCI expansion ROM, signature 0xbeef, INIT size 0x15a00, data ptr 0xbeef\r
825 Incorrect expansion ROM header signature beef\r
826 PCI: 02:00.0 init\r
827 CBFS: ERROR: No file header found at 0x7ff9c0 - try next aligned address: 0x7ffa00.\r
828 CBFS: WARNING: 'pci14e4,16b5.rom' not found.\r
829 CBFS: Could not find file 'pci14e4,16b5.rom'.\r
830 Option ROM address for PCI: 02:00.0 = e0600000\r
831 PCI expansion ROM, signature 0xff04, INIT size 0x0400, data ptr 0xff04\r
832 Incorrect expansion ROM header signature ff04\r
833 PCI: 02:00.1 init\r
834 CBFS: ERROR: No file header found at 0x7ff9c0 - try next aligned address: 0x7ffa00.\r
835 CBFS: WARNING: 'pci14e4,16bc.rom' not found.\r
836 CBFS: Could not find file 'pci14e4,16bc.rom'.\r
837 PNP: 00ff.0 init\r
838 Compal ENE932: Initializing keyboard.\r
839 Keyboard init...\r
840 Devices initialized\r
841 Show all devs...After init.\r
842 Root Device: enabled 1\r
843 CPU_CLUSTER: 0: enabled 1\r
844 APIC: 00: enabled 1\r
845 APIC: acac: enabled 0\r
846 DOMAIN: 0000: enabled 1\r
847 PCI: 00:00.0: enabled 1\r
848 PCI: 00:02.0: enabled 1\r
849 PCI: 00:16.0: enabled 1\r
850 PCI: 00:16.1: enabled 0\r
851 PCI: 00:16.2: enabled 0\r
852 PCI: 00:16.3: enabled 0\r
853 PCI: 00:19.0: enabled 0\r
854 PCI: 00:1a.0: enabled 1\r
855 PCI: 00:1b.0: enabled 1\r
856 PCI: 00:1c.2: enabled 0\r
857 PCI: 00:1c.0: enabled 1\r
858 PCI: 00:1c.1: enabled 1\r
859 PCI: 00:1c.3: enabled 0\r
860 PCI: 00:1c.4: enabled 0\r
861 PCI: 00:1c.5: enabled 0\r
862 PCI: 00:1c.6: enabled 0\r
863 PCI: 00:1c.7: enabled 0\r
864 PCI: 00:1d.0: enabled 1\r
865 PCI: 00:1e.0: enabled 0\r
866 PCI: 00:1f.0: enabled 1\r
867 PNP: 00ff.1: enabled 1\r
868 PCI: 00:1f.2: enabled 1\r
869 PCI: 00:1f.3: enabled 1\r
870 PCI: 00:1f.5: enabled 0\r
871 PCI: 00:1f.6: enabled 1\r
872 PCI: 01:00.0: enabled 1\r
873 PCI: 02:00.0: enabled 1\r
874 PCI: 02:00.1: enabled 1\r
875 PNP: 00ff.0: enabled 1\r
876 APIC: 02: enabled 1\r
877 CBMEM region 7bec0000-7bffffff (cbmem_reinit)\r
878 Adding CBMEM entry as no. 5\r
879 Moving GDT to 7bed1200...ok\r
880 Finalize devices...\r
881 Devices finalized\r
882 Updating MRC cache data.\r
883 find_current_mrc_cache_local: No valid MRC cache found.\r
884 SF: Detected W25Q64 with page size 1000, total 800000\r
885 Need to erase the MRC cache region of 65536 bytes at fff80000\r
886 SF: Successfully erased 65536 bytes @ 0x780000\r
887 Finally: write MRC cache update to flash at fff80000\r
888 CBMEM Base is 7bec0000.\r
889 Adding CBMEM entry as no. 6\r
890 ACPI: Writing ACPI tables at 7bed1400.\r
891 ACPI:    * FACS\r
892 ACPI:    * DSDT\r
893 ACPI:    * FADT\r
894 ACPI: added table 1/32, length now 40\r
895 ACPI:    * HPET\r
896 ACPI: added table 2/32, length now 44\r
897 ACPI:    * MADT\r
898 ACPI: added table 3/32, length now 48\r
899 ACPI:    * MCFG\r
900 ACPI: added table 4/32, length now 52\r
901 ACPI: Patching up global NVS in DSDT at offset 0x01ab -> 0x7bed4ad0\r
902 Adding CBMEM entry as no. 7\r
903 ACPI:     * DSDT @ 7bed1650 Length 3293\r
904 ACPI:     * SSDT\r
905 Found 1 CPU(s) with 2 core(s) each.\r
906 PSS: 1100MHz power 17000 control 0xb00 status 0xb00\r
907 PSS: 800MHz power 11938 control 0x800 status 0x800\r
908 PSS: 1100MHz power 17000 control 0xb00 status 0xb00\r
909 PSS: 800MHz power 11938 control 0x800 status 0x800\r
910 ACPI: added table 5/32, length now 56\r
911 current = 7bed61b0\r
912 ACPI: done.\r
913 ACPI tables: 19888 bytes.\r
914 Adding CBMEM entry as no. 8\r
915 smbios_write_tables: 7bedca00\r
916 Root Device (Google Parrot)\r
917 CPU_CLUSTER: 0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
918 APIC: 00 (Socket rPGA989 CPU)\r
919 APIC: acac (Intel SandyBridge/IvyBridge CPU)\r
920 DOMAIN: 0000 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
921 PCI: 00:00.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
922 PCI: 00:02.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
923 PCI: 00:16.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
924 PCI: 00:16.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
925 PCI: 00:16.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
926 PCI: 00:16.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
927 PCI: 00:19.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
928 PCI: 00:1a.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
929 PCI: 00:1b.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
930 PCI: 00:1c.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
931 PCI: 00:1c.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
932 PCI: 00:1c.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
933 PCI: 00:1c.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
934 PCI: 00:1c.4 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
935 PCI: 00:1c.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
936 PCI: 00:1c.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
937 PCI: 00:1c.7 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
938 PCI: 00:1d.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
939 PCI: 00:1e.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
940 PCI: 00:1f.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
941 PNP: 00ff.1 (COMPAL ENE932 EC)\r
942 PCI: 00:1f.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
943 PCI: 00:1f.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
944 PCI: 00:1f.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
945 PCI: 00:1f.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
946 PCI: 01:00.0 (unknown)\r
947 PCI: 02:00.0 (unknown)\r
948 PCI: 02:00.1 (unknown)\r
949 PNP: 00ff.0 (unknown)\r
950 APIC: 02 (unknown)\r
951 SMBIOS tables: 330 bytes.\r
952 Adding CBMEM entry as no. 9\r
953 Adding CBMEM entry as no. 10\r
954 Writing table forward entry at 0x00000500\r
955 Wrote coreboot table at: 00000500, 0x10 bytes, checksum b1e0\r
956 Table forward entry ends at 0x00000528.\r
957 ... aligned to 0x00001000\r
958 Writing coreboot table at 0x7bfdd200\r
959 rom_table_end = 0x7bfdd200\r
960 ... aligned to 0x7bfe0000\r
961  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
962  1. 0000000000001000-000000000009ffff: RAM\r
963  2. 00000000000a0000-00000000000fffff: RESERVED\r
964  3. 0000000000100000-000000001fffffff: RAM\r
965  4. 0000000020000000-00000000201fffff: RESERVED\r
966  5. 0000000020200000-000000003fffffff: RAM\r
967  6. 0000000040000000-00000000401fffff: RESERVED\r
968  7. 0000000040200000-000000007bebffff: RAM\r
969  8. 000000007bec0000-000000007bffffff: CONFIGURATION TABLES\r
970  9. 000000007c000000-000000007e9fffff: RESERVED\r
971 10. 00000000f0000000-00000000f3ffffff: RESERVED\r
972 11. 0000000100000000-00000001005fffff: RAM\r
973 Wrote coreboot table at: 7bfdd200, 0x280 bytes, checksum 5641\r
974 coreboot table: 664 bytes.\r
975 Multiboot Information structure has been written.\r
976 FREE SPACE  0. 7bfe5200 0001ae00\r
977 CAR GLOBALS 1. 7bec0200 00000200\r
978 CONSOLE     2. 7bec0400 00010000\r
979 TIME STAMP  3. 7bed0400 00000200\r
980 MRC DATA    4. 7bed0600 00000c00\r
981 GDT         5. 7bed1200 00000200\r
982 ACPI        6. 7bed1400 0000b400\r
983 GNVS PTR    7. 7bedc800 00000200\r
984 SMBIOS      8. 7bedca00 00000800\r
985 ACPI RESUME 9. 7bedd200 00100000\r
986 COREBOOT   10. 7bfdd200 00008000\r
987 Loading segment from rom address 0xfff309f8\r
988   code (compression=1)\r
989   New segment dstaddr 0xe6e30 memsize 0x191d0 srcaddr 0xfff30a30 filesize 0xcbe8\r
990   (cleaned up) New segment addr 0xe6e30 size 0x191d0 offset 0xfff30a30 filesize 0xcbe8\r
991 Loading segment from rom address 0xfff30a14\r
992   Entry Point 0x000fc7a8\r
993 Payload (probably SeaBIOS) loaded into a reserved area in the lower 1MB\r
994 Loading Segment: addr: 0x00000000000e6e30 memsz: 0x00000000000191d0 filesz: 0x000000000000cbe8\r
995 lb: [0x0000000000100000, 0x0000000000169040)\r
996 Post relocation: addr: 0x00000000000e6e30 memsz: 0x00000000000191d0 filesz: 0x000000000000cbe8\r
997 using LZMA\r
998 [ 0x000e6e30, 00100000, 0x00100000) <- fff30a30\r
999 dest 000e6e30, end 00100000, bouncebuffer 7bdedf80\r
1000 Loaded segments\r
1001 int15_handler: INT15 function 5f70!\r
1002 PCH watchdog disabled\r
1003 Jumping to boot code at 000fc7a8\r
1004 CPU0: stack: 00164000 - 00165000, lowest used address 00164a9c, stack used: 1380 bytes\r
1005 entry    = 0x000fc7a8\r
1006 lb_start = 0x00100000\r
1007 lb_size  = 0x00069040\r
1008 buffer   = 0x7bdedf80\r
1009