asrock/e350m1/4.0-7061-gc21e073/2014-10-18T08:35:38Z
[board-status.git] / google / parrot / 4.0-5001-g7f68dfd-dirty / 2013-12-07T19:45:48Z / coreboot_console.txt
1 \r
2 \r
3 coreboot-4.0-5001-g7f68dfd Sat Dec  7 19:11:25 GMT 2013 starting...\r
4 Setting up static southbridge registers... done.\r
5 Disabling Watchdog reboot... done.\r
6 Setting up static northbridge registers... done.\r
7 Initializing Graphics...\r
8 Back from sandybridge_early_initialization()\r
9 SMBus controller enabled.\r
10 CPU id(206a7): Intel(R) Celeron(R) CPU 847 @ 1.10GHz\r
11 AES NOT supported, TXT NOT supported, VT supported\r
12 PCH type: NM70, device id: 1e5f, rev id 4\r
13 Intel ME early init\r
14 Intel ME firmware is ready\r
15 ME: Requested 16MB UMA\r
16 Starting UEFI PEI System Agent\r
17 Read scrambler seed    0x00006173 from CMOS 0x98\r
18 Read S3 scrambler seed 0x00007213 from CMOS 0x9c\r
19 find_current_mrc_cache_local: No valid MRC cache found.\r
20 System Agent: Starting up...\r
21 System Agent: Initializing PCH\r
22 System Agent: Initializing PCH (SMBUS)\r
23 System Agent: Initializing PCH (USB)\r
24 System Agent: Initializing PCH (SA Init)\r
25 SA PciExpress skipped (pcie_init is 0)\r
26 System Agent: Initializing PCH (Me UMA)\r
27 System Agent: Initializing Memory\r
28 System Agent: Done.\r
29 System Agent Version 1.2.2 Build 0\r
30 ME: Sending Init Done with status: 0, UMA base: 0x07f0\r
31 ME: Requested BIOS Action: Continue to boot\r
32 ME: FW Partition Table      : OK\r
33 ME: Bringup Loader Failure  : NO\r
34 ME: Firmware Init Complete  : NO\r
35 ME: Manufacturing Mode      : NO\r
36 ME: Boot Options Present    : NO\r
37 ME: Update In Progress      : NO\r
38 ME: Current Working State   : Normal\r
39 ME: Current Operation State : Bring up\r
40 ME: Current Operation Mode  : Normal\r
41 ME: Error Code              : No Error\r
42 ME: Progress Phase          : BUP Phase\r
43 ME: Power Management Event  : Pseudo-global reset\r
44 ME: Progress Phase State    : 0x50\r
45 memcfg DDR3 clock 1333 MHz\r
46 memcfg channel assignment: A: 1, B  0, C  2\r
47 memcfg channel[0] config (00600000):\r
48    ECC inactive\r
49    enhanced interleave mode on\r
50    rank interleave on\r
51    DIMMA 0 MB width x8 single rank, selected\r
52    DIMMB 0 MB width x8 single rank\r
53 memcfg channel[1] config (00600008):\r
54    ECC inactive\r
55    enhanced interleave mode on\r
56    rank interleave on\r
57    DIMMA 2048 MB width x8 single rank, selected\r
58    DIMMB 0 MB width x8 single rank\r
59 CBMEM region 7bec0000-7bffffff (cbmem_reinit)\r
60 CBMEM region 7bec0000-7bffffff (cbmem_init)\r
61 Adding CBMEM entry as no. 1\r
62 Adding CBMEM entry as no. 2\r
63 Adding CBMEM entry as no. 3\r
64 Relocate MRC DATA from ff7e3237 to 7bed0400 (2992 bytes)\r
65 Save scrambler seed    0x0000b1e3 to CMOS 0x98\r
66 Save s3 scrambler seed 0x0000ef1a to CMOS 0x9c\r
67 CBMEM region 7bec0000-7bffffff (cbmem_reinit)\r
68 Loading image.\r
69 CBFS: loading stage fallback/coreboot_ram @ 0x100000 (430144 bytes), entry @ 0x100000\r
70 Jumping to image.\r
71 coreboot-4.0-5001-g7f68dfd Sat Dec  7 19:11:25 GMT 2013 booting...\r
72 Enumerating buses...\r
73 Show all devs...Before device enumeration.\r
74 Root Device: enabled 1\r
75 CPU_CLUSTER: 0: enabled 1\r
76 APIC: 00: enabled 1\r
77 APIC: acac: enabled 0\r
78 DOMAIN: 0000: enabled 1\r
79 PCI: 00:00.0: enabled 1\r
80 PCI: 00:02.0: enabled 1\r
81 PCI: 00:16.0: enabled 1\r
82 PCI: 00:16.1: enabled 0\r
83 PCI: 00:16.2: enabled 0\r
84 PCI: 00:16.3: enabled 0\r
85 PCI: 00:19.0: enabled 0\r
86 PCI: 00:1a.0: enabled 1\r
87 PCI: 00:1b.0: enabled 1\r
88 PCI: 00:1c.0: enabled 0\r
89 PCI: 00:1c.1: enabled 1\r
90 PCI: 00:1c.2: enabled 1\r
91 PCI: 00:1c.3: enabled 0\r
92 PCI: 00:1c.4: enabled 0\r
93 PCI: 00:1c.5: enabled 0\r
94 PCI: 00:1c.6: enabled 0\r
95 PCI: 00:1c.7: enabled 0\r
96 PCI: 00:1d.0: enabled 1\r
97 PCI: 00:1e.0: enabled 0\r
98 PCI: 00:1f.0: enabled 1\r
99 PNP: 00ff.1: enabled 1\r
100 PCI: 00:1f.2: enabled 1\r
101 PCI: 00:1f.3: enabled 1\r
102 PCI: 00:1f.5: enabled 0\r
103 PCI: 00:1f.6: enabled 1\r
104 Compare with tree...\r
105 Root Device: enabled 1\r
106  CPU_CLUSTER: 0: enabled 1\r
107   APIC: 00: enabled 1\r
108   APIC: acac: enabled 0\r
109  DOMAIN: 0000: enabled 1\r
110   PCI: 00:00.0: enabled 1\r
111   PCI: 00:02.0: enabled 1\r
112   PCI: 00:16.0: enabled 1\r
113   PCI: 00:16.1: enabled 0\r
114   PCI: 00:16.2: enabled 0\r
115   PCI: 00:16.3: enabled 0\r
116   PCI: 00:19.0: enabled 0\r
117   PCI: 00:1a.0: enabled 1\r
118   PCI: 00:1b.0: enabled 1\r
119   PCI: 00:1c.0: enabled 0\r
120   PCI: 00:1c.1: enabled 1\r
121   PCI: 00:1c.2: enabled 1\r
122   PCI: 00:1c.3: enabled 0\r
123   PCI: 00:1c.4: enabled 0\r
124   PCI: 00:1c.5: enabled 0\r
125   PCI: 00:1c.6: enabled 0\r
126   PCI: 00:1c.7: enabled 0\r
127   PCI: 00:1d.0: enabled 1\r
128   PCI: 00:1e.0: enabled 0\r
129   PCI: 00:1f.0: enabled 1\r
130    PNP: 00ff.1: enabled 1\r
131   PCI: 00:1f.2: enabled 1\r
132   PCI: 00:1f.3: enabled 1\r
133   PCI: 00:1f.5: enabled 0\r
134   PCI: 00:1f.6: enabled 1\r
135 scan_static_bus for Root Device\r
136 CPU_CLUSTER: 0 enabled\r
137 DOMAIN: 0000 enabled\r
138 DOMAIN: 0000 scanning...\r
139 PCI: pci_scan_bus for bus 00\r
140 PCI: 00:00.0 [8086/0104] ops\r
141 Normal boot.\r
142 PCI: 00:00.0 [8086/0104] enabled\r
143 PCI: 00:02.0 [8086/0000] ops\r
144 PCI: 00:02.0 [8086/0106] enabled\r
145 PCI: 00:16.0 [8086/1e3a] bus ops\r
146 PCI: 00:16.0 [8086/1e3a] enabled\r
147 PCI: 00:16.1: Disabling device\r
148 PCI: 00:16.1 [8086/1e3b] disabled No operations\r
149 PCI: 00:16.2: Disabling device\r
150 PCI: 00:16.3: Disabling device\r
151 PCI: 00:19.0: Disabling device\r
152 PCI: 00:1a.0 [8086/0000] ops\r
153 PCI: 00:1a.0 [8086/1e2d] enabled\r
154 PCI: 00:1b.0 [8086/0000] ops\r
155 PCI: 00:1b.0 [8086/1e20] enabled\r
156 PCH: PCIe Root Port coalescing is enabled\r
157 PCI: 00:1c.0: Disabling device\r
158 PCI: 00:1c.0: check set enabled\r
159 PCH: Remap PCIe function 1 to 0\r
160 PCI: 00:1c.1 [8086/0000] bus ops\r
161 PCI: 00:1c.1 [8086/1e12] enabled\r
162 PCH: Remap PCIe function 2 to 0\r
163 PCI: 00:1c.2 [8086/0000] bus ops\r
164 PCI: 00:1c.2 [8086/1e14] enabled\r
165 PCI: 00:1c.3: Disabling device\r
166 PCI: 00:1c.4: Disabling device\r
167 PCI: 00:1c.4: check set enabled\r
168 PCI: 00:1c.5: Disabling device\r
169 PCI: 00:1c.6: Disabling device\r
170 PCI: 00:1c.7: Disabling device\r
171 PCH: RPFN 0x76543210 -> 0xfedcb10a\r
172 PCH: PCIe map 1c.0 -> 1c.2\r
173 PCH: PCIe map 1c.1 -> 1c.0\r
174 PCH: PCIe map 1c.2 -> 1c.1\r
175 PCI: 00:1d.0 [8086/0000] ops\r
176 PCI: 00:1d.0 [8086/1e26] enabled\r
177 PCI: 00:1e.0: Disabling device\r
178 PCI: 00:1f.0 [8086/0000] bus ops\r
179 PCI: 00:1f.0 [8086/1e5f] enabled\r
180 PCI: 00:1f.2 [8086/0000] ops\r
181 PCI: 00:1f.2 [8086/1e01] enabled\r
182 PCI: 00:1f.3 [8086/0000] bus ops\r
183 PCI: 00:1f.3 [8086/1e22] enabled\r
184 PCI: 00:1f.5: Disabling device\r
185 PCI: 00:1f.6 [8086/1e24] enabled\r
186 scan_static_bus for PCI: 00:16.0\r
187 scan_static_bus for PCI: 00:16.0 done\r
188 do_pci_scan_bridge for PCI: 00:1c.0\r
189 PCI: pci_scan_bus for bus 01\r
190 PCI: 01:00.0 [168c/0034] enabled\r
191 PCI: pci_scan_bus returning with max=001\r
192 Capability: type 0x01 @ 0x40\r
193 Capability: type 0x05 @ 0x50\r
194 Capability: type 0x10 @ 0x70\r
195 Capability: type 0x10 @ 0x40\r
196 Enabling Common Clock Configuration\r
197 ASPM: Enabled L0s and L1\r
198 do_pci_scan_bridge returns max 1\r
199 do_pci_scan_bridge for PCI: 00:1c.1\r
200 PCI: pci_scan_bus for bus 02\r
201 PCI: 02:00.0 [14e4/16b5] enabled\r
202 PCI: 02:00.1 [14e4/16bc] enabled\r
203 PCI: pci_scan_bus returning with max=002\r
204 Capability: type 0x01 @ 0x48\r
205 Capability: type 0x05 @ 0x58\r
206 Capability: type 0x11 @ 0xa0\r
207 Capability: type 0x10 @ 0xac\r
208 Capability: type 0x10 @ 0x40\r
209 Enabling Common Clock Configuration\r
210 ASPM: Enabled L0s and L1\r
211 Capability: type 0x01 @ 0x48\r
212 Capability: type 0x05 @ 0x58\r
213 Capability: type 0x10 @ 0xac\r
214 Capability: type 0x10 @ 0x40\r
215 Enabling Common Clock Configuration\r
216 ASPM: Enabled L0s and L1\r
217 do_pci_scan_bridge returns max 2\r
218 scan_static_bus for PCI: 00:1f.0\r
219 PNP: 00ff.1 enabled\r
220 PNP: 00ff.0 enabled\r
221 scan_static_bus for PCI: 00:1f.0 done\r
222 scan_static_bus for PCI: 00:1f.3\r
223 scan_static_bus for PCI: 00:1f.3 done\r
224 PCI: pci_scan_bus returning with max=002\r
225 scan_static_bus for Root Device done\r
226 done\r
227 found VGA at PCI: 00:02.0\r
228 Setting up VGA for PCI: 00:02.0\r
229 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
230 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
231 Allocating resources...\r
232 Reading resources...\r
233 Root Device read_resources bus 0 link: 0\r
234 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
235 APIC: 00 missing read_resources\r
236 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
237 DOMAIN: 0000 read_resources bus 0 link: 0\r
238 Adding PCIe enhanced config space BAR 0xf0000000-0xf4000000.\r
239 PCI: 00:1c.0 read_resources bus 1 link: 0\r
240 PCI: 00:1c.0 read_resources bus 1 link: 0 done\r
241 PCI: 00:1c.1 read_resources bus 2 link: 0\r
242 PCI: 00:1c.1 read_resources bus 2 link: 0 done\r
243 PCI: 00:1f.0 read_resources bus 0 link: 0\r
244 PNP: 00ff.1 missing read_resources\r
245 PCI: 00:1f.0 read_resources bus 0 link: 0 done\r
246 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
247 Root Device read_resources bus 0 link: 0 done\r
248 Done reading resources.\r
249 Show resources in subtree (Root Device)...After reading.\r
250  Root Device child on link 0 CPU_CLUSTER: 0\r
251   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
252    APIC: 00\r
253    APIC: acac\r
254   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
255   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
256   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
257    PCI: 00:00.0\r
258    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
259    PCI: 00:02.0\r
260    PCI: 00:02.0 resource base 0 size 400000 align 22 gran 22 limit ffffffffffffffff flags 201 index 10\r
261    PCI: 00:02.0 resource base 0 size 10000000 align 28 gran 28 limit ffffffffffffffff flags 101201 index 18\r
262    PCI: 00:02.0 resource base 0 size 40 align 6 gran 6 limit ffff flags 100 index 20\r
263    PCI: 00:16.0\r
264    PCI: 00:16.0 resource base 0 size 10 align 4 gran 4 limit ffffffffffffffff flags 201 index 10\r
265    PCI: 00:16.1\r
266    PCI: 00:16.2\r
267    PCI: 00:16.3\r
268    PCI: 00:19.0\r
269    PCI: 00:1a.0\r
270    PCI: 00:1a.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
271    PCI: 00:1b.0\r
272    PCI: 00:1b.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
273    PCI: 00:1c.2\r
274    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
275    PCI: 00:1c.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
276    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
277    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
278     PCI: 01:00.0\r
279     PCI: 01:00.0 resource base 0 size 80000 align 19 gran 19 limit ffffffffffffffff flags 201 index 10\r
280     PCI: 01:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffff flags 2200 index 30\r
281    PCI: 00:1c.1 child on link 0 PCI: 02:00.0\r
282    PCI: 00:1c.1 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
283    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
284    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
285     PCI: 02:00.0\r
286     PCI: 02:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffffffffffff flags 1201 index 10\r
287     PCI: 02:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffffffffffff flags 1201 index 18\r
288     PCI: 02:00.0 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 2200 index 30\r
289     PCI: 02:00.1\r
290     PCI: 02:00.1 resource base 0 size 10000 align 16 gran 16 limit ffffffffffffffff flags 1201 index 10\r
291    PCI: 00:1c.3\r
292    PCI: 00:1c.4\r
293    PCI: 00:1c.5\r
294    PCI: 00:1c.6\r
295    PCI: 00:1c.7\r
296    PCI: 00:1d.0\r
297    PCI: 00:1d.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
298    PCI: 00:1e.0\r
299    PCI: 00:1f.0 child on link 0 PNP: 00ff.1\r
300    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
301    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
302    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
303    PCI: 00:1f.0 resource base fd60 size 4 align 0 gran 0 limit 0 flags c0040100 index 10000200\r
304     PNP: 00ff.1\r
305     PNP: 00ff.0\r
306    PCI: 00:1f.2\r
307    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
308    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
309    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
310    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
311    PCI: 00:1f.2 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 20\r
312    PCI: 00:1f.2 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
313    PCI: 00:1f.3\r
314    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
315    PCI: 00:1f.3 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
316    PCI: 00:1f.5\r
317    PCI: 00:1f.6\r
318    PCI: 00:1f.6 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 201 index 10\r
319 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
320 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
321 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
322 PCI: 00:1c.1 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
323 PCI: 00:1c.1 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
324 PCI: 00:02.0 20 *  [0x0 - 0x3f] io\r
325 PCI: 00:1f.2 20 *  [0x40 - 0x5f] io\r
326 PCI: 00:1f.2 10 *  [0x60 - 0x67] io\r
327 PCI: 00:1f.2 18 *  [0x68 - 0x6f] io\r
328 PCI: 00:1f.2 14 *  [0x70 - 0x73] io\r
329 PCI: 00:1f.2 1c *  [0x74 - 0x77] io\r
330 DOMAIN: 0000 compute_resources_io: base: 78 size: 78 align: 6 gran: 0 limit: ffff done\r
331 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
332 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
333 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
334 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
335 PCI: 01:00.0 10 *  [0x0 - 0x7ffff] mem\r
336 PCI: 01:00.0 30 *  [0x80000 - 0x8ffff] mem\r
337 PCI: 00:1c.0 compute_resources_mem: base: 90000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
338 PCI: 00:1c.1 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
339 PCI: 02:00.0 10 *  [0x0 - 0xffff] prefmem\r
340 PCI: 02:00.0 18 *  [0x10000 - 0x1ffff] prefmem\r
341 PCI: 02:00.1 10 *  [0x20000 - 0x2ffff] prefmem\r
342 PCI: 00:1c.1 compute_resources_prefmem: base: 30000 size: 100000 align: 20 gran: 20 limit: ffffffffffffffff done\r
343 PCI: 00:1c.1 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
344 PCI: 02:00.0 30 *  [0x0 - 0x7ff] mem\r
345 PCI: 00:1c.1 compute_resources_mem: base: 800 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
346 PCI: 00:02.0 18 *  [0x0 - 0xfffffff] prefmem\r
347 PCI: 00:02.0 10 *  [0x10000000 - 0x103fffff] mem\r
348 PCI: 00:1c.0 20 *  [0x10400000 - 0x104fffff] mem\r
349 PCI: 00:1c.1 24 *  [0x10500000 - 0x105fffff] prefmem\r
350 PCI: 00:1c.1 20 *  [0x10600000 - 0x106fffff] mem\r
351 PCI: 00:1b.0 10 *  [0x10700000 - 0x10703fff] mem\r
352 PCI: 00:1f.6 10 *  [0x10704000 - 0x10704fff] mem\r
353 PCI: 00:1f.2 24 *  [0x10705000 - 0x107057ff] mem\r
354 PCI: 00:1a.0 10 *  [0x10705800 - 0x10705bff] mem\r
355 PCI: 00:1d.0 10 *  [0x10705c00 - 0x10705fff] mem\r
356 PCI: 00:1f.3 10 *  [0x10706000 - 0x107060ff] mem\r
357 PCI: 00:16.0 10 *  [0x10706100 - 0x1070610f] mem\r
358 DOMAIN: 0000 compute_resources_mem: base: 10706110 size: 10706110 align: 28 gran: 0 limit: ffffffff done\r
359 avoid_fixed_resources: DOMAIN: 0000\r
360 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
361 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
362 constrain_resources: DOMAIN: 0000\r
363 constrain_resources: PCI: 00:00.0\r
364 constrain_resources: PCI: 00:02.0\r
365 constrain_resources: PCI: 00:16.0\r
366 constrain_resources: PCI: 00:1a.0\r
367 constrain_resources: PCI: 00:1b.0\r
368 constrain_resources: PCI: 00:1c.0\r
369 constrain_resources: PCI: 01:00.0\r
370 constrain_resources: PCI: 00:1c.1\r
371 constrain_resources: PCI: 02:00.0\r
372 constrain_resources: PCI: 02:00.1\r
373 constrain_resources: PCI: 00:1d.0\r
374 constrain_resources: PCI: 00:1f.0\r
375 constrain_resources: PNP: 00ff.1\r
376 constrain_resources: PNP: 00ff.0\r
377 constrain_resources: PCI: 00:1f.2\r
378 constrain_resources: PCI: 00:1f.3\r
379 constrain_resources: PCI: 00:1f.6\r
380 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
381         lim->base 00001000 lim->limit 0000fd5f\r
382 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
383         lim->base 00000000 lim->limit efffffff\r
384 Setting resources...\r
385 DOMAIN: 0000 allocate_resources_io: base:1000 size:78 align:6 gran:0 limit:fd5f\r
386 Assigned: PCI: 00:02.0 20 *  [0x1000 - 0x103f] io\r
387 Assigned: PCI: 00:1f.2 20 *  [0x1040 - 0x105f] io\r
388 Assigned: PCI: 00:1f.2 10 *  [0x1060 - 0x1067] io\r
389 Assigned: PCI: 00:1f.2 18 *  [0x1068 - 0x106f] io\r
390 Assigned: PCI: 00:1f.2 14 *  [0x1070 - 0x1073] io\r
391 Assigned: PCI: 00:1f.2 1c *  [0x1074 - 0x1077] io\r
392 DOMAIN: 0000 allocate_resources_io: next_base: 1078 size: 78 align: 6 gran: 0 done\r
393 PCI: 00:1c.0 allocate_resources_io: base:fd5f size:0 align:12 gran:12 limit:fd5f\r
394 PCI: 00:1c.0 allocate_resources_io: next_base: fd5f size: 0 align: 12 gran: 12 done\r
395 PCI: 00:1c.1 allocate_resources_io: base:fd5f size:0 align:12 gran:12 limit:fd5f\r
396 PCI: 00:1c.1 allocate_resources_io: next_base: fd5f size: 0 align: 12 gran: 12 done\r
397 DOMAIN: 0000 allocate_resources_mem: base:d0000000 size:10706110 align:28 gran:0 limit:efffffff\r
398 Assigned: PCI: 00:02.0 18 *  [0xd0000000 - 0xdfffffff] prefmem\r
399 Assigned: PCI: 00:02.0 10 *  [0xe0000000 - 0xe03fffff] mem\r
400 Assigned: PCI: 00:1c.0 20 *  [0xe0400000 - 0xe04fffff] mem\r
401 Assigned: PCI: 00:1c.1 24 *  [0xe0500000 - 0xe05fffff] prefmem\r
402 Assigned: PCI: 00:1c.1 20 *  [0xe0600000 - 0xe06fffff] mem\r
403 Assigned: PCI: 00:1b.0 10 *  [0xe0700000 - 0xe0703fff] mem\r
404 Assigned: PCI: 00:1f.6 10 *  [0xe0704000 - 0xe0704fff] mem\r
405 Assigned: PCI: 00:1f.2 24 *  [0xe0705000 - 0xe07057ff] mem\r
406 Assigned: PCI: 00:1a.0 10 *  [0xe0705800 - 0xe0705bff] mem\r
407 Assigned: PCI: 00:1d.0 10 *  [0xe0705c00 - 0xe0705fff] mem\r
408 Assigned: PCI: 00:1f.3 10 *  [0xe0706000 - 0xe07060ff] mem\r
409 Assigned: PCI: 00:16.0 10 *  [0xe0706100 - 0xe070610f] mem\r
410 DOMAIN: 0000 allocate_resources_mem: next_base: e0706110 size: 10706110 align: 28 gran: 0 done\r
411 PCI: 00:1c.0 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
412 PCI: 00:1c.0 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
413 PCI: 00:1c.0 allocate_resources_mem: base:e0400000 size:100000 align:20 gran:20 limit:efffffff\r
414 Assigned: PCI: 01:00.0 10 *  [0xe0400000 - 0xe047ffff] mem\r
415 Assigned: PCI: 01:00.0 30 *  [0xe0480000 - 0xe048ffff] mem\r
416 PCI: 00:1c.0 allocate_resources_mem: next_base: e0490000 size: 100000 align: 20 gran: 20 done\r
417 PCI: 00:1c.1 allocate_resources_prefmem: base:e0500000 size:100000 align:20 gran:20 limit:efffffff\r
418 Assigned: PCI: 02:00.0 10 *  [0xe0500000 - 0xe050ffff] prefmem\r
419 Assigned: PCI: 02:00.0 18 *  [0xe0510000 - 0xe051ffff] prefmem\r
420 Assigned: PCI: 02:00.1 10 *  [0xe0520000 - 0xe052ffff] prefmem\r
421 PCI: 00:1c.1 allocate_resources_prefmem: next_base: e0530000 size: 100000 align: 20 gran: 20 done\r
422 PCI: 00:1c.1 allocate_resources_mem: base:e0600000 size:100000 align:20 gran:20 limit:efffffff\r
423 Assigned: PCI: 02:00.0 30 *  [0xe0600000 - 0xe06007ff] mem\r
424 PCI: 00:1c.1 allocate_resources_mem: next_base: e0600800 size: 100000 align: 20 gran: 20 done\r
425 Root Device assign_resources, bus 0 link: 0\r
426 TOUUD 0x100600000 TOLUD 0x7ea00000 TOM 0x80000000\r
427 MEBASE 0x7f000000\r
428 IGD decoded, subtracting 32M UMA and 2M GTT\r
429 TSEG base 0x7c000000 size 8M\r
430 Available memory below 4GB: 1984M\r
431 Available memory above 4GB: 6M\r
432 Adding PCIe config bar base=0xf0000000 size=0x4000000\r
433 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
434 PCI: 00:00.0 cf <- [0x00f0000000 - 0x00f3ffffff] size 0x04000000 gran 0x00 mem<mmconfig>\r
435 PCI: 00:02.0 10 <- [0x00e0000000 - 0x00e03fffff] size 0x00400000 gran 0x16 mem64\r
436 PCI: 00:02.0 18 <- [0x00d0000000 - 0x00dfffffff] size 0x10000000 gran 0x1c prefmem64\r
437 PCI: 00:02.0 20 <- [0x0000001000 - 0x000000103f] size 0x00000040 gran 0x06 io\r
438 PCI: 00:16.0 10 <- [0x00e0706100 - 0x00e070610f] size 0x00000010 gran 0x04 mem64\r
439 PCI: 00:1a.0 10 <- [0x00e0705800 - 0x00e0705bff] size 0x00000400 gran 0x0a mem\r
440 PCI: 00:1b.0 10 <- [0x00e0700000 - 0x00e0703fff] size 0x00004000 gran 0x0e mem64\r
441 PCI: 00:1c.0 1c <- [0x000000fd5f - 0x000000fd5e] size 0x00000000 gran 0x0c bus 01 io\r
442 PCI: 00:1c.0 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
443 PCI: 00:1c.0 20 <- [0x00e0400000 - 0x00e04fffff] size 0x00100000 gran 0x14 bus 01 mem\r
444 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
445 PCI: 01:00.0 10 <- [0x00e0400000 - 0x00e047ffff] size 0x00080000 gran 0x13 mem64\r
446 PCI: 01:00.0 30 <- [0x00e0480000 - 0x00e048ffff] size 0x00010000 gran 0x10 romem\r
447 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
448 PCI: 00:1c.1 1c <- [0x000000fd5f - 0x000000fd5e] size 0x00000000 gran 0x0c bus 02 io\r
449 PCI: 00:1c.1 24 <- [0x00e0500000 - 0x00e05fffff] size 0x00100000 gran 0x14 bus 02 prefmem\r
450 PCI: 00:1c.1 20 <- [0x00e0600000 - 0x00e06fffff] size 0x00100000 gran 0x14 bus 02 mem\r
451 PCI: 00:1c.1 assign_resources, bus 2 link: 0\r
452 PCI: 02:00.0 10 <- [0x00e0500000 - 0x00e050ffff] size 0x00010000 gran 0x10 prefmem64\r
453 PCI: 02:00.0 18 <- [0x00e0510000 - 0x00e051ffff] size 0x00010000 gran 0x10 prefmem64\r
454 PCI: 02:00.0 30 <- [0x00e0600000 - 0x00e06007ff] size 0x00000800 gran 0x0b romem\r
455 PCI: 02:00.1 10 <- [0x00e0520000 - 0x00e052ffff] size 0x00010000 gran 0x10 prefmem64\r
456 PCI: 00:1c.1 assign_resources, bus 2 link: 0\r
457 PCI: 00:1d.0 10 <- [0x00e0705c00 - 0x00e0705fff] size 0x00000400 gran 0x0a mem\r
458 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
459 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
460 PCI: 00:1f.2 10 <- [0x0000001060 - 0x0000001067] size 0x00000008 gran 0x03 io\r
461 PCI: 00:1f.2 14 <- [0x0000001070 - 0x0000001073] size 0x00000004 gran 0x02 io\r
462 PCI: 00:1f.2 18 <- [0x0000001068 - 0x000000106f] size 0x00000008 gran 0x03 io\r
463 PCI: 00:1f.2 1c <- [0x0000001074 - 0x0000001077] size 0x00000004 gran 0x02 io\r
464 PCI: 00:1f.2 20 <- [0x0000001040 - 0x000000105f] size 0x00000020 gran 0x05 io\r
465 PCI: 00:1f.2 24 <- [0x00e0705000 - 0x00e07057ff] size 0x00000800 gran 0x0b mem\r
466 PCI: 00:1f.3 10 <- [0x00e0706000 - 0x00e07060ff] size 0x00000100 gran 0x08 mem64\r
467 PCI: 00:1f.6 10 <- [0x00e0704000 - 0x00e0704fff] size 0x00001000 gran 0x0c mem64\r
468 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
469 CBMEM region 7bec0000-7bffffff (cbmem_late_set_table)\r
470 Root Device assign_resources, bus 0 link: 0\r
471 Done setting resources.\r
472 Show resources in subtree (Root Device)...After assigning values.\r
473  Root Device child on link 0 CPU_CLUSTER: 0\r
474   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
475    APIC: 00\r
476    APIC: acac\r
477   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
478   DOMAIN: 0000 resource base 1000 size 78 align 6 gran 0 limit fd5f flags 40040100 index 10000000\r
479   DOMAIN: 0000 resource base d0000000 size 10706110 align 28 gran 0 limit efffffff flags 40040200 index 10000100\r
480   DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
481   DOMAIN: 0000 resource base 100000 size 7bf00000 align 0 gran 0 limit 0 flags e0004200 index 4\r
482   DOMAIN: 0000 resource base 100000000 size 600000 align 0 gran 0 limit 0 flags e0004200 index 5\r
483   DOMAIN: 0000 resource base 7c000000 size 2a00000 align 0 gran 0 limit 0 flags f0000200 index 6\r
484   DOMAIN: 0000 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
485   DOMAIN: 0000 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index 8\r
486   DOMAIN: 0000 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index 9\r
487   DOMAIN: 0000 resource base 20000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index a\r
488   DOMAIN: 0000 resource base 40000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index b\r
489    PCI: 00:00.0\r
490    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
491    PCI: 00:02.0\r
492    PCI: 00:02.0 resource base e0000000 size 400000 align 22 gran 22 limit efffffff flags 60000201 index 10\r
493    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit efffffff flags 60101201 index 18\r
494    PCI: 00:02.0 resource base 1000 size 40 align 6 gran 6 limit fd5f flags 60000100 index 20\r
495    PCI: 00:16.0\r
496    PCI: 00:16.0 resource base e0706100 size 10 align 4 gran 4 limit efffffff flags 60000201 index 10\r
497    PCI: 00:16.1\r
498    PCI: 00:16.2\r
499    PCI: 00:16.3\r
500    PCI: 00:19.0\r
501    PCI: 00:1a.0\r
502    PCI: 00:1a.0 resource base e0705800 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
503    PCI: 00:1b.0\r
504    PCI: 00:1b.0 resource base e0700000 size 4000 align 14 gran 14 limit efffffff flags 60000201 index 10\r
505    PCI: 00:1c.2\r
506    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
507    PCI: 00:1c.0 resource base fd5f size 0 align 12 gran 12 limit fd5f flags 60080102 index 1c\r
508    PCI: 00:1c.0 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
509    PCI: 00:1c.0 resource base e0400000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
510     PCI: 01:00.0\r
511     PCI: 01:00.0 resource base e0400000 size 80000 align 19 gran 19 limit efffffff flags 60000201 index 10\r
512     PCI: 01:00.0 resource base e0480000 size 10000 align 16 gran 16 limit efffffff flags 60002200 index 30\r
513    PCI: 00:1c.1 child on link 0 PCI: 02:00.0\r
514    PCI: 00:1c.1 resource base fd5f size 0 align 12 gran 12 limit fd5f flags 60080102 index 1c\r
515    PCI: 00:1c.1 resource base e0500000 size 100000 align 20 gran 20 limit efffffff flags 60081202 index 24\r
516    PCI: 00:1c.1 resource base e0600000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
517     PCI: 02:00.0\r
518     PCI: 02:00.0 resource base e0500000 size 10000 align 16 gran 16 limit efffffff flags 60001201 index 10\r
519     PCI: 02:00.0 resource base e0510000 size 10000 align 16 gran 16 limit efffffff flags 60001201 index 18\r
520     PCI: 02:00.0 resource base e0600000 size 800 align 11 gran 11 limit efffffff flags 60002200 index 30\r
521     PCI: 02:00.1\r
522     PCI: 02:00.1 resource base e0520000 size 10000 align 16 gran 16 limit efffffff flags 60001201 index 10\r
523    PCI: 00:1c.3\r
524    PCI: 00:1c.4\r
525    PCI: 00:1c.5\r
526    PCI: 00:1c.6\r
527    PCI: 00:1c.7\r
528    PCI: 00:1d.0\r
529    PCI: 00:1d.0 resource base e0705c00 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
530    PCI: 00:1e.0\r
531    PCI: 00:1f.0 child on link 0 PNP: 00ff.1\r
532    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
533    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
534    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
535    PCI: 00:1f.0 resource base fd60 size 4 align 0 gran 0 limit 0 flags c0040100 index 10000200\r
536     PNP: 00ff.1\r
537     PNP: 00ff.0\r
538    PCI: 00:1f.2\r
539    PCI: 00:1f.2 resource base 1060 size 8 align 3 gran 3 limit fd5f flags 60000100 index 10\r
540    PCI: 00:1f.2 resource base 1070 size 4 align 2 gran 2 limit fd5f flags 60000100 index 14\r
541    PCI: 00:1f.2 resource base 1068 size 8 align 3 gran 3 limit fd5f flags 60000100 index 18\r
542    PCI: 00:1f.2 resource base 1074 size 4 align 2 gran 2 limit fd5f flags 60000100 index 1c\r
543    PCI: 00:1f.2 resource base 1040 size 20 align 5 gran 5 limit fd5f flags 60000100 index 20\r
544    PCI: 00:1f.2 resource base e0705000 size 800 align 11 gran 11 limit efffffff flags 60000200 index 24\r
545    PCI: 00:1f.3\r
546    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
547    PCI: 00:1f.3 resource base e0706000 size 100 align 8 gran 8 limit efffffff flags 60000201 index 10\r
548    PCI: 00:1f.5\r
549    PCI: 00:1f.6\r
550    PCI: 00:1f.6 resource base e0704000 size 1000 align 12 gran 12 limit efffffff flags 60000201 index 10\r
551 Done allocating resources.\r
552 Enabling resources...\r
553 PCI: 00:00.0 subsystem <- 0000/0000\r
554 PCI: 00:00.0 cmd <- 06\r
555 PCI: 00:02.0 subsystem <- 0000/0000\r
556 PCI: 00:02.0 cmd <- 03\r
557 PCI: 00:16.0 subsystem <- 0000/0000\r
558 PCI: 00:16.0 cmd <- 02\r
559 PCI: 00:1a.0 subsystem <- 0000/0000\r
560 PCI: 00:1a.0 cmd <- 102\r
561 PCI: 00:1b.0 subsystem <- 0000/0000\r
562 PCI: 00:1b.0 cmd <- 102\r
563 PCI: 00:1c.0 bridge ctrl <- 0003\r
564 PCI: 00:1c.0 subsystem <- 0000/0000\r
565 PCI: 00:1c.0 cmd <- 106\r
566 PCI: 00:1c.1 bridge ctrl <- 0003\r
567 PCI: 00:1c.1 subsystem <- 0000/0000\r
568 PCI: 00:1c.1 cmd <- 106\r
569 PCI: 00:1d.0 subsystem <- 0000/0000\r
570 PCI: 00:1d.0 cmd <- 102\r
571 pch_decode_init\r
572 PCI: 00:1f.0 subsystem <- 0000/0000\r
573 PCI: 00:1f.0 cmd <- 107\r
574 PCI: 00:1f.2 subsystem <- 0000/0000\r
575 PCI: 00:1f.2 cmd <- 03\r
576 PCI: 00:1f.3 subsystem <- 0000/0000\r
577 PCI: 00:1f.3 cmd <- 103\r
578 PCI: 00:1f.6 subsystem <- 0000/0000\r
579 PCI: 00:1f.6 cmd <- 02\r
580 PCI: 01:00.0 cmd <- 02\r
581 PCI: 02:00.0 cmd <- 02\r
582 PCI: 02:00.1 cmd <- 06\r
583 done.\r
584 Initializing devices...\r
585 Root Device init\r
586 Parrot EC Init\r
587   EC version 0.7.1\r
588   EC Project: KZV1V\r
589   Parrot Revision 2\r
590 CPU_CLUSTER: 0 init\r
591 start_eip=0x00001000, code_size=0x00000031\r
592 Installing SMM handler to 0x7c000000\r
593 Installing IED header to 0x7c400000\r
594 Initializing SMM handler... ... pmbase = 0x0500\r
595 \r
596 SMI_STS: \r
597 PM1_STS: BM \r
598 GPE0_STS: GPIO15 GPIO14 GPIO12 GPIO11 GPIO10 GPIO9 GPIO8 GPIO7 GPIO6 GPIO5 GPIO4 GPIO3 GPIO1 GPIO0 \r
599 ALT_GP_SMI_STS: GPI15 GPI14 GPI12 GPI11 GPI10 GPI9 GPI8 GPI7 GPI6 GPI5 GPI4 GPI3 GPI1 GPI0 \r
600 TCO_STS: \r
601   ... raise SMI#\r
602 Initializing CPU #0\r
603 CPU: vendor Intel device 206a7\r
604 CPU: family 06, model 2a, stepping 07\r
605 Enabling cache\r
606 microcode: sig=0x206a7 pf=0x10 revision=0x28\r
607 CPU: Intel(R) Celeron(R) CPU 847 @ 1.10GHz.\r
608 MTRR: Physical address space:\r
609 0x0000000000000000 - 0x00000000000a0000 size 0x000a0000 type 6\r
610 0x00000000000a0000 - 0x00000000000c0000 size 0x00020000 type 0\r
611 0x00000000000c0000 - 0x000000007c000000 size 0x7bf40000 type 6\r
612 0x000000007c000000 - 0x00000000d0000000 size 0x54000000 type 0\r
613 0x00000000d0000000 - 0x00000000e0000000 size 0x10000000 type 1\r
614 0x00000000e0000000 - 0x00000000ff800000 size 0x1f800000 type 0\r
615 0x00000000ff800000 - 0x0000000100000000 size 0x00800000 type 5\r
616 0x0000000100000000 - 0x0000000100600000 size 0x00600000 type 6\r
617 MTRR: Fixed MSR 0x250 0x0606060606060606\r
618 MTRR: Fixed MSR 0x258 0x0606060606060606\r
619 MTRR: Fixed MSR 0x259 0x0000000000000000\r
620 MTRR: Fixed MSR 0x268 0x0606060606060606\r
621 MTRR: Fixed MSR 0x269 0x0606060606060606\r
622 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
623 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
624 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
625 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
626 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
627 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
628 call enable_fixed_mtrr()\r
629 MTRR: default type WB/UC MTRR counts: 11/8.\r
630 MTRR: UC selected as default type.\r
631 MTRR: 0 base 0x0000000000000000 mask 0x0000000fc0000000 type 6\r
632 MTRR: 1 base 0x0000000040000000 mask 0x0000000fe0000000 type 6\r
633 MTRR: 2 base 0x0000000060000000 mask 0x0000000ff0000000 type 6\r
634 MTRR: 3 base 0x0000000070000000 mask 0x0000000ff8000000 type 6\r
635 MTRR: 4 base 0x0000000078000000 mask 0x0000000ffc000000 type 6\r
636 MTRR: 5 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
637 MTRR: 6 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
638 MTRR: 7 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
639 \r
640 MTRR check\r
641 Fixed MTRRs   : Enabled\r
642 Variable MTRRs: Enabled\r
643 \r
644 Setting up local apic... apic_id: 0x00 done.\r
645 VMX is locked, so enable_vmx will do nothing\r
646 model_x06ax: energy policy set to 6\r
647 model_x06ax: frequency set to 1100\r
648 Turbo is unavailable\r
649 CPU: 0 has 2 cores, 1 threads per core\r
650 CPU: 0 has core 2\r
651 CPU1: stack_base 00163000, stack_end 00163ff8\r
652 Asserting INIT.\r
653 Waiting for send to finish...\r
654 +Deasserting INIT.\r
655 Waiting for send to finish...\r
656 +#startup loops: 2.\r
657 Sending STARTUP #1 to 2.\r
658 After apic_write.\r
659 Initializing CPU #1\r
660 Startup point 1.\r
661 Waiting for send to finish...\r
662 +CPU: vendor Intel device 206a7\r
663 Sending STARTUP #2 to 2.\r
664 After apic_write.\r
665 CPU: family 06, model 2a, stepping 07\r
666 Startup point 1.\r
667 Waiting for send to finish...\r
668 +Enabling cache\r
669 After Startup.\r
670 CPU #0 initialized\r
671 Waiting for 1 CPUS to stop\r
672 microcode: sig=0x206a7 pf=0x10 revision=0x0\r
673 microcode: updated to revision 0x28 date=2012-04-24\r
674 CPU: Intel(R) Celeron(R) CPU 847 @ 1.10GHz.\r
675 MTRR: Fixed MSR 0x250 0x0606060606060606\r
676 MTRR: Fixed MSR 0x258 0x0606060606060606\r
677 MTRR: Fixed MSR 0x259 0x0000000000000000\r
678 MTRR: Fixed MSR 0x268 0x0606060606060606\r
679 MTRR: Fixed MSR 0x269 0x0606060606060606\r
680 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
681 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
682 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
683 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
684 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
685 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
686 call enable_fixed_mtrr()\r
687 MTRR: 0 base 0x0000000000000000 mask 0x0000000fc0000000 type 6\r
688 MTRR: 1 base 0x0000000040000000 mask 0x0000000fe0000000 type 6\r
689 MTRR: 2 base 0x0000000060000000 mask 0x0000000ff0000000 type 6\r
690 MTRR: 3 base 0x0000000070000000 mask 0x0000000ff8000000 type 6\r
691 MTRR: 4 base 0x0000000078000000 mask 0x0000000ffc000000 type 6\r
692 MTRR: 5 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
693 MTRR: 6 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
694 MTRR: 7 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
695 \r
696 MTRR check\r
697 Fixed MTRRs   : Enabled\r
698 Variable MTRRs: Enabled\r
699 \r
700 Setting up local apic... apic_id: 0x02 done.\r
701 VMX is locked, so enable_vmx will do nothing\r
702 model_x06ax: energy policy set to 6\r
703 model_x06ax: frequency set to 1100\r
704 CPU #1 initialized\r
705 All AP CPUs stopped (4878 loops)\r
706 CPU1: stack: 00163000 - 00164000, lowest used address 00163c5c, stack used: 932 bytes\r
707 PCI: 00:00.0 init\r
708 Set BIOS_RESET_CPL\r
709 CPU TDP: 17 Watts\r
710 PCI: 00:02.0 init\r
711 GT Power Management Init\r
712 SNB GT1 Power Meter Weights\r
713 In CBFS, ROM address for PCI: 00:02.0 = fff004f8\r
714 PCI expansion ROM, signature 0xaa55, INIT size 0x10000, data ptr 0x0040\r
715 PCI ROM image, vendor ID 8086, device ID 0106,\r
716 PCI ROM image, Class Code 030000, Code Type 00\r
717 Copying VGA ROM Image from fff004f8 to 0xc0000, 0x10000 bytes\r
718 Real mode stub @00000600: 867 bytes\r
719 Calling Option ROM...\r
720 int15_handler: INT15 function 5f34!\r
721 ... Option ROM returned.\r
722 VBE: Getting information about VESA mode 4117\r
723 VBE: resolution:  1024x768@16\r
724 VBE: framebuffer: d0000000\r
725 VBE: Setting VESA mode 4117\r
726 int15_handler: INT15 function 5f70!\r
727 GT Power Management Init (post VBIOS)\r
728 PCI: 00:16.0 init\r
729 ME: FW Partition Table      : OK\r
730 ME: Bringup Loader Failure  : NO\r
731 ME: Firmware Init Complete  : NO\r
732 ME: Manufacturing Mode      : NO\r
733 ME: Boot Options Present    : NO\r
734 ME: Update In Progress      : NO\r
735 ME: Current Working State   : Normal\r
736 ME: Current Operation State : M0 with UMA\r
737 ME: Current Operation Mode  : Normal\r
738 ME: Error Code              : No Error\r
739 ME: Progress Phase          : Host Communication\r
740 ME: Power Management Event  : Pseudo-global reset\r
741 ME: Progress Phase State    : Host communication established\r
742 ME: BIOS path: Normal\r
743 ME: Extend SHA-256: ed931a410b99a2c8c57c310a57e40a799876d576bec64a7916a89221ae5c0d31\r
744 ME: MBP item header 00020103\r
745 ME: MBP item header 00050102\r
746 ME: MBP item header 00020501\r
747 ME: MBP item header 00020201\r
748 ME: MBP item header 02030101\r
749 ME: MBP item header 02060301\r
750 ME: MBP item header 02090401\r
751 ME: mbp read OK after 1 cycles\r
752 ME: found version 8.0.13.1502\r
753 ME Capability: Full Network manageability                : disabled\r
754 ME Capability: Regular Network manageability             : disabled\r
755 ME Capability: Manageability                             : disabled\r
756 ME Capability: Small business technology                 : disabled\r
757 ME Capability: Level III manageability                   : disabled\r
758 ME Capability: IntelR Anti-Theft (AT)                    : disabled\r
759 ME Capability: IntelR Capability Licensing Service (CLS) :  enabled\r
760 ME Capability: IntelR Power Sharing Technology (MPC)     :  enabled\r
761 ME Capability: ICC Over Clocking                         :  enabled\r
762 ME Capability: Protected Audio Video Path (PAVP)         : disabled\r
763 ME Capability: IPV6                                      : disabled\r
764 ME Capability: KVM Remote Control (KVM)                  : disabled\r
765 ME Capability: Outbreak Containment Heuristic (OCH)      : disabled\r
766 ME Capability: Virtual LAN (VLAN)                        :  enabled\r
767 ME Capability: TLS                                       : disabled\r
768 ME Capability: Wireless LAN (WLAN)                       : disabled\r
769 PCI: 00:1a.0 init\r
770 EHCI: Setting up controller.. done.\r
771 PCI: 00:1b.0 init\r
772 Azalia: base = e0700000\r
773 Azalia: codec_mask = 09\r
774 Azalia: Initializing codec #3\r
775 Azalia: codec viddid: 80862806\r
776 Azalia: verb_size: 16\r
777 Azalia: verb loaded.\r
778 Azalia: Initializing codec #0\r
779 Azalia: codec viddid: 10ec0269\r
780 Azalia: verb_size: 56\r
781 Azalia: verb loaded.\r
782 PCI: 00:1c.0 init\r
783 Initializing PCH PCIe bridge.\r
784 PCI: 00:1c.1 init\r
785 Initializing PCH PCIe bridge.\r
786 PCI: 00:1d.0 init\r
787 EHCI: Setting up controller.. done.\r
788 PCI: 00:1f.0 init\r
789 pch: lpc_init\r
790 IOAPIC: Initializing IOAPIC at 0xfec00000\r
791 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
792 IOAPIC: ID = 0x02\r
793 IOAPIC: Dumping registers\r
794   reg 0x0000: 0x02000000\r
795   reg 0x0001: 0x00170020\r
796   reg 0x0002: 0x00170020\r
797 Set power off after power failure.\r
798 NMI sources disabled.\r
799 PantherPoint PM init\r
800 rtc_failed = 0x0\r
801 RTC Init\r
802 i8259_configure_irq_trigger: current interrupts are 0x0\r
803 i8259_configure_irq_trigger: try to set interrupts 0x200\r
804 Enabling BIOS updates outside of SMM... Disabling ACPI via APMC:\r
805 done.\r
806 Locking SMM.\r
807 PCI: 00:1f.2 init\r
808 SATA: Initializing...\r
809 SATA: Controller in AHCI mode.\r
810 ABAR: E0705000\r
811 PCI: 00:1f.3 init\r
812 PCI: 00:1f.6 init\r
813 CBFS: ERROR: No file header found at 0x7ff9c0 - try next aligned address: 0x7ffa00.\r
814 CBFS: WARNING: 'pci8086,1e24.rom' not found.\r
815 CBFS: Could not find file 'pci8086,1e24.rom'.\r
816 PCI: 01:00.0 init\r
817 CBFS: ERROR: No file header found at 0x7ff9c0 - try next aligned address: 0x7ffa00.\r
818 CBFS: WARNING: 'pci168c,0034.rom' not found.\r
819 CBFS: Could not find file 'pci168c,0034.rom'.\r
820 Option ROM address for PCI: 01:00.0 = e0480000\r
821 PCI expansion ROM, signature 0xbeef, INIT size 0x15a00, data ptr 0xbeef\r
822 Incorrect expansion ROM header signature beef\r
823 PCI: 02:00.0 init\r
824 CBFS: ERROR: No file header found at 0x7ff9c0 - try next aligned address: 0x7ffa00.\r
825 CBFS: WARNING: 'pci14e4,16b5.rom' not found.\r
826 CBFS: Could not find file 'pci14e4,16b5.rom'.\r
827 Option ROM address for PCI: 02:00.0 = e0600000\r
828 PCI expansion ROM, signature 0xff04, INIT size 0x0400, data ptr 0xff04\r
829 Incorrect expansion ROM header signature ff04\r
830 PCI: 02:00.1 init\r
831 CBFS: ERROR: No file header found at 0x7ff9c0 - try next aligned address: 0x7ffa00.\r
832 CBFS: WARNING: 'pci14e4,16bc.rom' not found.\r
833 CBFS: Could not find file 'pci14e4,16bc.rom'.\r
834 PNP: 00ff.0 init\r
835 Compal ENE932: Initializing keyboard.\r
836 Keyboard init...\r
837 Devices initialized\r
838 Show all devs...After init.\r
839 Root Device: enabled 1\r
840 CPU_CLUSTER: 0: enabled 1\r
841 APIC: 00: enabled 1\r
842 APIC: acac: enabled 0\r
843 DOMAIN: 0000: enabled 1\r
844 PCI: 00:00.0: enabled 1\r
845 PCI: 00:02.0: enabled 1\r
846 PCI: 00:16.0: enabled 1\r
847 PCI: 00:16.1: enabled 0\r
848 PCI: 00:16.2: enabled 0\r
849 PCI: 00:16.3: enabled 0\r
850 PCI: 00:19.0: enabled 0\r
851 PCI: 00:1a.0: enabled 1\r
852 PCI: 00:1b.0: enabled 1\r
853 PCI: 00:1c.2: enabled 0\r
854 PCI: 00:1c.0: enabled 1\r
855 PCI: 00:1c.1: enabled 1\r
856 PCI: 00:1c.3: enabled 0\r
857 PCI: 00:1c.4: enabled 0\r
858 PCI: 00:1c.5: enabled 0\r
859 PCI: 00:1c.6: enabled 0\r
860 PCI: 00:1c.7: enabled 0\r
861 PCI: 00:1d.0: enabled 1\r
862 PCI: 00:1e.0: enabled 0\r
863 PCI: 00:1f.0: enabled 1\r
864 PNP: 00ff.1: enabled 1\r
865 PCI: 00:1f.2: enabled 1\r
866 PCI: 00:1f.3: enabled 1\r
867 PCI: 00:1f.5: enabled 0\r
868 PCI: 00:1f.6: enabled 1\r
869 PCI: 01:00.0: enabled 1\r
870 PCI: 02:00.0: enabled 1\r
871 PCI: 02:00.1: enabled 1\r
872 PNP: 00ff.0: enabled 1\r
873 APIC: 02: enabled 1\r
874 CBMEM region 7bec0000-7bffffff (cbmem_reinit)\r
875 Adding CBMEM entry as no. 4\r
876 Moving GDT to 7bed1000...ok\r
877 Finalize devices...\r
878 Devices finalized\r
879 Updating MRC cache data.\r
880 find_current_mrc_cache_local: No valid MRC cache found.\r
881 SF: Detected W25Q64 with page size 1000, total 800000\r
882 Need to erase the MRC cache region of 65536 bytes at fff80000\r
883 SF: Successfully erased 65536 bytes @ 0x780000\r
884 Finally: write MRC cache update to flash at fff80000\r
885 CBMEM Base is 7bec0000.\r
886 Adding CBMEM entry as no. 5\r
887 ACPI: Writing ACPI tables at 7bed1200.\r
888 ACPI:    * FACS\r
889 ACPI:    * DSDT\r
890 ACPI:    * FADT\r
891 ACPI: added table 1/32, length now 40\r
892 ACPI:    * HPET\r
893 ACPI: added table 2/32, length now 44\r
894 ACPI:    * MADT\r
895 ACPI: added table 3/32, length now 48\r
896 ACPI:    * MCFG\r
897 ACPI: added table 4/32, length now 52\r
898 ACPI: Patching up global NVS in DSDT at offset 0x01ab -> 0x7bed48d0\r
899 Adding CBMEM entry as no. 6\r
900 ACPI:     * DSDT @ 7bed1450 Length 3293\r
901 ACPI:     * SSDT\r
902 Found 1 CPU(s) with 2 core(s) each.\r
903 PSS: 1100MHz power 17000 control 0xb00 status 0xb00\r
904 PSS: 800MHz power 11938 control 0x800 status 0x800\r
905 PSS: 1100MHz power 17000 control 0xb00 status 0xb00\r
906 PSS: 800MHz power 11938 control 0x800 status 0x800\r
907 ACPI: added table 5/32, length now 56\r
908 current = 7bed5fb0\r
909 ACPI: done.\r
910 ACPI tables: 19888 bytes.\r
911 Adding CBMEM entry as no. 7\r
912 smbios_write_tables: 7bedc800\r
913 Root Device (Google Parrot)\r
914 CPU_CLUSTER: 0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
915 APIC: 00 (Socket rPGA989 CPU)\r
916 APIC: acac (Intel SandyBridge/IvyBridge CPU)\r
917 DOMAIN: 0000 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
918 PCI: 00:00.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
919 PCI: 00:02.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
920 PCI: 00:16.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
921 PCI: 00:16.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
922 PCI: 00:16.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
923 PCI: 00:16.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
924 PCI: 00:19.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
925 PCI: 00:1a.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
926 PCI: 00:1b.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
927 PCI: 00:1c.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
928 PCI: 00:1c.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
929 PCI: 00:1c.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
930 PCI: 00:1c.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
931 PCI: 00:1c.4 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
932 PCI: 00:1c.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
933 PCI: 00:1c.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
934 PCI: 00:1c.7 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
935 PCI: 00:1d.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
936 PCI: 00:1e.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
937 PCI: 00:1f.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
938 PNP: 00ff.1 (COMPAL ENE932 EC)\r
939 PCI: 00:1f.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
940 PCI: 00:1f.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
941 PCI: 00:1f.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
942 PCI: 00:1f.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
943 PCI: 01:00.0 (unknown)\r
944 PCI: 02:00.0 (unknown)\r
945 PCI: 02:00.1 (unknown)\r
946 PNP: 00ff.0 (unknown)\r
947 APIC: 02 (unknown)\r
948 SMBIOS tables: 324 bytes.\r
949 Adding CBMEM entry as no. 8\r
950 Adding CBMEM entry as no. 9\r
951 Writing table forward entry at 0x00000500\r
952 Wrote coreboot table at: 00000500, 0x10 bytes, checksum b3e0\r
953 Table forward entry ends at 0x00000528.\r
954 ... aligned to 0x00001000\r
955 Writing coreboot table at 0x7bfdd000\r
956 rom_table_end = 0x7bfdd000\r
957 ... aligned to 0x7bfe0000\r
958  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
959  1. 0000000000001000-000000000009ffff: RAM\r
960  2. 00000000000a0000-00000000000fffff: RESERVED\r
961  3. 0000000000100000-000000001fffffff: RAM\r
962  4. 0000000020000000-00000000201fffff: RESERVED\r
963  5. 0000000020200000-000000003fffffff: RAM\r
964  6. 0000000040000000-00000000401fffff: RESERVED\r
965  7. 0000000040200000-000000007bebffff: RAM\r
966  8. 000000007bec0000-000000007bffffff: CONFIGURATION TABLES\r
967  9. 000000007c000000-000000007e9fffff: RESERVED\r
968 10. 00000000f0000000-00000000f3ffffff: RESERVED\r
969 11. 0000000100000000-00000001005fffff: RAM\r
970 Wrote coreboot table at: 7bfdd000, 0x26c bytes, checksum c9db\r
971 coreboot table: 644 bytes.\r
972 Multiboot Information structure has been written.\r
973 FREE SPACE  0. 7bfe5000 0001b000\r
974 CAR GLOBALS 1. 7bec0200 00000200\r
975 CONSOLE     2. 7bec0400 00010000\r
976 MRC DATA    3. 7bed0400 00000c00\r
977 GDT         4. 7bed1000 00000200\r
978 ACPI        5. 7bed1200 0000b400\r
979 GNVS PTR    6. 7bedc600 00000200\r
980 SMBIOS      7. 7bedc800 00000800\r
981 ACPI RESUME 8. 7bedd000 00100000\r
982 COREBOOT    9. 7bfdd000 00008000\r
983 Loading segment from rom address 0xfff305f8\r
984   code (compression=1)\r
985   New segment dstaddr 0xe6e30 memsize 0x191d0 srcaddr 0xfff30630 filesize 0xcbe8\r
986   (cleaned up) New segment addr 0xe6e30 size 0x191d0 offset 0xfff30630 filesize 0xcbe8\r
987 Loading segment from rom address 0xfff30614\r
988   Entry Point 0x000fc7a8\r
989 Payload (probably SeaBIOS) loaded into a reserved area in the lower 1MB\r
990 Loading Segment: addr: 0x00000000000e6e30 memsz: 0x00000000000191d0 filesz: 0x000000000000cbe8\r
991 lb: [0x0000000000100000, 0x0000000000169040)\r
992 Post relocation: addr: 0x00000000000e6e30 memsz: 0x00000000000191d0 filesz: 0x000000000000cbe8\r
993 using LZMA\r
994 [ 0x000e6e30, 00100000, 0x00100000) <- fff30630\r
995 dest 000e6e30, end 00100000, bouncebuffer 7bdedf80\r
996 Loaded segments\r
997 int15_handler: INT15 function 5f70!\r
998 PCH watchdog disabled\r
999 Jumping to boot code at 000fc7a8\r
1000 CPU0: stack: 00164000 - 00165000, lowest used address 00164aac, stack used: 1364 bytes\r
1001 entry    = 0x000fc7a8\r
1002 lb_start = 0x00100000\r
1003 lb_size  = 0x00069040\r
1004 buffer   = 0x7bdedf80\r
1005