google/falco/4.0-6588-g4acd8ea-dirty
[board-status.git] / google / butterfly / 4.0-5273-g1b311de / 2014-01-16T05:28:02Z / coreboot_console.txt
1 \r
2 \r
3 coreboot-4.0-5273-g1b311de-nuclearis Wed Jan 15 23:32:07 CST 2014 starting...\r
4 Setting up static southbridge registers... done.\r
5 Disabling Watchdog reboot... done.\r
6 Setting up static northbridge registers... done.\r
7 Initializing Graphics...\r
8 Back from sandybridge_early_initialization()\r
9 POST: 0x38\r
10 SMBus controller enabled.\r
11 POST: 0x39\r
12 POST: 0x3a\r
13 CPU id(206a7): Intel(R) Celeron(R) CPU 847 @ 1.10GHz\r
14 AES NOT supported, TXT NOT supported, VT supported\r
15 PCH type: NM70, device id: 1e5f, rev id 4\r
16 Intel ME early init\r
17 Intel ME firmware is ready\r
18 ME: Requested 16MB UMA\r
19 Starting UEFI PEI System Agent\r
20 Read scrambler seed    0x00007d9a from CMOS 0x70\r
21 Read S3 scrambler seed 0x00009717 from CMOS 0x74\r
22 find_current_mrc_cache_local: picked entry 0 from cache block\r
23 prepare_mrc_cache: at fff80010, size bb0 checksum ac72\r
24 System Agent: Starting up...\r
25 System Agent: Initializing PCH\r
26 System Agent: Initializing PCH (SMBUS)\r
27 System Agent: Initializing PCH (USB)\r
28 System Agent: Initializing PCH (SA Init)\r
29 SA PciExpress skipped (pcie_init is 0)\r
30 System Agent: Initializing PCH (Me UMA)\r
31 System Agent: Initializing Memory\r
32 System Agent: Done.\r
33 System Agent Version 1.2.2 Build 0\r
34 ME: Sending Init Done with status: 0, UMA base: 0x0ff0\r
35 ME: Requested BIOS Action: Continue to boot\r
36 ME: FW Partition Table      : OK\r
37 ME: Bringup Loader Failure  : NO\r
38 ME: Firmware Init Complete  : NO\r
39 ME: Manufacturing Mode      : NO\r
40 ME: Boot Options Present    : NO\r
41 ME: Update In Progress      : NO\r
42 ME: Current Working State   : Normal\r
43 ME: Current Operation State : Bring up\r
44 ME: Current Operation Mode  : Normal\r
45 ME: Error Code              : No Error\r
46 ME: Progress Phase          : BUP Phase\r
47 ME: Power Management Event  : Clean Moff->Mx wake\r
48 ME: Progress Phase State    : 0x50\r
49 memcfg DDR3 clock 1333 MHz\r
50 memcfg channel assignment: A: 1, B  0, C  2\r
51 memcfg channel[0] config (00600000):\r
52    ECC inactive\r
53    enhanced interleave mode on\r
54    rank interleave on\r
55    DIMMA 0 MB width x8 single rank, selected\r
56    DIMMB 0 MB width x8 single rank\r
57 memcfg channel[1] config (00600010):\r
58    ECC inactive\r
59    enhanced interleave mode on\r
60    rank interleave on\r
61    DIMMA 4096 MB width x8 single rank, selected\r
62    DIMMB 0 MB width x8 single rank\r
63 POST: 0x3c\r
64 POST: 0x3d\r
65 POST: 0x3e\r
66 CBMEM region aced0000-acffffff (cbmem_reinit)\r
67 CBMEM region aced0000-acffffff (cbmem_init)\r
68 Adding CBMEM entry as no. 1\r
69 Adding CBMEM entry as no. 2\r
70 Adding CBMEM entry as no. 3\r
71 Adding CBMEM entry as no. 4\r
72 Relocate MRC DATA from ff7e3237 to acee0600 (2992 bytes)\r
73 Save scrambler seed    0x0000b14d to CMOS 0x70\r
74 Save s3 scrambler seed 0x00007d9a to CMOS 0x74\r
75 POST: 0x3f\r
76 Loading image.\r
77 CBFS: loading stage fallback/coreboot_ram @ 0x100000 (446528 bytes), entry @ 0x100000\r
78 Jumping to image.\r
79 POST: 0x39\r
80 coreboot-4.0-5273-g1b311de-nuclearis Wed Jan 15 23:32:07 CST 2014 booting...\r
81 POST: 0x40\r
82 BS: Entering BS_PRE_DEVICE state.\r
83 POST: 0x70\r
84 BS: Exiting BS_PRE_DEVICE state.\r
85 BS: Entering BS_DEV_INIT_CHIPS state.\r
86 POST: 0x71\r
87 BS: Exiting BS_DEV_INIT_CHIPS state.\r
88 BS: Entering BS_DEV_ENUMERATE state.\r
89 POST: 0x72\r
90 Enumerating buses...\r
91 Show all devs...Before device enumeration.\r
92 Root Device: enabled 1\r
93 CPU_CLUSTER: 0: enabled 1\r
94 APIC: 00: enabled 1\r
95 APIC: acac: enabled 0\r
96 DOMAIN: 0000: enabled 1\r
97 PCI: 00:00.0: enabled 1\r
98 PCI: 00:01.0: enabled 0\r
99 PCI: 00:02.0: enabled 1\r
100 PCI: 00:14.0: enabled 1\r
101 PCI: 00:16.0: enabled 1\r
102 PCI: 00:16.1: enabled 0\r
103 PCI: 00:16.2: enabled 0\r
104 PCI: 00:16.3: enabled 0\r
105 PCI: 00:19.0: enabled 0\r
106 PCI: 00:1a.0: enabled 1\r
107 PCI: 00:1b.0: enabled 1\r
108 PCI: 00:1c.0: enabled 1\r
109 PCI: 00:1c.1: enabled 1\r
110 PCI: 00:1c.2: enabled 1\r
111 PCI: 00:1c.3: enabled 0\r
112 PCI: 00:1c.4: enabled 0\r
113 PCI: 00:1c.5: enabled 0\r
114 PCI: 00:1c.6: enabled 0\r
115 PCI: 00:1c.7: enabled 0\r
116 PCI: 00:1d.0: enabled 1\r
117 PCI: 00:1e.0: enabled 0\r
118 PCI: 00:1f.0: enabled 1\r
119 PNP: 00ff.1: enabled 1\r
120 PCI: 00:1f.2: enabled 1\r
121 PCI: 00:1f.3: enabled 1\r
122 PCI: 00:1f.5: enabled 0\r
123 PCI: 00:1f.6: enabled 1\r
124 Compare with tree...\r
125 Root Device: enabled 1\r
126  CPU_CLUSTER: 0: enabled 1\r
127   APIC: 00: enabled 1\r
128   APIC: acac: enabled 0\r
129  DOMAIN: 0000: enabled 1\r
130   PCI: 00:00.0: enabled 1\r
131   PCI: 00:01.0: enabled 0\r
132   PCI: 00:02.0: enabled 1\r
133   PCI: 00:14.0: enabled 1\r
134   PCI: 00:16.0: enabled 1\r
135   PCI: 00:16.1: enabled 0\r
136   PCI: 00:16.2: enabled 0\r
137   PCI: 00:16.3: enabled 0\r
138   PCI: 00:19.0: enabled 0\r
139   PCI: 00:1a.0: enabled 1\r
140   PCI: 00:1b.0: enabled 1\r
141   PCI: 00:1c.0: enabled 1\r
142   PCI: 00:1c.1: enabled 1\r
143   PCI: 00:1c.2: enabled 1\r
144   PCI: 00:1c.3: enabled 0\r
145   PCI: 00:1c.4: enabled 0\r
146   PCI: 00:1c.5: enabled 0\r
147   PCI: 00:1c.6: enabled 0\r
148   PCI: 00:1c.7: enabled 0\r
149   PCI: 00:1d.0: enabled 1\r
150   PCI: 00:1e.0: enabled 0\r
151   PCI: 00:1f.0: enabled 1\r
152    PNP: 00ff.1: enabled 1\r
153   PCI: 00:1f.2: enabled 1\r
154   PCI: 00:1f.3: enabled 1\r
155   PCI: 00:1f.5: enabled 0\r
156   PCI: 00:1f.6: enabled 1\r
157 scan_static_bus for Root Device\r
158 CPU_CLUSTER: 0 enabled\r
159 DOMAIN: 0000 enabled\r
160 DOMAIN: 0000 scanning...\r
161 PCI: pci_scan_bus for bus 00\r
162 POST: 0x24\r
163 PCI: 00:00.0 [8086/0104] ops\r
164 Normal boot.\r
165 PCI: 00:00.0 [8086/0104] enabled\r
166 PCI: 00:02.0 [8086/0000] ops\r
167 PCI: 00:02.0 [8086/0106] enabled\r
168 PCI: Static device PCI: 00:14.0 not found, disabling it.\r
169 PCI: 00:16.0 [8086/1e3a] bus ops\r
170 PCI: 00:16.0 [8086/1e3a] enabled\r
171 PCI: 00:16.1: Disabling device\r
172 PCI: 00:16.1 [8086/1e3b] disabled No operations\r
173 PCI: 00:16.2: Disabling device\r
174 PCI: 00:16.3: Disabling device\r
175 PCI: 00:19.0: Disabling device\r
176 PCI: 00:1a.0 [8086/0000] ops\r
177 PCI: 00:1a.0 [8086/1e2d] enabled\r
178 PCI: 00:1b.0 [8086/0000] ops\r
179 PCI: 00:1b.0 [8086/1e20] enabled\r
180 PCH: PCIe Root Port coalescing is enabled\r
181 PCI: 00:1c.0 [8086/0000] bus ops\r
182 PCI: 00:1c.0 [8086/1e10] enabled\r
183 PCI: 00:1c.1 [8086/0000] bus ops\r
184 PCI: 00:1c.1 [8086/1e12] enabled\r
185 PCI: 00:1c.2 [8086/0000] bus ops\r
186 PCI: 00:1c.2 [8086/1e14] enabled\r
187 PCI: 00:1c.3: Disabling device\r
188 PCI: 00:1c.4: Disabling device\r
189 PCI: 00:1c.4: check set enabled\r
190 PCI: 00:1c.5: Disabling device\r
191 PCI: 00:1c.6: Disabling device\r
192 PCI: 00:1c.7: Disabling device\r
193 PCH: RPFN 0x76543210 -> 0xfedcb210\r
194 PCI: 00:1d.0 [8086/0000] ops\r
195 PCI: 00:1d.0 [8086/1e26] enabled\r
196 PCI: 00:1e.0: Disabling device\r
197 PCI: 00:1f.0 [8086/0000] bus ops\r
198 PCI: 00:1f.0 [8086/1e5f] enabled\r
199 PCI: 00:1f.2 [8086/0000] ops\r
200 PCI: 00:1f.2 [8086/1e01] enabled\r
201 PCI: 00:1f.3 [8086/0000] bus ops\r
202 PCI: 00:1f.3 [8086/1e22] enabled\r
203 PCI: 00:1f.5: Disabling device\r
204 PCI: 00:1f.6 [8086/1e24] enabled\r
205 POST: 0x25\r
206 scan_static_bus for PCI: 00:16.0\r
207 scan_static_bus for PCI: 00:16.0 done\r
208 do_pci_scan_bridge for PCI: 00:1c.0\r
209 PCI: pci_scan_bus for bus 01\r
210 POST: 0x24\r
211 PCI: 01:00.0 [168c/0034] enabled\r
212 POST: 0x25\r
213 PCI: pci_scan_bus returning with max=001\r
214 POST: 0x55\r
215 Capability: type 0x01 @ 0x40\r
216 Capability: type 0x05 @ 0x50\r
217 Capability: type 0x10 @ 0x70\r
218 Capability: type 0x10 @ 0x40\r
219 Enabling Common Clock Configuration\r
220 ASPM: Enabled L0s and L1\r
221 do_pci_scan_bridge returns max 1\r
222 do_pci_scan_bridge for PCI: 00:1c.1\r
223 PCI: pci_scan_bus for bus 02\r
224 POST: 0x24\r
225 PCI: 02:00.0 [10ec/8136] enabled\r
226 POST: 0x25\r
227 PCI: pci_scan_bus returning with max=002\r
228 POST: 0x55\r
229 Capability: type 0x01 @ 0x40\r
230 Capability: type 0x05 @ 0x50\r
231 Capability: type 0x10 @ 0x70\r
232 Capability: type 0x10 @ 0x40\r
233 Enabling Common Clock Configuration\r
234 ASPM: Enabled L1\r
235 do_pci_scan_bridge returns max 2\r
236 do_pci_scan_bridge for PCI: 00:1c.2\r
237 PCI: pci_scan_bus for bus 03\r
238 POST: 0x24\r
239 PCI: 03:00.0 [10ec/5209] enabled\r
240 POST: 0x25\r
241 PCI: pci_scan_bus returning with max=003\r
242 POST: 0x55\r
243 Capability: type 0x01 @ 0x40\r
244 Capability: type 0x05 @ 0x50\r
245 Capability: type 0x10 @ 0x70\r
246 Capability: type 0x10 @ 0x40\r
247 Enabling Common Clock Configuration\r
248 ASPM: Enabled None\r
249 do_pci_scan_bridge returns max 3\r
250 scan_static_bus for PCI: 00:1f.0\r
251 PNP: 00ff.1 enabled\r
252 PNP: 00ff.0 enabled\r
253 scan_static_bus for PCI: 00:1f.0 done\r
254 scan_static_bus for PCI: 00:1f.3\r
255 scan_static_bus for PCI: 00:1f.3 done\r
256 PCI: pci_scan_bus returning with max=003\r
257 POST: 0x55\r
258 scan_static_bus for Root Device done\r
259 done\r
260 BS: Exiting BS_DEV_ENUMERATE state.\r
261 BS: Entering BS_DEV_RESOURCES state.\r
262 POST: 0x73\r
263 found VGA at PCI: 00:02.0\r
264 Setting up VGA for PCI: 00:02.0\r
265 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
266 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
267 Allocating resources...\r
268 Reading resources...\r
269 Root Device read_resources bus 0 link: 0\r
270 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
271 APIC: 00 missing read_resources\r
272 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
273 DOMAIN: 0000 read_resources bus 0 link: 0\r
274 Adding PCIe enhanced config space BAR 0xf0000000-0xf4000000.\r
275 PCI: 00:1c.0 read_resources bus 1 link: 0\r
276 PCI: 00:1c.0 read_resources bus 1 link: 0 done\r
277 PCI: 00:1c.1 read_resources bus 2 link: 0\r
278 PCI: 00:1c.1 read_resources bus 2 link: 0 done\r
279 PCI: 00:1c.2 read_resources bus 3 link: 0\r
280 PCI: 00:1c.2 read_resources bus 3 link: 0 done\r
281 PCI: 00:1f.0 read_resources bus 0 link: 0\r
282 PNP: 00ff.1 missing read_resources\r
283 PCI: 00:1f.0 read_resources bus 0 link: 0 done\r
284 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
285 Root Device read_resources bus 0 link: 0 done\r
286 Done reading resources.\r
287 Show resources in subtree (Root Device)...After reading.\r
288  Root Device child on link 0 CPU_CLUSTER: 0\r
289   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
290    APIC: 00\r
291    APIC: acac\r
292   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
293   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
294   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
295    PCI: 00:00.0\r
296    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
297    PCI: 00:01.0\r
298    PCI: 00:02.0\r
299    PCI: 00:02.0 resource base 0 size 400000 align 22 gran 22 limit ffffffffffffffff flags 201 index 10\r
300    PCI: 00:02.0 resource base 0 size 10000000 align 28 gran 28 limit ffffffffffffffff flags 101201 index 18\r
301    PCI: 00:02.0 resource base 0 size 40 align 6 gran 6 limit ffff flags 100 index 20\r
302    PCI: 00:14.0\r
303    PCI: 00:16.0\r
304    PCI: 00:16.0 resource base 0 size 10 align 4 gran 4 limit ffffffffffffffff flags 201 index 10\r
305    PCI: 00:16.1\r
306    PCI: 00:16.2\r
307    PCI: 00:16.3\r
308    PCI: 00:19.0\r
309    PCI: 00:1a.0\r
310    PCI: 00:1a.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
311    PCI: 00:1b.0\r
312    PCI: 00:1b.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
313    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
314    PCI: 00:1c.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
315    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
316    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
317     PCI: 01:00.0\r
318     PCI: 01:00.0 resource base 0 size 80000 align 19 gran 19 limit ffffffffffffffff flags 201 index 10\r
319     PCI: 01:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffff flags 2200 index 30\r
320    PCI: 00:1c.1 child on link 0 PCI: 02:00.0\r
321    PCI: 00:1c.1 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
322    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
323    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
324     PCI: 02:00.0\r
325     PCI: 02:00.0 resource base 0 size 100 align 8 gran 8 limit ffff flags 100 index 10\r
326     PCI: 02:00.0 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 1201 index 18\r
327     PCI: 02:00.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 1201 index 20\r
328    PCI: 00:1c.2 child on link 0 PCI: 03:00.0\r
329    PCI: 00:1c.2 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
330    PCI: 00:1c.2 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
331    PCI: 00:1c.2 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
332     PCI: 03:00.0\r
333     PCI: 03:00.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
334    PCI: 00:1c.3\r
335    PCI: 00:1c.4\r
336    PCI: 00:1c.5\r
337    PCI: 00:1c.6\r
338    PCI: 00:1c.7\r
339    PCI: 00:1d.0\r
340    PCI: 00:1d.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
341    PCI: 00:1e.0\r
342    PCI: 00:1f.0 child on link 0 PNP: 00ff.1\r
343    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
344    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
345    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
346     PNP: 00ff.1\r
347     PNP: 00ff.0\r
348    PCI: 00:1f.2\r
349    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
350    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
351    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
352    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
353    PCI: 00:1f.2 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 20\r
354    PCI: 00:1f.2 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
355    PCI: 00:1f.3\r
356    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
357    PCI: 00:1f.3 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
358    PCI: 00:1f.5\r
359    PCI: 00:1f.6\r
360    PCI: 00:1f.6 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 201 index 10\r
361 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
362 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
363 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
364 PCI: 00:1c.1 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
365 PCI: 02:00.0 10 *  [0x0 - 0xff] io\r
366 PCI: 00:1c.1 compute_resources_io: base: 100 size: 1000 align: 12 gran: 12 limit: ffff done\r
367 PCI: 00:1c.2 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
368 PCI: 00:1c.2 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
369 PCI: 00:1c.1 1c *  [0x0 - 0xfff] io\r
370 PCI: 00:02.0 20 *  [0x1000 - 0x103f] io\r
371 PCI: 00:1f.2 20 *  [0x1040 - 0x105f] io\r
372 PCI: 00:1f.2 10 *  [0x1060 - 0x1067] io\r
373 PCI: 00:1f.2 18 *  [0x1068 - 0x106f] io\r
374 PCI: 00:1f.2 14 *  [0x1070 - 0x1073] io\r
375 PCI: 00:1f.2 1c *  [0x1074 - 0x1077] io\r
376 DOMAIN: 0000 compute_resources_io: base: 1078 size: 1078 align: 12 gran: 0 limit: ffff done\r
377 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
378 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
379 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
380 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
381 PCI: 01:00.0 10 *  [0x0 - 0x7ffff] mem\r
382 PCI: 01:00.0 30 *  [0x80000 - 0x8ffff] mem\r
383 PCI: 00:1c.0 compute_resources_mem: base: 90000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
384 PCI: 00:1c.1 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
385 PCI: 02:00.0 20 *  [0x0 - 0x3fff] prefmem\r
386 PCI: 02:00.0 18 *  [0x4000 - 0x4fff] prefmem\r
387 PCI: 00:1c.1 compute_resources_prefmem: base: 5000 size: 100000 align: 20 gran: 20 limit: ffffffffffffffff done\r
388 PCI: 00:1c.1 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
389 PCI: 00:1c.1 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
390 PCI: 00:1c.2 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
391 PCI: 00:1c.2 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
392 PCI: 00:1c.2 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
393 PCI: 03:00.0 10 *  [0x0 - 0xfff] mem\r
394 PCI: 00:1c.2 compute_resources_mem: base: 1000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
395 PCI: 00:02.0 18 *  [0x0 - 0xfffffff] prefmem\r
396 PCI: 00:02.0 10 *  [0x10000000 - 0x103fffff] mem\r
397 PCI: 00:1c.0 20 *  [0x10400000 - 0x104fffff] mem\r
398 PCI: 00:1c.1 24 *  [0x10500000 - 0x105fffff] prefmem\r
399 PCI: 00:1c.2 20 *  [0x10600000 - 0x106fffff] mem\r
400 PCI: 00:1b.0 10 *  [0x10700000 - 0x10703fff] mem\r
401 PCI: 00:1f.6 10 *  [0x10704000 - 0x10704fff] mem\r
402 PCI: 00:1f.2 24 *  [0x10705000 - 0x107057ff] mem\r
403 PCI: 00:1a.0 10 *  [0x10705800 - 0x10705bff] mem\r
404 PCI: 00:1d.0 10 *  [0x10705c00 - 0x10705fff] mem\r
405 PCI: 00:1f.3 10 *  [0x10706000 - 0x107060ff] mem\r
406 PCI: 00:16.0 10 *  [0x10706100 - 0x1070610f] mem\r
407 DOMAIN: 0000 compute_resources_mem: base: 10706110 size: 10706110 align: 28 gran: 0 limit: ffffffff done\r
408 avoid_fixed_resources: DOMAIN: 0000\r
409 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
410 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
411 constrain_resources: DOMAIN: 0000\r
412 constrain_resources: PCI: 00:00.0\r
413 constrain_resources: PCI: 00:02.0\r
414 constrain_resources: PCI: 00:16.0\r
415 constrain_resources: PCI: 00:1a.0\r
416 constrain_resources: PCI: 00:1b.0\r
417 constrain_resources: PCI: 00:1c.0\r
418 constrain_resources: PCI: 01:00.0\r
419 constrain_resources: PCI: 00:1c.1\r
420 constrain_resources: PCI: 02:00.0\r
421 constrain_resources: PCI: 00:1c.2\r
422 constrain_resources: PCI: 03:00.0\r
423 constrain_resources: PCI: 00:1d.0\r
424 constrain_resources: PCI: 00:1f.0\r
425 constrain_resources: PNP: 00ff.1\r
426 constrain_resources: PNP: 00ff.0\r
427 constrain_resources: PCI: 00:1f.2\r
428 constrain_resources: PCI: 00:1f.3\r
429 constrain_resources: PCI: 00:1f.6\r
430 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
431         lim->base 00001000 lim->limit 0000ffff\r
432 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
433         lim->base 00000000 lim->limit efffffff\r
434 Setting resources...\r
435 DOMAIN: 0000 allocate_resources_io: base:1000 size:1078 align:12 gran:0 limit:ffff\r
436 Assigned: PCI: 00:1c.1 1c *  [0x1000 - 0x1fff] io\r
437 Assigned: PCI: 00:02.0 20 *  [0x2000 - 0x203f] io\r
438 Assigned: PCI: 00:1f.2 20 *  [0x2040 - 0x205f] io\r
439 Assigned: PCI: 00:1f.2 10 *  [0x2060 - 0x2067] io\r
440 Assigned: PCI: 00:1f.2 18 *  [0x2068 - 0x206f] io\r
441 Assigned: PCI: 00:1f.2 14 *  [0x2070 - 0x2073] io\r
442 Assigned: PCI: 00:1f.2 1c *  [0x2074 - 0x2077] io\r
443 DOMAIN: 0000 allocate_resources_io: next_base: 2078 size: 1078 align: 12 gran: 0 done\r
444 PCI: 00:1c.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
445 PCI: 00:1c.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
446 PCI: 00:1c.1 allocate_resources_io: base:1000 size:1000 align:12 gran:12 limit:ffff\r
447 Assigned: PCI: 02:00.0 10 *  [0x1000 - 0x10ff] io\r
448 PCI: 00:1c.1 allocate_resources_io: next_base: 1100 size: 1000 align: 12 gran: 12 done\r
449 PCI: 00:1c.2 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
450 PCI: 00:1c.2 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
451 DOMAIN: 0000 allocate_resources_mem: base:d0000000 size:10706110 align:28 gran:0 limit:efffffff\r
452 Assigned: PCI: 00:02.0 18 *  [0xd0000000 - 0xdfffffff] prefmem\r
453 Assigned: PCI: 00:02.0 10 *  [0xe0000000 - 0xe03fffff] mem\r
454 Assigned: PCI: 00:1c.0 20 *  [0xe0400000 - 0xe04fffff] mem\r
455 Assigned: PCI: 00:1c.1 24 *  [0xe0500000 - 0xe05fffff] prefmem\r
456 Assigned: PCI: 00:1c.2 20 *  [0xe0600000 - 0xe06fffff] mem\r
457 Assigned: PCI: 00:1b.0 10 *  [0xe0700000 - 0xe0703fff] mem\r
458 Assigned: PCI: 00:1f.6 10 *  [0xe0704000 - 0xe0704fff] mem\r
459 Assigned: PCI: 00:1f.2 24 *  [0xe0705000 - 0xe07057ff] mem\r
460 Assigned: PCI: 00:1a.0 10 *  [0xe0705800 - 0xe0705bff] mem\r
461 Assigned: PCI: 00:1d.0 10 *  [0xe0705c00 - 0xe0705fff] mem\r
462 Assigned: PCI: 00:1f.3 10 *  [0xe0706000 - 0xe07060ff] mem\r
463 Assigned: PCI: 00:16.0 10 *  [0xe0706100 - 0xe070610f] mem\r
464 DOMAIN: 0000 allocate_resources_mem: next_base: e0706110 size: 10706110 align: 28 gran: 0 done\r
465 PCI: 00:1c.0 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
466 PCI: 00:1c.0 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
467 PCI: 00:1c.0 allocate_resources_mem: base:e0400000 size:100000 align:20 gran:20 limit:efffffff\r
468 Assigned: PCI: 01:00.0 10 *  [0xe0400000 - 0xe047ffff] mem\r
469 Assigned: PCI: 01:00.0 30 *  [0xe0480000 - 0xe048ffff] mem\r
470 PCI: 00:1c.0 allocate_resources_mem: next_base: e0490000 size: 100000 align: 20 gran: 20 done\r
471 PCI: 00:1c.1 allocate_resources_prefmem: base:e0500000 size:100000 align:20 gran:20 limit:efffffff\r
472 Assigned: PCI: 02:00.0 20 *  [0xe0500000 - 0xe0503fff] prefmem\r
473 Assigned: PCI: 02:00.0 18 *  [0xe0504000 - 0xe0504fff] prefmem\r
474 PCI: 00:1c.1 allocate_resources_prefmem: next_base: e0505000 size: 100000 align: 20 gran: 20 done\r
475 PCI: 00:1c.1 allocate_resources_mem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
476 PCI: 00:1c.1 allocate_resources_mem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
477 PCI: 00:1c.2 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
478 PCI: 00:1c.2 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
479 PCI: 00:1c.2 allocate_resources_mem: base:e0600000 size:100000 align:20 gran:20 limit:efffffff\r
480 Assigned: PCI: 03:00.0 10 *  [0xe0600000 - 0xe0600fff] mem\r
481 PCI: 00:1c.2 allocate_resources_mem: next_base: e0601000 size: 100000 align: 20 gran: 20 done\r
482 Root Device assign_resources, bus 0 link: 0\r
483 TOUUD 0x14f600000 TOLUD 0xafa00000 TOM 0x100000000\r
484 MEBASE 0xff000000\r
485 IGD decoded, subtracting 32M UMA and 2M GTT\r
486 TSEG base 0xad000000 size 8M\r
487 Available memory below 4GB: 2768M\r
488 Available memory above 4GB: 1270M\r
489 Adding PCIe config bar base=0xf0000000 size=0x4000000\r
490 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
491 PCI: 00:00.0 cf <- [0x00f0000000 - 0x00f3ffffff] size 0x04000000 gran 0x00 mem<mmconfig>\r
492 PCI: 00:02.0 10 <- [0x00e0000000 - 0x00e03fffff] size 0x00400000 gran 0x16 mem64\r
493 PCI: 00:02.0 18 <- [0x00d0000000 - 0x00dfffffff] size 0x10000000 gran 0x1c prefmem64\r
494 PCI: 00:02.0 20 <- [0x0000002000 - 0x000000203f] size 0x00000040 gran 0x06 io\r
495 PCI: 00:16.0 10 <- [0x00e0706100 - 0x00e070610f] size 0x00000010 gran 0x04 mem64\r
496 PCI: 00:1a.0 10 <- [0x00e0705800 - 0x00e0705bff] size 0x00000400 gran 0x0a mem\r
497 PCI: 00:1b.0 10 <- [0x00e0700000 - 0x00e0703fff] size 0x00004000 gran 0x0e mem64\r
498 PCI: 00:1c.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 01 io\r
499 PCI: 00:1c.0 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
500 PCI: 00:1c.0 20 <- [0x00e0400000 - 0x00e04fffff] size 0x00100000 gran 0x14 bus 01 mem\r
501 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
502 PCI: 01:00.0 10 <- [0x00e0400000 - 0x00e047ffff] size 0x00080000 gran 0x13 mem64\r
503 PCI: 01:00.0 30 <- [0x00e0480000 - 0x00e048ffff] size 0x00010000 gran 0x10 romem\r
504 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
505 PCI: 00:1c.1 1c <- [0x0000001000 - 0x0000001fff] size 0x00001000 gran 0x0c bus 02 io\r
506 PCI: 00:1c.1 24 <- [0x00e0500000 - 0x00e05fffff] size 0x00100000 gran 0x14 bus 02 prefmem\r
507 PCI: 00:1c.1 20 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 02 mem\r
508 PCI: 00:1c.1 assign_resources, bus 2 link: 0\r
509 PCI: 02:00.0 10 <- [0x0000001000 - 0x00000010ff] size 0x00000100 gran 0x08 io\r
510 PCI: 02:00.0 18 <- [0x00e0504000 - 0x00e0504fff] size 0x00001000 gran 0x0c prefmem64\r
511 PCI: 02:00.0 20 <- [0x00e0500000 - 0x00e0503fff] size 0x00004000 gran 0x0e prefmem64\r
512 PCI: 00:1c.1 assign_resources, bus 2 link: 0\r
513 PCI: 00:1c.2 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 03 io\r
514 PCI: 00:1c.2 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 03 prefmem\r
515 PCI: 00:1c.2 20 <- [0x00e0600000 - 0x00e06fffff] size 0x00100000 gran 0x14 bus 03 mem\r
516 PCI: 00:1c.2 assign_resources, bus 3 link: 0\r
517 PCI: 03:00.0 10 <- [0x00e0600000 - 0x00e0600fff] size 0x00001000 gran 0x0c mem\r
518 PCI: 00:1c.2 assign_resources, bus 3 link: 0\r
519 PCI: 00:1d.0 10 <- [0x00e0705c00 - 0x00e0705fff] size 0x00000400 gran 0x0a mem\r
520 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
521 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
522 PCI: 00:1f.2 10 <- [0x0000002060 - 0x0000002067] size 0x00000008 gran 0x03 io\r
523 PCI: 00:1f.2 14 <- [0x0000002070 - 0x0000002073] size 0x00000004 gran 0x02 io\r
524 PCI: 00:1f.2 18 <- [0x0000002068 - 0x000000206f] size 0x00000008 gran 0x03 io\r
525 PCI: 00:1f.2 1c <- [0x0000002074 - 0x0000002077] size 0x00000004 gran 0x02 io\r
526 PCI: 00:1f.2 20 <- [0x0000002040 - 0x000000205f] size 0x00000020 gran 0x05 io\r
527 PCI: 00:1f.2 24 <- [0x00e0705000 - 0x00e07057ff] size 0x00000800 gran 0x0b mem\r
528 PCI: 00:1f.3 10 <- [0x00e0706000 - 0x00e07060ff] size 0x00000100 gran 0x08 mem64\r
529 PCI: 00:1f.6 10 <- [0x00e0704000 - 0x00e0704fff] size 0x00001000 gran 0x0c mem64\r
530 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
531 CBMEM region aced0000-acffffff (cbmem_late_set_table)\r
532 Root Device assign_resources, bus 0 link: 0\r
533 Done setting resources.\r
534 Show resources in subtree (Root Device)...After assigning values.\r
535  Root Device child on link 0 CPU_CLUSTER: 0\r
536   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
537    APIC: 00\r
538    APIC: acac\r
539   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
540   DOMAIN: 0000 resource base 1000 size 1078 align 12 gran 0 limit ffff flags 40040100 index 10000000\r
541   DOMAIN: 0000 resource base d0000000 size 10706110 align 28 gran 0 limit efffffff flags 40040200 index 10000100\r
542   DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
543   DOMAIN: 0000 resource base 100000 size acf00000 align 0 gran 0 limit 0 flags e0004200 index 4\r
544   DOMAIN: 0000 resource base 100000000 size 4f600000 align 0 gran 0 limit 0 flags e0004200 index 5\r
545   DOMAIN: 0000 resource base ad000000 size 2a00000 align 0 gran 0 limit 0 flags f0000200 index 6\r
546   DOMAIN: 0000 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
547   DOMAIN: 0000 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index 8\r
548   DOMAIN: 0000 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index 9\r
549   DOMAIN: 0000 resource base 20000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index a\r
550   DOMAIN: 0000 resource base 40000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index b\r
551    PCI: 00:00.0\r
552    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
553    PCI: 00:01.0\r
554    PCI: 00:02.0\r
555    PCI: 00:02.0 resource base e0000000 size 400000 align 22 gran 22 limit efffffff flags 60000201 index 10\r
556    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit efffffff flags 60101201 index 18\r
557    PCI: 00:02.0 resource base 2000 size 40 align 6 gran 6 limit ffff flags 60000100 index 20\r
558    PCI: 00:14.0\r
559    PCI: 00:16.0\r
560    PCI: 00:16.0 resource base e0706100 size 10 align 4 gran 4 limit efffffff flags 60000201 index 10\r
561    PCI: 00:16.1\r
562    PCI: 00:16.2\r
563    PCI: 00:16.3\r
564    PCI: 00:19.0\r
565    PCI: 00:1a.0\r
566    PCI: 00:1a.0 resource base e0705800 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
567    PCI: 00:1b.0\r
568    PCI: 00:1b.0 resource base e0700000 size 4000 align 14 gran 14 limit efffffff flags 60000201 index 10\r
569    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
570    PCI: 00:1c.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
571    PCI: 00:1c.0 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
572    PCI: 00:1c.0 resource base e0400000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
573     PCI: 01:00.0\r
574     PCI: 01:00.0 resource base e0400000 size 80000 align 19 gran 19 limit efffffff flags 60000201 index 10\r
575     PCI: 01:00.0 resource base e0480000 size 10000 align 16 gran 16 limit efffffff flags 60002200 index 30\r
576    PCI: 00:1c.1 child on link 0 PCI: 02:00.0\r
577    PCI: 00:1c.1 resource base 1000 size 1000 align 12 gran 12 limit ffff flags 60080102 index 1c\r
578    PCI: 00:1c.1 resource base e0500000 size 100000 align 20 gran 20 limit efffffff flags 60081202 index 24\r
579    PCI: 00:1c.1 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60080202 index 20\r
580     PCI: 02:00.0\r
581     PCI: 02:00.0 resource base 1000 size 100 align 8 gran 8 limit ffff flags 60000100 index 10\r
582     PCI: 02:00.0 resource base e0504000 size 1000 align 12 gran 12 limit efffffff flags 60001201 index 18\r
583     PCI: 02:00.0 resource base e0500000 size 4000 align 14 gran 14 limit efffffff flags 60001201 index 20\r
584    PCI: 00:1c.2 child on link 0 PCI: 03:00.0\r
585    PCI: 00:1c.2 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
586    PCI: 00:1c.2 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
587    PCI: 00:1c.2 resource base e0600000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
588     PCI: 03:00.0\r
589     PCI: 03:00.0 resource base e0600000 size 1000 align 12 gran 12 limit efffffff flags 60000200 index 10\r
590    PCI: 00:1c.3\r
591    PCI: 00:1c.4\r
592    PCI: 00:1c.5\r
593    PCI: 00:1c.6\r
594    PCI: 00:1c.7\r
595    PCI: 00:1d.0\r
596    PCI: 00:1d.0 resource base e0705c00 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
597    PCI: 00:1e.0\r
598    PCI: 00:1f.0 child on link 0 PNP: 00ff.1\r
599    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
600    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
601    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
602     PNP: 00ff.1\r
603     PNP: 00ff.0\r
604    PCI: 00:1f.2\r
605    PCI: 00:1f.2 resource base 2060 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
606    PCI: 00:1f.2 resource base 2070 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
607    PCI: 00:1f.2 resource base 2068 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
608    PCI: 00:1f.2 resource base 2074 size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
609    PCI: 00:1f.2 resource base 2040 size 20 align 5 gran 5 limit ffff flags 60000100 index 20\r
610    PCI: 00:1f.2 resource base e0705000 size 800 align 11 gran 11 limit efffffff flags 60000200 index 24\r
611    PCI: 00:1f.3\r
612    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
613    PCI: 00:1f.3 resource base e0706000 size 100 align 8 gran 8 limit efffffff flags 60000201 index 10\r
614    PCI: 00:1f.5\r
615    PCI: 00:1f.6\r
616    PCI: 00:1f.6 resource base e0704000 size 1000 align 12 gran 12 limit efffffff flags 60000201 index 10\r
617 Done allocating resources.\r
618 BS: Exiting BS_DEV_RESOURCES state.\r
619 BS: Entering BS_DEV_ENABLE state.\r
620 POST: 0x74\r
621 Enabling resources...\r
622 PCI: 00:00.0 subsystem <- 0000/0000\r
623 PCI: 00:00.0 cmd <- 06\r
624 PCI: 00:02.0 subsystem <- 0000/0000\r
625 PCI: 00:02.0 cmd <- 03\r
626 PCI: 00:16.0 subsystem <- 0000/0000\r
627 PCI: 00:16.0 cmd <- 02\r
628 PCI: 00:1a.0 subsystem <- 0000/0000\r
629 PCI: 00:1a.0 cmd <- 102\r
630 PCI: 00:1b.0 subsystem <- 0000/0000\r
631 PCI: 00:1b.0 cmd <- 102\r
632 PCI: 00:1c.0 bridge ctrl <- 0003\r
633 PCI: 00:1c.0 subsystem <- 0000/0000\r
634 PCI: 00:1c.0 cmd <- 106\r
635 PCI: 00:1c.1 bridge ctrl <- 0003\r
636 PCI: 00:1c.1 subsystem <- 0000/0000\r
637 PCI: 00:1c.1 cmd <- 107\r
638 PCI: 00:1c.2 bridge ctrl <- 0003\r
639 PCI: 00:1c.2 subsystem <- 0000/0000\r
640 PCI: 00:1c.2 cmd <- 106\r
641 PCI: 00:1d.0 subsystem <- 0000/0000\r
642 PCI: 00:1d.0 cmd <- 102\r
643 pch_decode_init\r
644 PCI: 00:1f.0 subsystem <- 0000/0000\r
645 PCI: 00:1f.0 cmd <- 107\r
646 PCI: 00:1f.2 subsystem <- 0000/0000\r
647 PCI: 00:1f.2 cmd <- 03\r
648 PCI: 00:1f.3 subsystem <- 0000/0000\r
649 PCI: 00:1f.3 cmd <- 103\r
650 PCI: 00:1f.6 subsystem <- 0000/0000\r
651 PCI: 00:1f.6 cmd <- 02\r
652 PCI: 01:00.0 cmd <- 02\r
653 PCI: 02:00.0 cmd <- 03\r
654 PCI: 03:00.0 cmd <- 02\r
655 done.\r
656 BS: Exiting BS_DEV_ENABLE state.\r
657 BS: Entering BS_DEV_INIT state.\r
658 POST: 0x75\r
659 Initializing devices...\r
660 Root Device init\r
661 Butterfly EC Init\r
662   EC version: 820CG8\r
663 Located 'keyboard_layout' in VPD\r
664 Setting Keyboard type in EC to English.\r
665 Located 'ethernet_mac' in VPD\r
666 Realtek NIC io_base = 0x1000\r
667 Programming MAC Address\r
668 POST: 0x75\r
669 CPU_CLUSTER: 0 init\r
670 start_eip=0x00001000, code_size=0x00000031\r
671 Installing SMM handler to 0xad000000\r
672 Installing IED header to 0xad400000\r
673 Initializing SMM handler... ... pmbase = 0x0500\r
674 \r
675 SMI_STS: MCSMI PM1 \r
676 PM1_STS: PWRBTN BM \r
677 GPE0_STS: GPIO15 GPIO14 GPIO13 GPIO12 GPIO11 GPIO10 GPIO9 GPIO8 GPIO5 GPIO4 GPIO3 GPIO2 GPIO1 GPIO0 SMB_WAK \r
678 ALT_GP_SMI_STS: GPI15 GPI14 GPI13 GPI12 GPI11 GPI10 GPI9 GPI8 GPI5 GPI4 GPI3 GPI2 GPI1 GPI0 \r
679 TCO_STS: \r
680   ... raise SMI#\r
681 Initializing CPU #0\r
682 CPU: vendor Intel device 206a7\r
683 CPU: family 06, model 2a, stepping 07\r
684 POST: 0x60\r
685 Enabling cache\r
686 microcode: sig=0x206a7 pf=0x10 revision=0x28\r
687 CPU: Intel(R) Celeron(R) CPU 847 @ 1.10GHz.\r
688 MTRR: Physical address space:\r
689 0x0000000000000000 - 0x00000000000a0000 size 0x000a0000 type 6\r
690 0x00000000000a0000 - 0x00000000000c0000 size 0x00020000 type 0\r
691 0x00000000000c0000 - 0x00000000ad000000 size 0xacf40000 type 6\r
692 0x00000000ad000000 - 0x00000000d0000000 size 0x23000000 type 0\r
693 0x00000000d0000000 - 0x00000000e0000000 size 0x10000000 type 1\r
694 0x00000000e0000000 - 0x00000000ff800000 size 0x1f800000 type 0\r
695 0x00000000ff800000 - 0x0000000100000000 size 0x00800000 type 5\r
696 0x0000000100000000 - 0x000000014f600000 size 0x4f600000 type 6\r
697 MTRR addr 0x0-0x10 set to 6 type @ 0\r
698 MTRR addr 0x10-0x20 set to 6 type @ 1\r
699 MTRR addr 0x20-0x30 set to 6 type @ 2\r
700 MTRR addr 0x30-0x40 set to 6 type @ 3\r
701 MTRR addr 0x40-0x50 set to 6 type @ 4\r
702 MTRR addr 0x50-0x60 set to 6 type @ 5\r
703 MTRR addr 0x60-0x70 set to 6 type @ 6\r
704 MTRR addr 0x70-0x80 set to 6 type @ 7\r
705 MTRR addr 0x80-0x84 set to 6 type @ 8\r
706 MTRR addr 0x84-0x88 set to 6 type @ 9\r
707 MTRR addr 0x88-0x8c set to 6 type @ 10\r
708 MTRR addr 0x8c-0x90 set to 6 type @ 11\r
709 MTRR addr 0x90-0x94 set to 6 type @ 12\r
710 MTRR addr 0x94-0x98 set to 6 type @ 13\r
711 MTRR addr 0x98-0x9c set to 6 type @ 14\r
712 MTRR addr 0x9c-0xa0 set to 6 type @ 15\r
713 MTRR addr 0xa0-0xa4 set to 0 type @ 16\r
714 MTRR addr 0xa4-0xa8 set to 0 type @ 17\r
715 MTRR addr 0xa8-0xac set to 0 type @ 18\r
716 MTRR addr 0xac-0xb0 set to 0 type @ 19\r
717 MTRR addr 0xb0-0xb4 set to 0 type @ 20\r
718 MTRR addr 0xb4-0xb8 set to 0 type @ 21\r
719 MTRR addr 0xb8-0xbc set to 0 type @ 22\r
720 MTRR addr 0xbc-0xc0 set to 0 type @ 23\r
721 MTRR addr 0xc0-0xc1 set to 6 type @ 24\r
722 MTRR addr 0xc1-0xc2 set to 6 type @ 25\r
723 MTRR addr 0xc2-0xc3 set to 6 type @ 26\r
724 MTRR addr 0xc3-0xc4 set to 6 type @ 27\r
725 MTRR addr 0xc4-0xc5 set to 6 type @ 28\r
726 MTRR addr 0xc5-0xc6 set to 6 type @ 29\r
727 MTRR addr 0xc6-0xc7 set to 6 type @ 30\r
728 MTRR addr 0xc7-0xc8 set to 6 type @ 31\r
729 MTRR addr 0xc8-0xc9 set to 6 type @ 32\r
730 MTRR addr 0xc9-0xca set to 6 type @ 33\r
731 MTRR addr 0xca-0xcb set to 6 type @ 34\r
732 MTRR addr 0xcb-0xcc set to 6 type @ 35\r
733 MTRR addr 0xcc-0xcd set to 6 type @ 36\r
734 MTRR addr 0xcd-0xce set to 6 type @ 37\r
735 MTRR addr 0xce-0xcf set to 6 type @ 38\r
736 MTRR addr 0xcf-0xd0 set to 6 type @ 39\r
737 MTRR addr 0xd0-0xd1 set to 6 type @ 40\r
738 MTRR addr 0xd1-0xd2 set to 6 type @ 41\r
739 MTRR addr 0xd2-0xd3 set to 6 type @ 42\r
740 MTRR addr 0xd3-0xd4 set to 6 type @ 43\r
741 MTRR addr 0xd4-0xd5 set to 6 type @ 44\r
742 MTRR addr 0xd5-0xd6 set to 6 type @ 45\r
743 MTRR addr 0xd6-0xd7 set to 6 type @ 46\r
744 MTRR addr 0xd7-0xd8 set to 6 type @ 47\r
745 MTRR addr 0xd8-0xd9 set to 6 type @ 48\r
746 MTRR addr 0xd9-0xda set to 6 type @ 49\r
747 MTRR addr 0xda-0xdb set to 6 type @ 50\r
748 MTRR addr 0xdb-0xdc set to 6 type @ 51\r
749 MTRR addr 0xdc-0xdd set to 6 type @ 52\r
750 MTRR addr 0xdd-0xde set to 6 type @ 53\r
751 MTRR addr 0xde-0xdf set to 6 type @ 54\r
752 MTRR addr 0xdf-0xe0 set to 6 type @ 55\r
753 MTRR addr 0xe0-0xe1 set to 6 type @ 56\r
754 MTRR addr 0xe1-0xe2 set to 6 type @ 57\r
755 MTRR addr 0xe2-0xe3 set to 6 type @ 58\r
756 MTRR addr 0xe3-0xe4 set to 6 type @ 59\r
757 MTRR addr 0xe4-0xe5 set to 6 type @ 60\r
758 MTRR addr 0xe5-0xe6 set to 6 type @ 61\r
759 MTRR addr 0xe6-0xe7 set to 6 type @ 62\r
760 MTRR addr 0xe7-0xe8 set to 6 type @ 63\r
761 MTRR addr 0xe8-0xe9 set to 6 type @ 64\r
762 MTRR addr 0xe9-0xea set to 6 type @ 65\r
763 MTRR addr 0xea-0xeb set to 6 type @ 66\r
764 MTRR addr 0xeb-0xec set to 6 type @ 67\r
765 MTRR addr 0xec-0xed set to 6 type @ 68\r
766 MTRR addr 0xed-0xee set to 6 type @ 69\r
767 MTRR addr 0xee-0xef set to 6 type @ 70\r
768 MTRR addr 0xef-0xf0 set to 6 type @ 71\r
769 MTRR addr 0xf0-0xf1 set to 6 type @ 72\r
770 MTRR addr 0xf1-0xf2 set to 6 type @ 73\r
771 MTRR addr 0xf2-0xf3 set to 6 type @ 74\r
772 MTRR addr 0xf3-0xf4 set to 6 type @ 75\r
773 MTRR addr 0xf4-0xf5 set to 6 type @ 76\r
774 MTRR addr 0xf5-0xf6 set to 6 type @ 77\r
775 MTRR addr 0xf6-0xf7 set to 6 type @ 78\r
776 MTRR addr 0xf7-0xf8 set to 6 type @ 79\r
777 MTRR addr 0xf8-0xf9 set to 6 type @ 80\r
778 MTRR addr 0xf9-0xfa set to 6 type @ 81\r
779 MTRR addr 0xfa-0xfb set to 6 type @ 82\r
780 MTRR addr 0xfb-0xfc set to 6 type @ 83\r
781 MTRR addr 0xfc-0xfd set to 6 type @ 84\r
782 MTRR addr 0xfd-0xfe set to 6 type @ 85\r
783 MTRR addr 0xfe-0xff set to 6 type @ 86\r
784 MTRR addr 0xff-0x100 set to 6 type @ 87\r
785 MTRR: Fixed MSR 0x250 0x0606060606060606\r
786 MTRR: Fixed MSR 0x258 0x0606060606060606\r
787 MTRR: Fixed MSR 0x259 0x0000000000000000\r
788 MTRR: Fixed MSR 0x268 0x0606060606060606\r
789 MTRR: Fixed MSR 0x269 0x0606060606060606\r
790 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
791 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
792 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
793 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
794 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
795 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
796 call enable_fixed_mtrr()\r
797 MTRR: default type WB/UC MTRR counts: 12/8.\r
798 MTRR: UC selected as default type.\r
799 MTRR: 0 base 0x0000000000000000 mask 0x0000000f80000000 type 6\r
800 MTRR: 1 base 0x0000000080000000 mask 0x0000000fe0000000 type 6\r
801 MTRR: 2 base 0x00000000a0000000 mask 0x0000000ff0000000 type 6\r
802 MTRR: 3 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
803 MTRR: 4 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
804 MTRR: 5 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
805 MTRR: 6 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
806 MTRR: 7 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
807 \r
808 MTRR check\r
809 Fixed MTRRs   : Enabled\r
810 Variable MTRRs: Enabled\r
811 \r
812 POST: 0x93\r
813 Setting up local apic... apic_id: 0x00 done.\r
814 POST: 0x9b\r
815 Enabling VMX\r
816 model_x06ax: energy policy set to 6\r
817 model_x06ax: frequency set to 1100\r
818 Turbo is unavailable\r
819 CPU: 0 has 2 cores, 1 threads per core\r
820 CPU: 0 has core 2\r
821 CPU1: stack_base 00167000, stack_end 00167ff8\r
822 Asserting INIT.\r
823 Waiting for send to finish...\r
824 +Deasserting INIT.\r
825 Waiting for send to finish...\r
826 +#startup loops: 2.\r
827 Sending STARTUP #1 to 2.\r
828 After apic_write.\r
829 Initializing CPU #1\r
830 Startup point 1.\r
831 Waiting for send to finish...\r
832 +CPU: vendor Intel device 206a7\r
833 Sending STARTUP #2 to 2.\r
834 After apic_write.\r
835 CPU: family 06, model 2a, stepping 07\r
836 Startup point 1.\r
837 Waiting for send to finish...\r
838 +POST: 0x60After Startup.\r
839 CPU #0 initialized\r
840 Waiting for 1 CPUS to stop\r
841 \r
842 Enabling cache\r
843 microcode: sig=0x206a7 pf=0x10 revision=0x0\r
844 microcode: updated to revision 0x28 date=2012-04-24\r
845 CPU: Intel(R) Celeron(R) CPU 847 @ 1.10GHz.\r
846 MTRR: Fixed MSR 0x250 0x0606060606060606\r
847 MTRR: Fixed MSR 0x258 0x0606060606060606\r
848 MTRR: Fixed MSR 0x259 0x0000000000000000\r
849 MTRR: Fixed MSR 0x268 0x0606060606060606\r
850 MTRR: Fixed MSR 0x269 0x0606060606060606\r
851 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
852 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
853 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
854 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
855 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
856 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
857 call enable_fixed_mtrr()\r
858 MTRR: 0 base 0x0000000000000000 mask 0x0000000f80000000 type 6\r
859 MTRR: 1 base 0x0000000080000000 mask 0x0000000fe0000000 type 6\r
860 MTRR: 2 base 0x00000000a0000000 mask 0x0000000ff0000000 type 6\r
861 MTRR: 3 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
862 MTRR: 4 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
863 MTRR: 5 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
864 MTRR: 6 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
865 MTRR: 7 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
866 \r
867 MTRR check\r
868 Fixed MTRRs   : Enabled\r
869 Variable MTRRs: Enabled\r
870 \r
871 POST: 0x93\r
872 Setting up local apic... apic_id: 0x02 done.\r
873 POST: 0x9b\r
874 Enabling VMX\r
875 model_x06ax: energy policy set to 6\r
876 model_x06ax: frequency set to 1100\r
877 CPU #1 initialized\r
878 All AP CPUs stopped (4516 loops)\r
879 CPU1: stack: 00167000 - 00168000, lowest used address 00167c3c, stack used: 964 bytes\r
880 POST: 0x75\r
881 POST: 0x75\r
882 POST: 0x75\r
883 POST: 0x75\r
884 POST: 0x75\r
885 PCI: 00:00.0 init\r
886 Set BIOS_RESET_CPL\r
887 CPU TDP: 17 Watts\r
888 POST: 0x75\r
889 POST: 0x75\r
890 PCI: 00:02.0 init\r
891 GT Power Management Init\r
892 SNB GT1 Power Meter Weights\r
893 In CBFS, ROM address for PCI: 00:02.0 = fff00538\r
894 PCI expansion ROM, signature 0xaa55, INIT size 0x10000, data ptr 0x0040\r
895 PCI ROM image, vendor ID 8086, device ID 0106,\r
896 PCI ROM image, Class Code 030000, Code Type 00\r
897 Copying VGA ROM Image from fff00538 to 0xc0000, 0x10000 bytes\r
898 Real mode stub @00000600: 867 bytes\r
899 Calling Option ROM...\r
900 int15_handler: INT15 function 5f34!\r
901 ... Option ROM returned.\r
902 GT Power Management Init (post VBIOS)\r
903 POST: 0x75\r
904 POST: 0x75\r
905 PCI: 00:16.0 init\r
906 ME: FW Partition Table      : OK\r
907 ME: Bringup Loader Failure  : NO\r
908 ME: Firmware Init Complete  : NO\r
909 ME: Manufacturing Mode      : YES\r
910 ME: Boot Options Present    : NO\r
911 ME: Update In Progress      : NO\r
912 ME: Current Working State   : Normal\r
913 ME: Current Operation State : M0 with UMA\r
914 ME: Current Operation Mode  : Normal\r
915 ME: Error Code              : No Error\r
916 ME: Progress Phase          : Policy Module\r
917 ME: Power Management Event  : Clean Moff->Mx wake\r
918 ME: Progress Phase State    : Entery into Policy Module\r
919 ME: BIOS path: Normal\r
920 ME: Extend SHA-256: 9e40dedefae0d58db5505087b9fbf6131b56fb5f404e3b7f7e87d5e3c7f539e4\r
921 ME: MBP item header 00020103\r
922 ME: MBP item header 00050102\r
923 ME: MBP item header 00020501\r
924 ME: MBP item header 00020201\r
925 ME: MBP item header 02030101\r
926 ME: MBP item header 02060301\r
927 ME: MBP item header 02090401\r
928 ME: mbp read OK after 54524 cycles\r
929 ME: found version 8.0.20.1513\r
930 ME Capability: Full Network manageability                : disabled\r
931 ME Capability: Regular Network manageability             : disabled\r
932 ME Capability: Manageability                             : disabled\r
933 ME Capability: Small business technology                 : disabled\r
934 ME Capability: Level III manageability                   : disabled\r
935 ME Capability: IntelR Anti-Theft (AT)                    : disabled\r
936 ME Capability: IntelR Capability Licensing Service (CLS) :  enabled\r
937 ME Capability: IntelR Power Sharing Technology (MPC)     :  enabled\r
938 ME Capability: ICC Over Clocking                         :  enabled\r
939 ME Capability: Protected Audio Video Path (PAVP)         : disabled\r
940 ME Capability: IPV6                                      : disabled\r
941 ME Capability: KVM Remote Control (KVM)                  : disabled\r
942 ME Capability: Outbreak Containment Heuristic (OCH)      : disabled\r
943 ME Capability: Virtual LAN (VLAN)                        :  enabled\r
944 ME Capability: TLS                                       : disabled\r
945 ME Capability: Wireless LAN (WLAN)                       : disabled\r
946 POST: 0x75\r
947 POST: 0x75\r
948 POST: 0x75\r
949 POST: 0x75\r
950 POST: 0x75\r
951 PCI: 00:1a.0 init\r
952 EHCI: Setting up controller.. done.\r
953 POST: 0x75\r
954 PCI: 00:1b.0 init\r
955 Azalia: base = e0700000\r
956 Azalia: codec_mask = 09\r
957 Azalia: Initializing codec #3\r
958 Azalia: codec viddid: 80862806\r
959 Azalia: verb_size: 16\r
960 Azalia: verb loaded.\r
961 Azalia: Initializing codec #0\r
962 Azalia: codec viddid: 111d76e5\r
963 Azalia: verb_size: 460\r
964 Azalia: verb loaded.\r
965 POST: 0x75\r
966 PCI: 00:1c.0 init\r
967 Initializing PCH PCIe bridge.\r
968 POST: 0x75\r
969 PCI: 00:1c.1 init\r
970 Initializing PCH PCIe bridge.\r
971 POST: 0x75\r
972 PCI: 00:1c.2 init\r
973 Initializing PCH PCIe bridge.\r
974 POST: 0x75\r
975 POST: 0x75\r
976 POST: 0x75\r
977 POST: 0x75\r
978 POST: 0x75\r
979 POST: 0x75\r
980 PCI: 00:1d.0 init\r
981 EHCI: Setting up controller.. done.\r
982 POST: 0x75\r
983 POST: 0x75\r
984 PCI: 00:1f.0 init\r
985 pch: lpc_init\r
986 IOAPIC: Initializing IOAPIC at 0xfec00000\r
987 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
988 IOAPIC: ID = 0x02\r
989 IOAPIC: Dumping registers\r
990   reg 0x0000: 0x02000000\r
991   reg 0x0001: 0x00170020\r
992   reg 0x0002: 0x00170020\r
993 Set power on after power failure.\r
994 NMI sources enabled.\r
995 PantherPoint PM init\r
996 rtc_failed = 0x0\r
997 RTC Init\r
998 i8259_configure_irq_trigger: current interrupts are 0x0\r
999 i8259_configure_irq_trigger: try to set interrupts 0x200\r
1000 Enabling BIOS updates outside of SMM... Disabling ACPI via APMC:\r
1001 done.\r
1002 Locking SMM.\r
1003 POST: 0x75\r
1004 PCI: 00:1f.2 init\r
1005 SATA: Initializing...\r
1006 SATA: Controller in AHCI mode.\r
1007 ABAR: E0705000\r
1008 POST: 0x75\r
1009 PCI: 00:1f.3 init\r
1010 POST: 0x75\r
1011 POST: 0x75\r
1012 PCI: 00:1f.6 init\r
1013 POST: 0x75\r
1014 PCI: 01:00.0 init\r
1015 POST: 0x75\r
1016 PCI: 02:00.0 init\r
1017 POST: 0x75\r
1018 PCI: 03:00.0 init\r
1019 POST: 0x75\r
1020 POST: 0x75\r
1021 PNP: 00ff.0 init\r
1022 Quanta EnE KB3940Q: Initializing keyboard.\r
1023 Keyboard init...\r
1024 Devices initialized\r
1025 Show all devs...After init.\r
1026 Root Device: enabled 1\r
1027 CPU_CLUSTER: 0: enabled 1\r
1028 APIC: 00: enabled 1\r
1029 APIC: acac: enabled 0\r
1030 DOMAIN: 0000: enabled 1\r
1031 PCI: 00:00.0: enabled 1\r
1032 PCI: 00:01.0: enabled 0\r
1033 PCI: 00:02.0: enabled 1\r
1034 PCI: 00:14.0: enabled 0\r
1035 PCI: 00:16.0: enabled 1\r
1036 PCI: 00:16.1: enabled 0\r
1037 PCI: 00:16.2: enabled 0\r
1038 PCI: 00:16.3: enabled 0\r
1039 PCI: 00:19.0: enabled 0\r
1040 PCI: 00:1a.0: enabled 1\r
1041 PCI: 00:1b.0: enabled 1\r
1042 PCI: 00:1c.0: enabled 1\r
1043 PCI: 00:1c.1: enabled 1\r
1044 PCI: 00:1c.2: enabled 1\r
1045 PCI: 00:1c.3: enabled 0\r
1046 PCI: 00:1c.4: enabled 0\r
1047 PCI: 00:1c.5: enabled 0\r
1048 PCI: 00:1c.6: enabled 0\r
1049 PCI: 00:1c.7: enabled 0\r
1050 PCI: 00:1d.0: enabled 1\r
1051 PCI: 00:1e.0: enabled 0\r
1052 PCI: 00:1f.0: enabled 1\r
1053 PNP: 00ff.1: enabled 1\r
1054 PCI: 00:1f.2: enabled 1\r
1055 PCI: 00:1f.3: enabled 1\r
1056 PCI: 00:1f.5: enabled 0\r
1057 PCI: 00:1f.6: enabled 1\r
1058 PCI: 01:00.0: enabled 1\r
1059 PCI: 02:00.0: enabled 1\r
1060 PCI: 03:00.0: enabled 1\r
1061 PNP: 00ff.0: enabled 1\r
1062 APIC: 02: enabled 1\r
1063 BS: Exiting BS_DEV_INIT state.\r
1064 BS: Entering BS_POST_DEVICE state.\r
1065 CBMEM region aced0000-acffffff (cbmem_reinit)\r
1066 Adding CBMEM entry as no. 5\r
1067 Moving GDT to acee1200...ok\r
1068 POST: 0x76\r
1069 Finalize devices...\r
1070 Devices finalized\r
1071 BS: Exiting BS_POST_DEVICE state.\r
1072 BS: Entering BS_OS_RESUME_CHECK state.\r
1073 POST: 0x77\r
1074 BS: Exiting BS_OS_RESUME_CHECK state.\r
1075 BS: Entering BS_WRITE_TABLES state.\r
1076 Updating MRC cache data.\r
1077 find_current_mrc_cache_local: picked entry 0 from cache block\r
1078 MRC data in flash is up to date. No update.\r
1079 POST: 0x79\r
1080 POST: 0x9c\r
1081 Adding CBMEM entry as no. 6\r
1082 ACPI: Writing ACPI tables at acee1400.\r
1083 ACPI:    * FACS\r
1084 ACPI:    * DSDT\r
1085 ACPI:    * FADT\r
1086 ACPI: added table 1/32, length now 40\r
1087 ACPI:    * HPET\r
1088 ACPI: added table 2/32, length now 44\r
1089 ACPI:    * MADT\r
1090 ACPI: added table 3/32, length now 48\r
1091 ACPI:    * MCFG\r
1092 ACPI: added table 4/32, length now 52\r
1093 ACPI: Patching up global NVS in DSDT at offset 0x01b7 -> 0xacee4a80\r
1094 Adding CBMEM entry as no. 7\r
1095 ACPI:     * DSDT @ acee1650 Length 3242\r
1096 ACPI:     * SSDT\r
1097 Found 1 CPU(s) with 2 core(s) each.\r
1098 PSS: 1100MHz power 17000 control 0xb00 status 0xb00\r
1099 PSS: 800MHz power 11938 control 0x800 status 0x800\r
1100 PSS: 1100MHz power 17000 control 0xb00 status 0xb00\r
1101 PSS: 800MHz power 11938 control 0x800 status 0x800\r
1102 ACPI: added table 5/32, length now 56\r
1103 current = acee6160\r
1104 ACPI: done.\r
1105 ACPI tables: 19808 bytes.\r
1106 Adding CBMEM entry as no. 8\r
1107 smbios_write_tables: aceeca00\r
1108 Root Device (Hewlett-Packard Butterfly)\r
1109 CPU_CLUSTER: 0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1110 APIC: 00 (Socket rPGA989 CPU)\r
1111 APIC: acac (Intel SandyBridge/IvyBridge CPU)\r
1112 DOMAIN: 0000 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1113 PCI: 00:00.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1114 PCI: 00:01.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1115 PCI: 00:02.0 (Intel i7 (SandyBridge/IvyBridge) integrated Northbridge)\r
1116 PCI: 00:14.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1117 PCI: 00:16.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1118 PCI: 00:16.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1119 PCI: 00:16.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1120 PCI: 00:16.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1121 PCI: 00:19.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1122 PCI: 00:1a.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1123 PCI: 00:1b.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1124 PCI: 00:1c.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1125 PCI: 00:1c.1 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1126 PCI: 00:1c.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1127 PCI: 00:1c.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1128 PCI: 00:1c.4 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1129 PCI: 00:1c.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1130 PCI: 00:1c.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1131 PCI: 00:1c.7 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1132 PCI: 00:1d.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1133 PCI: 00:1e.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1134 PCI: 00:1f.0 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1135 PNP: 00ff.1 (QUANTA EnE KB3940Q EC)\r
1136 PCI: 00:1f.2 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1137 PCI: 00:1f.3 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1138 PCI: 00:1f.5 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1139 PCI: 00:1f.6 (Intel Series 6/7 (Cougar Point/Panther Point) Southbridge)\r
1140 PCI: 01:00.0 (unknown)\r
1141 PCI: 02:00.0 (unknown)\r
1142 PCI: 03:00.0 (unknown)\r
1143 PNP: 00ff.0 (unknown)\r
1144 APIC: 02 (unknown)\r
1145 SMBIOS tables: 378 bytes.\r
1146 POST: 0x9e\r
1147 Adding CBMEM entry as no. 9\r
1148 POST: 0x9d\r
1149 Adding CBMEM entry as no. 10\r
1150 Writing table forward entry at 0x00000500\r
1151 Wrote coreboot table at: 00000500, 0x10 bytes, checksum 80df\r
1152 Table forward entry ends at 0x00000528.\r
1153 ... aligned to 0x00001000\r
1154 Writing coreboot table at 0xacfed200\r
1155 rom_table_end = 0xacfed200\r
1156 ... aligned to 0xacff0000\r
1157  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
1158  1. 0000000000001000-000000000009ffff: RAM\r
1159  2. 00000000000a0000-00000000000fffff: RESERVED\r
1160  3. 0000000000100000-000000001fffffff: RAM\r
1161  4. 0000000020000000-00000000201fffff: RESERVED\r
1162  5. 0000000020200000-000000003fffffff: RAM\r
1163  6. 0000000040000000-00000000401fffff: RESERVED\r
1164  7. 0000000040200000-00000000acecffff: RAM\r
1165  8. 00000000aced0000-00000000acffffff: CONFIGURATION TABLES\r
1166  9. 00000000ad000000-00000000af9fffff: RESERVED\r
1167 10. 00000000f0000000-00000000f3ffffff: RESERVED\r
1168 11. 0000000100000000-000000014f5fffff: RAM\r
1169 Wrote coreboot table at: acfed200, 0x768 bytes, checksum 2bd2\r
1170 coreboot table: 1920 bytes.\r
1171 POST: 0x9d\r
1172 Multiboot Information structure has been written.\r
1173 FREE SPACE  0. acff5200 0000ae00\r
1174 CAR GLOBALS 1. aced0200 00000200\r
1175 CONSOLE     2. aced0400 00010000\r
1176 TIME STAMP  3. acee0400 00000200\r
1177 MRC DATA    4. acee0600 00000c00\r
1178 GDT         5. acee1200 00000200\r
1179 ACPI        6. acee1400 0000b400\r
1180 GNVS PTR    7. aceec800 00000200\r
1181 SMBIOS      8. aceeca00 00000800\r
1182 ACPI RESUME 9. aceed200 00100000\r
1183 COREBOOT   10. acfed200 00008000\r
1184 BS: Exiting BS_WRITE_TABLES state.\r
1185 BS: Entering BS_PAYLOAD_LOAD state.\r
1186 POST: 0x7a\r
1187 Loading segment from rom address 0xfff324b8\r
1188   code (compression=1)\r
1189   New segment dstaddr 0xecf04 memsize 0x130fc srcaddr 0xfff324f0 filesize 0xa1cc\r
1190   (cleaned up) New segment addr 0xecf04 size 0x130fc offset 0xfff324f0 filesize 0xa1cc\r
1191 Loading segment from rom address 0xfff324d4\r
1192   Entry Point 0x000fda84\r
1193 Payload (probably SeaBIOS) loaded into a reserved area in the lower 1MB\r
1194 Loading Segment: addr: 0x00000000000ecf04 memsz: 0x00000000000130fc filesz: 0x000000000000a1cc\r
1195 lb: [0x0000000000100000, 0x000000000016d040)\r
1196 Post relocation: addr: 0x00000000000ecf04 memsz: 0x00000000000130fc filesz: 0x000000000000a1cc\r
1197 using LZMA\r
1198 [ 0x000ecf04, 00100000, 0x00100000) <- fff324f0\r
1199 dest 000ecf04, end 00100000, bouncebuffer acdf5f80\r
1200 Loaded segments\r
1201 BS: Exiting BS_PAYLOAD_LOAD state.\r
1202 BS: Entering BS_PAYLOAD_BOOT state.\r
1203 POST: 0x7b\r
1204 PCH watchdog disabled\r
1205 Jumping to boot code at 000fda84\r
1206 POST: 0xf8\r
1207 CPU0: stack: 00168000 - 00169000, lowest used address 00168a8c, stack used: 1396 bytes\r
1208 entry    = 0x000fda84\r
1209 lb_start = 0x00100000\r
1210 lb_size  = 0x0006d040\r
1211 buffer   = 0xacdf5f80\r
1212