lenovo/x230/4.0-6522-ge0ceac3/2014-07-28T23:24:28Z
[board-status.git] / google / butterfly / 4.0-4990-g8232bc2 / 2013-12-06T17:02:31Z / coreboot_console.txt
1 \r
2 \r
3 coreboot-4.0-4990-g8232bc2-nuclearis Fri Dec  6 13:08:46 CST 2013 starting...\r
4 Setting up static southbridge registers... done.\r
5 Disabling Watchdog reboot... done.\r
6 Setting up static northbridge registers... done.\r
7 Initializing Graphics...\r
8 Back from sandybridge_early_initialization()\r
9 Resume from S3 detected.\r
10 POST: 0x38\r
11 SMBus controller enabled.\r
12 POST: 0x39\r
13 POST: 0x3a\r
14 CPU id(206a7): Intel(R) Celeron(R) CPU 847 @ 1.10GHz\r
15 AES NOT supported, TXT NOT supported, VT supported\r
16 PCH type: NM70, device id: 1e5f, rev id 4\r
17 Intel ME early init\r
18 Intel ME firmware is ready\r
19 ME: Requested 16MB UMA\r
20 Starting UEFI PEI System Agent\r
21 Read scrambler seed    0x0000ca12 from CMOS 0x70\r
22 Read S3 scrambler seed 0x00008e26 from CMOS 0x74\r
23 find_current_mrc_cache_local: picked entry 1 from cache block\r
24 prepare_mrc_cache: at fff81010, size bb0 checksum 0a68\r
25 System Agent: Starting up...\r
26 System Agent: S3 resume detected\r
27 System Agent: Initializing PCH\r
28 System Agent: Initializing PCH (SMBUS)\r
29 System Agent: Initializing PCH (USB)\r
30 System Agent: Initializing PCH (SA Init)\r
31 SA PciExpress skipped (pcie_init is 0)\r
32 System Agent: Initializing PCH (Me UMA)\r
33 System Agent: Initializing Memory\r
34 System Agent: Done.\r
35 System Agent Version 1.2.2 Build 0\r
36 ME: Sending Init Done with status: 0, UMA base: 0x0ff0\r
37 ME: Requested BIOS Action: Continue to boot\r
38 ME: FW Partition Table      : OK\r
39 ME: Bringup Loader Failure  : NO\r
40 ME: Firmware Init Complete  : NO\r
41 ME: Manufacturing Mode      : NO\r
42 ME: Boot Options Present    : NO\r
43 ME: Update In Progress      : NO\r
44 ME: Current Working State   : Normal\r
45 ME: Current Operation State : M0 with UMA\r
46 ME: Current Operation Mode  : Normal\r
47 ME: Error Code              : No Error\r
48 ME: Progress Phase          : uKernel Phase\r
49 ME: Power Management Event  : Clean Moff->Mx wake\r
50 ME: Progress Phase State    : Unknown 0x00\r
51 memcfg DDR3 clock 1333 MHz\r
52 memcfg channel assignment: A: 1, B  0, C  2\r
53 memcfg channel[0] config (00600000):\r
54    ECC inactive\r
55    enhanced interleave mode on\r
56    rank interleave on\r
57    DIMMA 0 MB width x8 single rank, selected\r
58    DIMMB 0 MB width x8 single rank\r
59 memcfg channel[1] config (00600010):\r
60    ECC inactive\r
61    enhanced interleave mode on\r
62    rank interleave on\r
63    DIMMA 4096 MB width x8 single rank, selected\r
64    DIMMB 0 MB width x8 single rank\r
65 POST: 0x3c\r
66 POST: 0x3d\r
67 POST: 0x3e\r
68 CBMEM region acec0000-acffffff (cbmem_reinit)\r
69 CBMEM section cac4e6a3: using existing location at acec0200.\r
70 CBMEM section 434f4e53: using existing location at acec0400.\r
71 CBMEM section 54494d45: using existing location at aced0400.\r
72 POST: 0x3f\r
73 Loading image.\r
74 CBFS: loading stage fallback/coreboot_ram @ 0x100000 (438336 bytes), entry @ 0x100000\r
75 Jumping to image.\r
76 POST: 0x39\r
77 coreboot-4.0-4990-g8232bc2-nuclearis Fri Dec  6 13:08:46 CST 2013 booting...\r
78 POST: 0x40\r
79 BS: Entering BS_PRE_DEVICE state.\r
80 POST: 0x70\r
81 BS: Exiting BS_PRE_DEVICE state.\r
82 BS: Entering BS_DEV_INIT_CHIPS state.\r
83 POST: 0x71\r
84 BS: Exiting BS_DEV_INIT_CHIPS state.\r
85 BS: Entering BS_DEV_ENUMERATE state.\r
86 POST: 0x72\r
87 Enumerating buses...\r
88 Show all devs...Before device enumeration.\r
89 Root Device: enabled 1\r
90 CPU_CLUSTER: 0: enabled 1\r
91 APIC: 00: enabled 1\r
92 APIC: acac: enabled 0\r
93 DOMAIN: 0000: enabled 1\r
94 PCI: 00:00.0: enabled 1\r
95 PCI: 00:01.0: enabled 0\r
96 PCI: 00:02.0: enabled 1\r
97 PCI: 00:14.0: enabled 1\r
98 PCI: 00:16.0: enabled 1\r
99 PCI: 00:16.1: enabled 0\r
100 PCI: 00:16.2: enabled 0\r
101 PCI: 00:16.3: enabled 0\r
102 PCI: 00:19.0: enabled 0\r
103 PCI: 00:1a.0: enabled 1\r
104 PCI: 00:1b.0: enabled 1\r
105 PCI: 00:1c.0: enabled 1\r
106 PCI: 00:1c.1: enabled 1\r
107 PCI: 00:1c.2: enabled 1\r
108 PCI: 00:1c.3: enabled 0\r
109 PCI: 00:1c.4: enabled 0\r
110 PCI: 00:1c.5: enabled 0\r
111 PCI: 00:1c.6: enabled 0\r
112 PCI: 00:1c.7: enabled 0\r
113 PCI: 00:1d.0: enabled 1\r
114 PCI: 00:1e.0: enabled 0\r
115 PCI: 00:1f.0: enabled 1\r
116 PNP: 00ff.1: enabled 1\r
117 PCI: 00:1f.2: enabled 1\r
118 PCI: 00:1f.3: enabled 1\r
119 PCI: 00:1f.5: enabled 0\r
120 PCI: 00:1f.6: enabled 1\r
121 Compare with tree...\r
122 Root Device: enabled 1\r
123  CPU_CLUSTER: 0: enabled 1\r
124   APIC: 00: enabled 1\r
125   APIC: acac: enabled 0\r
126  DOMAIN: 0000: enabled 1\r
127   PCI: 00:00.0: enabled 1\r
128   PCI: 00:01.0: enabled 0\r
129   PCI: 00:02.0: enabled 1\r
130   PCI: 00:14.0: enabled 1\r
131   PCI: 00:16.0: enabled 1\r
132   PCI: 00:16.1: enabled 0\r
133   PCI: 00:16.2: enabled 0\r
134   PCI: 00:16.3: enabled 0\r
135   PCI: 00:19.0: enabled 0\r
136   PCI: 00:1a.0: enabled 1\r
137   PCI: 00:1b.0: enabled 1\r
138   PCI: 00:1c.0: enabled 1\r
139   PCI: 00:1c.1: enabled 1\r
140   PCI: 00:1c.2: enabled 1\r
141   PCI: 00:1c.3: enabled 0\r
142   PCI: 00:1c.4: enabled 0\r
143   PCI: 00:1c.5: enabled 0\r
144   PCI: 00:1c.6: enabled 0\r
145   PCI: 00:1c.7: enabled 0\r
146   PCI: 00:1d.0: enabled 1\r
147   PCI: 00:1e.0: enabled 0\r
148   PCI: 00:1f.0: enabled 1\r
149    PNP: 00ff.1: enabled 1\r
150   PCI: 00:1f.2: enabled 1\r
151   PCI: 00:1f.3: enabled 1\r
152   PCI: 00:1f.5: enabled 0\r
153   PCI: 00:1f.6: enabled 1\r
154 scan_static_bus for Root Device\r
155 CPU_CLUSTER: 0 enabled\r
156 DOMAIN: 0000 enabled\r
157 DOMAIN: 0000 scanning...\r
158 PCI: pci_scan_bus for bus 00\r
159 POST: 0x24\r
160 PCI: 00:00.0 [8086/0104] ops\r
161 S3 Resume.\r
162 PCI: 00:00.0 [8086/0104] enabled\r
163 PCI: 00:02.0 [8086/0000] ops\r
164 PCI: 00:02.0 [8086/0106] enabled\r
165 PCI: Static device PCI: 00:14.0 not found, disabling it.\r
166 PCI: 00:16.0 [8086/1e3a] bus ops\r
167 PCI: 00:16.0 [8086/1e3a] enabled\r
168 PCI: 00:16.1: Disabling device\r
169 PCI: 00:16.1 [8086/1e3b] disabled No operations\r
170 PCI: 00:16.2: Disabling device\r
171 PCI: 00:16.3: Disabling device\r
172 PCI: 00:19.0: Disabling device\r
173 PCI: 00:1a.0 [8086/0000] ops\r
174 PCI: 00:1a.0 [8086/1e2d] enabled\r
175 PCI: 00:1b.0 [8086/0000] ops\r
176 PCI: 00:1b.0 [8086/1e20] enabled\r
177 PCH: PCIe Root Port coalescing is enabled\r
178 PCI: 00:1c.0 [8086/0000] bus ops\r
179 PCI: 00:1c.0 [8086/1e10] enabled\r
180 PCI: 00:1c.1 [8086/0000] bus ops\r
181 PCI: 00:1c.1 [8086/1e12] enabled\r
182 PCI: 00:1c.2 [8086/0000] bus ops\r
183 PCI: 00:1c.2 [8086/1e14] enabled\r
184 PCI: 00:1c.3: Disabling device\r
185 PCI: 00:1c.4: Disabling device\r
186 PCI: 00:1c.4: check set enabled\r
187 PCI: 00:1c.5: Disabling device\r
188 PCI: 00:1c.6: Disabling device\r
189 PCI: 00:1c.7: Disabling device\r
190 PCH: RPFN 0x76543210 -> 0xfedcb210\r
191 PCI: 00:1d.0 [8086/0000] ops\r
192 PCI: 00:1d.0 [8086/1e26] enabled\r
193 PCI: 00:1e.0: Disabling device\r
194 PCI: 00:1f.0 [8086/0000] bus ops\r
195 PCI: 00:1f.0 [8086/1e5f] enabled\r
196 PCI: 00:1f.2 [8086/0000] ops\r
197 PCI: 00:1f.2 [8086/1e01] enabled\r
198 PCI: 00:1f.3 [8086/0000] bus ops\r
199 PCI: 00:1f.3 [8086/1e22] enabled\r
200 PCI: 00:1f.5: Disabling device\r
201 PCI: 00:1f.6 [8086/1e24] enabled\r
202 POST: 0x25\r
203 scan_static_bus for PCI: 00:16.0\r
204 scan_static_bus for PCI: 00:16.0 done\r
205 do_pci_scan_bridge for PCI: 00:1c.0\r
206 PCI: pci_scan_bus for bus 01\r
207 POST: 0x24\r
208 PCI: 01:00.0 [168c/0034] enabled\r
209 POST: 0x25\r
210 PCI: pci_scan_bus returning with max=001\r
211 POST: 0x55\r
212 Capability: type 0x01 @ 0x40\r
213 Capability: type 0x05 @ 0x50\r
214 Capability: type 0x10 @ 0x70\r
215 Capability: type 0x10 @ 0x40\r
216 Enabling Common Clock Configuration\r
217 ASPM: Enabled L0s and L1\r
218 do_pci_scan_bridge returns max 1\r
219 do_pci_scan_bridge for PCI: 00:1c.1\r
220 PCI: pci_scan_bus for bus 02\r
221 POST: 0x24\r
222 PCI: 02:00.0 [10ec/8136] enabled\r
223 POST: 0x25\r
224 PCI: pci_scan_bus returning with max=002\r
225 POST: 0x55\r
226 Capability: type 0x01 @ 0x40\r
227 Capability: type 0x05 @ 0x50\r
228 Capability: type 0x10 @ 0x70\r
229 Capability: type 0x10 @ 0x40\r
230 Enabling Common Clock Configuration\r
231 ASPM: Enabled L1\r
232 do_pci_scan_bridge returns max 2\r
233 do_pci_scan_bridge for PCI: 00:1c.2\r
234 PCI: pci_scan_bus for bus 03\r
235 POST: 0x24\r
236 PCI: 03:00.0 [10ec/5209] enabled\r
237 POST: 0x25\r
238 PCI: pci_scan_bus returning with max=003\r
239 POST: 0x55\r
240 Capability: type 0x01 @ 0x40\r
241 Capability: type 0x05 @ 0x50\r
242 Capability: type 0x10 @ 0x70\r
243 Capability: type 0x10 @ 0x40\r
244 Enabling Common Clock Configuration\r
245 ASPM: Enabled None\r
246 do_pci_scan_bridge returns max 3\r
247 scan_static_bus for PCI: 00:1f.0\r
248 PNP: 00ff.1 enabled\r
249 PNP: 00ff.0 enabled\r
250 scan_static_bus for PCI: 00:1f.0 done\r
251 scan_static_bus for PCI: 00:1f.3\r
252 scan_static_bus for PCI: 00:1f.3 done\r
253 PCI: pci_scan_bus returning with max=003\r
254 POST: 0x55\r
255 scan_static_bus for Root Device done\r
256 done\r
257 BS: Exiting BS_DEV_ENUMERATE state.\r
258 BS: Entering BS_DEV_RESOURCES state.\r
259 POST: 0x73\r
260 found VGA at PCI: 00:02.0\r
261 Setting up VGA for PCI: 00:02.0\r
262 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
263 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
264 Allocating resources...\r
265 Reading resources...\r
266 Root Device read_resources bus 0 link: 0\r
267 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
268 APIC: 00 missing read_resources\r
269 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
270 DOMAIN: 0000 read_resources bus 0 link: 0\r
271 Adding PCIe enhanced config space BAR 0xf0000000-0xf4000000.\r
272 PCI: 00:1c.0 read_resources bus 1 link: 0\r
273 PCI: 00:1c.0 read_resources bus 1 link: 0 done\r
274 PCI: 00:1c.1 read_resources bus 2 link: 0\r
275 PCI: 00:1c.1 read_resources bus 2 link: 0 done\r
276 PCI: 00:1c.2 read_resources bus 3 link: 0\r
277 PCI: 00:1c.2 read_resources bus 3 link: 0 done\r
278 PCI: 00:1f.0 read_resources bus 0 link: 0\r
279 PNP: 00ff.1 missing read_resources\r
280 PCI: 00:1f.0 read_resources bus 0 link: 0 done\r
281 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
282 Root Device read_resources bus 0 link: 0 done\r
283 Done reading resources.\r
284 Show resources in subtree (Root Device)...After reading.\r
285  Root Device child on link 0 CPU_CLUSTER: 0\r
286   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
287    APIC: 00\r
288    APIC: acac\r
289   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
290   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
291   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
292    PCI: 00:00.0\r
293    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
294    PCI: 00:01.0\r
295    PCI: 00:02.0\r
296    PCI: 00:02.0 resource base 0 size 400000 align 22 gran 22 limit ffffffffffffffff flags 201 index 10\r
297    PCI: 00:02.0 resource base 0 size 10000000 align 28 gran 28 limit ffffffffffffffff flags 101201 index 18\r
298    PCI: 00:02.0 resource base 0 size 40 align 6 gran 6 limit ffff flags 100 index 20\r
299    PCI: 00:14.0\r
300    PCI: 00:16.0\r
301    PCI: 00:16.0 resource base 0 size 10 align 4 gran 4 limit ffffffffffffffff flags 201 index 10\r
302    PCI: 00:16.1\r
303    PCI: 00:16.2\r
304    PCI: 00:16.3\r
305    PCI: 00:19.0\r
306    PCI: 00:1a.0\r
307    PCI: 00:1a.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
308    PCI: 00:1b.0\r
309    PCI: 00:1b.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
310    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
311    PCI: 00:1c.0 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
312    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
313    PCI: 00:1c.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
314     PCI: 01:00.0\r
315     PCI: 01:00.0 resource base 0 size 80000 align 19 gran 19 limit ffffffffffffffff flags 201 index 10\r
316     PCI: 01:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffff flags 2200 index 30\r
317    PCI: 00:1c.1 child on link 0 PCI: 02:00.0\r
318    PCI: 00:1c.1 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
319    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
320    PCI: 00:1c.1 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
321     PCI: 02:00.0\r
322     PCI: 02:00.0 resource base 0 size 100 align 8 gran 8 limit ffff flags 100 index 10\r
323     PCI: 02:00.0 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 1201 index 18\r
324     PCI: 02:00.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 1201 index 20\r
325    PCI: 00:1c.2 child on link 0 PCI: 03:00.0\r
326    PCI: 00:1c.2 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
327    PCI: 00:1c.2 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
328    PCI: 00:1c.2 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
329     PCI: 03:00.0\r
330     PCI: 03:00.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
331    PCI: 00:1c.3\r
332    PCI: 00:1c.4\r
333    PCI: 00:1c.5\r
334    PCI: 00:1c.6\r
335    PCI: 00:1c.7\r
336    PCI: 00:1d.0\r
337    PCI: 00:1d.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 10\r
338    PCI: 00:1e.0\r
339    PCI: 00:1f.0 child on link 0 PNP: 00ff.1\r
340    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
341    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
342    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
343     PNP: 00ff.1\r
344     PNP: 00ff.0\r
345    PCI: 00:1f.2\r
346    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
347    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
348    PCI: 00:1f.2 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
349    PCI: 00:1f.2 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
350    PCI: 00:1f.2 resource base 0 size 20 align 5 gran 5 limit ffff flags 100 index 20\r
351    PCI: 00:1f.2 resource base 0 size 800 align 11 gran 11 limit ffffffff flags 200 index 24\r
352    PCI: 00:1f.3\r
353    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
354    PCI: 00:1f.3 resource base 0 size 100 align 8 gran 8 limit ffffffffffffffff flags 201 index 10\r
355    PCI: 00:1f.5\r
356    PCI: 00:1f.6\r
357    PCI: 00:1f.6 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 201 index 10\r
358 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
359 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
360 PCI: 00:1c.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
361 PCI: 00:1c.1 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
362 PCI: 02:00.0 10 *  [0x0 - 0xff] io\r
363 PCI: 00:1c.1 compute_resources_io: base: 100 size: 1000 align: 12 gran: 12 limit: ffff done\r
364 PCI: 00:1c.2 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
365 PCI: 00:1c.2 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
366 PCI: 00:1c.1 1c *  [0x0 - 0xfff] io\r
367 PCI: 00:02.0 20 *  [0x1000 - 0x103f] io\r
368 PCI: 00:1f.2 20 *  [0x1040 - 0x105f] io\r
369 PCI: 00:1f.2 10 *  [0x1060 - 0x1067] io\r
370 PCI: 00:1f.2 18 *  [0x1068 - 0x106f] io\r
371 PCI: 00:1f.2 14 *  [0x1070 - 0x1073] io\r
372 PCI: 00:1f.2 1c *  [0x1074 - 0x1077] io\r
373 DOMAIN: 0000 compute_resources_io: base: 1078 size: 1078 align: 12 gran: 0 limit: ffff done\r
374 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
375 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
376 PCI: 00:1c.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
377 PCI: 00:1c.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
378 PCI: 01:00.0 10 *  [0x0 - 0x7ffff] mem\r
379 PCI: 01:00.0 30 *  [0x80000 - 0x8ffff] mem\r
380 PCI: 00:1c.0 compute_resources_mem: base: 90000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
381 PCI: 00:1c.1 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
382 PCI: 02:00.0 20 *  [0x0 - 0x3fff] prefmem\r
383 PCI: 02:00.0 18 *  [0x4000 - 0x4fff] prefmem\r
384 PCI: 00:1c.1 compute_resources_prefmem: base: 5000 size: 100000 align: 20 gran: 20 limit: ffffffffffffffff done\r
385 PCI: 00:1c.1 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
386 PCI: 00:1c.1 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
387 PCI: 00:1c.2 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
388 PCI: 00:1c.2 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
389 PCI: 00:1c.2 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
390 PCI: 03:00.0 10 *  [0x0 - 0xfff] mem\r
391 PCI: 00:1c.2 compute_resources_mem: base: 1000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
392 PCI: 00:02.0 18 *  [0x0 - 0xfffffff] prefmem\r
393 PCI: 00:02.0 10 *  [0x10000000 - 0x103fffff] mem\r
394 PCI: 00:1c.0 20 *  [0x10400000 - 0x104fffff] mem\r
395 PCI: 00:1c.1 24 *  [0x10500000 - 0x105fffff] prefmem\r
396 PCI: 00:1c.2 20 *  [0x10600000 - 0x106fffff] mem\r
397 PCI: 00:1b.0 10 *  [0x10700000 - 0x10703fff] mem\r
398 PCI: 00:1f.6 10 *  [0x10704000 - 0x10704fff] mem\r
399 PCI: 00:1f.2 24 *  [0x10705000 - 0x107057ff] mem\r
400 PCI: 00:1a.0 10 *  [0x10705800 - 0x10705bff] mem\r
401 PCI: 00:1d.0 10 *  [0x10705c00 - 0x10705fff] mem\r
402 PCI: 00:1f.3 10 *  [0x10706000 - 0x107060ff] mem\r
403 PCI: 00:16.0 10 *  [0x10706100 - 0x1070610f] mem\r
404 DOMAIN: 0000 compute_resources_mem: base: 10706110 size: 10706110 align: 28 gran: 0 limit: ffffffff done\r
405 avoid_fixed_resources: DOMAIN: 0000\r
406 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
407 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
408 constrain_resources: DOMAIN: 0000\r
409 constrain_resources: PCI: 00:00.0\r
410 constrain_resources: PCI: 00:02.0\r
411 constrain_resources: PCI: 00:16.0\r
412 constrain_resources: PCI: 00:1a.0\r
413 constrain_resources: PCI: 00:1b.0\r
414 constrain_resources: PCI: 00:1c.0\r
415 constrain_resources: PCI: 01:00.0\r
416 constrain_resources: PCI: 00:1c.1\r
417 constrain_resources: PCI: 02:00.0\r
418 constrain_resources: PCI: 00:1c.2\r
419 constrain_resources: PCI: 03:00.0\r
420 constrain_resources: PCI: 00:1d.0\r
421 constrain_resources: PCI: 00:1f.0\r
422 constrain_resources: PNP: 00ff.1\r
423 constrain_resources: PNP: 00ff.0\r
424 constrain_resources: PCI: 00:1f.2\r
425 constrain_resources: PCI: 00:1f.3\r
426 constrain_resources: PCI: 00:1f.6\r
427 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
428         lim->base 00001000 lim->limit 0000ffff\r
429 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
430         lim->base 00000000 lim->limit efffffff\r
431 Setting resources...\r
432 DOMAIN: 0000 allocate_resources_io: base:1000 size:1078 align:12 gran:0 limit:ffff\r
433 Assigned: PCI: 00:1c.1 1c *  [0x1000 - 0x1fff] io\r
434 Assigned: PCI: 00:02.0 20 *  [0x2000 - 0x203f] io\r
435 Assigned: PCI: 00:1f.2 20 *  [0x2040 - 0x205f] io\r
436 Assigned: PCI: 00:1f.2 10 *  [0x2060 - 0x2067] io\r
437 Assigned: PCI: 00:1f.2 18 *  [0x2068 - 0x206f] io\r
438 Assigned: PCI: 00:1f.2 14 *  [0x2070 - 0x2073] io\r
439 Assigned: PCI: 00:1f.2 1c *  [0x2074 - 0x2077] io\r
440 DOMAIN: 0000 allocate_resources_io: next_base: 2078 size: 1078 align: 12 gran: 0 done\r
441 PCI: 00:1c.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
442 PCI: 00:1c.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
443 PCI: 00:1c.1 allocate_resources_io: base:1000 size:1000 align:12 gran:12 limit:ffff\r
444 Assigned: PCI: 02:00.0 10 *  [0x1000 - 0x10ff] io\r
445 PCI: 00:1c.1 allocate_resources_io: next_base: 1100 size: 1000 align: 12 gran: 12 done\r
446 PCI: 00:1c.2 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
447 PCI: 00:1c.2 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
448 DOMAIN: 0000 allocate_resources_mem: base:d0000000 size:10706110 align:28 gran:0 limit:efffffff\r
449 Assigned: PCI: 00:02.0 18 *  [0xd0000000 - 0xdfffffff] prefmem\r
450 Assigned: PCI: 00:02.0 10 *  [0xe0000000 - 0xe03fffff] mem\r
451 Assigned: PCI: 00:1c.0 20 *  [0xe0400000 - 0xe04fffff] mem\r
452 Assigned: PCI: 00:1c.1 24 *  [0xe0500000 - 0xe05fffff] prefmem\r
453 Assigned: PCI: 00:1c.2 20 *  [0xe0600000 - 0xe06fffff] mem\r
454 Assigned: PCI: 00:1b.0 10 *  [0xe0700000 - 0xe0703fff] mem\r
455 Assigned: PCI: 00:1f.6 10 *  [0xe0704000 - 0xe0704fff] mem\r
456 Assigned: PCI: 00:1f.2 24 *  [0xe0705000 - 0xe07057ff] mem\r
457 Assigned: PCI: 00:1a.0 10 *  [0xe0705800 - 0xe0705bff] mem\r
458 Assigned: PCI: 00:1d.0 10 *  [0xe0705c00 - 0xe0705fff] mem\r
459 Assigned: PCI: 00:1f.3 10 *  [0xe0706000 - 0xe07060ff] mem\r
460 Assigned: PCI: 00:16.0 10 *  [0xe0706100 - 0xe070610f] mem\r
461 DOMAIN: 0000 allocate_resources_mem: next_base: e0706110 size: 10706110 align: 28 gran: 0 done\r
462 PCI: 00:1c.0 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
463 PCI: 00:1c.0 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
464 PCI: 00:1c.0 allocate_resources_mem: base:e0400000 size:100000 align:20 gran:20 limit:efffffff\r
465 Assigned: PCI: 01:00.0 10 *  [0xe0400000 - 0xe047ffff] mem\r
466 Assigned: PCI: 01:00.0 30 *  [0xe0480000 - 0xe048ffff] mem\r
467 PCI: 00:1c.0 allocate_resources_mem: next_base: e0490000 size: 100000 align: 20 gran: 20 done\r
468 PCI: 00:1c.1 allocate_resources_prefmem: base:e0500000 size:100000 align:20 gran:20 limit:efffffff\r
469 Assigned: PCI: 02:00.0 20 *  [0xe0500000 - 0xe0503fff] prefmem\r
470 Assigned: PCI: 02:00.0 18 *  [0xe0504000 - 0xe0504fff] prefmem\r
471 PCI: 00:1c.1 allocate_resources_prefmem: next_base: e0505000 size: 100000 align: 20 gran: 20 done\r
472 PCI: 00:1c.1 allocate_resources_mem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
473 PCI: 00:1c.1 allocate_resources_mem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
474 PCI: 00:1c.2 allocate_resources_prefmem: base:efffffff size:0 align:20 gran:20 limit:efffffff\r
475 PCI: 00:1c.2 allocate_resources_prefmem: next_base: efffffff size: 0 align: 20 gran: 20 done\r
476 PCI: 00:1c.2 allocate_resources_mem: base:e0600000 size:100000 align:20 gran:20 limit:efffffff\r
477 Assigned: PCI: 03:00.0 10 *  [0xe0600000 - 0xe0600fff] mem\r
478 PCI: 00:1c.2 allocate_resources_mem: next_base: e0601000 size: 100000 align: 20 gran: 20 done\r
479 Root Device assign_resources, bus 0 link: 0\r
480 TOUUD 0x14f600000 TOLUD 0xafa00000 TOM 0x100000000\r
481 MEBASE 0xff000000\r
482 IGD decoded, subtracting 32M UMA and 2M GTT\r
483 TSEG base 0xad000000 size 8M\r
484 Available memory below 4GB: 2768M\r
485 Available memory above 4GB: 1270M\r
486 Adding PCIe config bar base=0xf0000000 size=0x4000000\r
487 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
488 PCI: 00:00.0 cf <- [0x00f0000000 - 0x00f3ffffff] size 0x04000000 gran 0x00 mem<mmconfig>\r
489 PCI: 00:02.0 10 <- [0x00e0000000 - 0x00e03fffff] size 0x00400000 gran 0x16 mem64\r
490 PCI: 00:02.0 18 <- [0x00d0000000 - 0x00dfffffff] size 0x10000000 gran 0x1c prefmem64\r
491 PCI: 00:02.0 20 <- [0x0000002000 - 0x000000203f] size 0x00000040 gran 0x06 io\r
492 PCI: 00:16.0 10 <- [0x00e0706100 - 0x00e070610f] size 0x00000010 gran 0x04 mem64\r
493 PCI: 00:1a.0 10 <- [0x00e0705800 - 0x00e0705bff] size 0x00000400 gran 0x0a mem\r
494 PCI: 00:1b.0 10 <- [0x00e0700000 - 0x00e0703fff] size 0x00004000 gran 0x0e mem64\r
495 PCI: 00:1c.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 01 io\r
496 PCI: 00:1c.0 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 01 prefmem\r
497 PCI: 00:1c.0 20 <- [0x00e0400000 - 0x00e04fffff] size 0x00100000 gran 0x14 bus 01 mem\r
498 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
499 PCI: 01:00.0 10 <- [0x00e0400000 - 0x00e047ffff] size 0x00080000 gran 0x13 mem64\r
500 PCI: 01:00.0 30 <- [0x00e0480000 - 0x00e048ffff] size 0x00010000 gran 0x10 romem\r
501 PCI: 00:1c.0 assign_resources, bus 1 link: 0\r
502 PCI: 00:1c.1 1c <- [0x0000001000 - 0x0000001fff] size 0x00001000 gran 0x0c bus 02 io\r
503 PCI: 00:1c.1 24 <- [0x00e0500000 - 0x00e05fffff] size 0x00100000 gran 0x14 bus 02 prefmem\r
504 PCI: 00:1c.1 20 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 02 mem\r
505 PCI: 00:1c.1 assign_resources, bus 2 link: 0\r
506 PCI: 02:00.0 10 <- [0x0000001000 - 0x00000010ff] size 0x00000100 gran 0x08 io\r
507 PCI: 02:00.0 18 <- [0x00e0504000 - 0x00e0504fff] size 0x00001000 gran 0x0c prefmem64\r
508 PCI: 02:00.0 20 <- [0x00e0500000 - 0x00e0503fff] size 0x00004000 gran 0x0e prefmem64\r
509 PCI: 00:1c.1 assign_resources, bus 2 link: 0\r
510 PCI: 00:1c.2 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 03 io\r
511 PCI: 00:1c.2 24 <- [0x00efffffff - 0x00effffffe] size 0x00000000 gran 0x14 bus 03 prefmem\r
512 PCI: 00:1c.2 20 <- [0x00e0600000 - 0x00e06fffff] size 0x00100000 gran 0x14 bus 03 mem\r
513 PCI: 00:1c.2 assign_resources, bus 3 link: 0\r
514 PCI: 03:00.0 10 <- [0x00e0600000 - 0x00e0600fff] size 0x00001000 gran 0x0c mem\r
515 PCI: 00:1c.2 assign_resources, bus 3 link: 0\r
516 PCI: 00:1d.0 10 <- [0x00e0705c00 - 0x00e0705fff] size 0x00000400 gran 0x0a mem\r
517 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
518 PCI: 00:1f.0 assign_resources, bus 0 link: 0\r
519 PCI: 00:1f.2 10 <- [0x0000002060 - 0x0000002067] size 0x00000008 gran 0x03 io\r
520 PCI: 00:1f.2 14 <- [0x0000002070 - 0x0000002073] size 0x00000004 gran 0x02 io\r
521 PCI: 00:1f.2 18 <- [0x0000002068 - 0x000000206f] size 0x00000008 gran 0x03 io\r
522 PCI: 00:1f.2 1c <- [0x0000002074 - 0x0000002077] size 0x00000004 gran 0x02 io\r
523 PCI: 00:1f.2 20 <- [0x0000002040 - 0x000000205f] size 0x00000020 gran 0x05 io\r
524 PCI: 00:1f.2 24 <- [0x00e0705000 - 0x00e07057ff] size 0x00000800 gran 0x0b mem\r
525 PCI: 00:1f.3 10 <- [0x00e0706000 - 0x00e07060ff] size 0x00000100 gran 0x08 mem64\r
526 PCI: 00:1f.6 10 <- [0x00e0704000 - 0x00e0704fff] size 0x00001000 gran 0x0c mem64\r
527 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
528 CBMEM region acec0000-acffffff (cbmem_late_set_table)\r
529 Root Device assign_resources, bus 0 link: 0\r
530 Done setting resources.\r
531 Show resources in subtree (Root Device)...After assigning values.\r
532  Root Device child on link 0 CPU_CLUSTER: 0\r
533   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
534    APIC: 00\r
535    APIC: acac\r
536   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
537   DOMAIN: 0000 resource base 1000 size 1078 align 12 gran 0 limit ffff flags 40040100 index 10000000\r
538   DOMAIN: 0000 resource base d0000000 size 10706110 align 28 gran 0 limit efffffff flags 40040200 index 10000100\r
539   DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 3\r
540   DOMAIN: 0000 resource base 100000 size acf00000 align 0 gran 0 limit 0 flags e0004200 index 4\r
541   DOMAIN: 0000 resource base 100000000 size 4f600000 align 0 gran 0 limit 0 flags e0004200 index 5\r
542   DOMAIN: 0000 resource base ad000000 size 2a00000 align 0 gran 0 limit 0 flags f0000200 index 6\r
543   DOMAIN: 0000 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
544   DOMAIN: 0000 resource base a0000 size 20000 align 0 gran 0 limit 0 flags f0000200 index 8\r
545   DOMAIN: 0000 resource base c0000 size 40000 align 0 gran 0 limit 0 flags f0004200 index 9\r
546   DOMAIN: 0000 resource base 20000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index a\r
547   DOMAIN: 0000 resource base 40000000 size 200000 align 0 gran 0 limit 0 flags f0004200 index b\r
548    PCI: 00:00.0\r
549    PCI: 00:00.0 resource base f0000000 size 4000000 align 0 gran 0 limit 0 flags e0000200 index cf\r
550    PCI: 00:01.0\r
551    PCI: 00:02.0\r
552    PCI: 00:02.0 resource base e0000000 size 400000 align 22 gran 22 limit efffffff flags 60000201 index 10\r
553    PCI: 00:02.0 resource base d0000000 size 10000000 align 28 gran 28 limit efffffff flags 60101201 index 18\r
554    PCI: 00:02.0 resource base 2000 size 40 align 6 gran 6 limit ffff flags 60000100 index 20\r
555    PCI: 00:14.0\r
556    PCI: 00:16.0\r
557    PCI: 00:16.0 resource base e0706100 size 10 align 4 gran 4 limit efffffff flags 60000201 index 10\r
558    PCI: 00:16.1\r
559    PCI: 00:16.2\r
560    PCI: 00:16.3\r
561    PCI: 00:19.0\r
562    PCI: 00:1a.0\r
563    PCI: 00:1a.0 resource base e0705800 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
564    PCI: 00:1b.0\r
565    PCI: 00:1b.0 resource base e0700000 size 4000 align 14 gran 14 limit efffffff flags 60000201 index 10\r
566    PCI: 00:1c.0 child on link 0 PCI: 01:00.0\r
567    PCI: 00:1c.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
568    PCI: 00:1c.0 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
569    PCI: 00:1c.0 resource base e0400000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
570     PCI: 01:00.0\r
571     PCI: 01:00.0 resource base e0400000 size 80000 align 19 gran 19 limit efffffff flags 60000201 index 10\r
572     PCI: 01:00.0 resource base e0480000 size 10000 align 16 gran 16 limit efffffff flags 60002200 index 30\r
573    PCI: 00:1c.1 child on link 0 PCI: 02:00.0\r
574    PCI: 00:1c.1 resource base 1000 size 1000 align 12 gran 12 limit ffff flags 60080102 index 1c\r
575    PCI: 00:1c.1 resource base e0500000 size 100000 align 20 gran 20 limit efffffff flags 60081202 index 24\r
576    PCI: 00:1c.1 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60080202 index 20\r
577     PCI: 02:00.0\r
578     PCI: 02:00.0 resource base 1000 size 100 align 8 gran 8 limit ffff flags 60000100 index 10\r
579     PCI: 02:00.0 resource base e0504000 size 1000 align 12 gran 12 limit efffffff flags 60001201 index 18\r
580     PCI: 02:00.0 resource base e0500000 size 4000 align 14 gran 14 limit efffffff flags 60001201 index 20\r
581    PCI: 00:1c.2 child on link 0 PCI: 03:00.0\r
582    PCI: 00:1c.2 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
583    PCI: 00:1c.2 resource base efffffff size 0 align 20 gran 20 limit efffffff flags 60081202 index 24\r
584    PCI: 00:1c.2 resource base e0600000 size 100000 align 20 gran 20 limit efffffff flags 60080202 index 20\r
585     PCI: 03:00.0\r
586     PCI: 03:00.0 resource base e0600000 size 1000 align 12 gran 12 limit efffffff flags 60000200 index 10\r
587    PCI: 00:1c.3\r
588    PCI: 00:1c.4\r
589    PCI: 00:1c.5\r
590    PCI: 00:1c.6\r
591    PCI: 00:1c.7\r
592    PCI: 00:1d.0\r
593    PCI: 00:1d.0 resource base e0705c00 size 400 align 10 gran 10 limit efffffff flags 60000200 index 10\r
594    PCI: 00:1e.0\r
595    PCI: 00:1f.0 child on link 0 PNP: 00ff.1\r
596    PCI: 00:1f.0 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
597    PCI: 00:1f.0 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
598    PCI: 00:1f.0 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
599     PNP: 00ff.1\r
600     PNP: 00ff.0\r
601    PCI: 00:1f.2\r
602    PCI: 00:1f.2 resource base 2060 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
603    PCI: 00:1f.2 resource base 2070 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
604    PCI: 00:1f.2 resource base 2068 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
605    PCI: 00:1f.2 resource base 2074 size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
606    PCI: 00:1f.2 resource base 2040 size 20 align 5 gran 5 limit ffff flags 60000100 index 20\r
607    PCI: 00:1f.2 resource base e0705000 size 800 align 11 gran 11 limit efffffff flags 60000200 index 24\r
608    PCI: 00:1f.3\r
609    PCI: 00:1f.3 resource base 400 size 20 align 0 gran 0 limit 41f flags f0000100 index 20\r
610    PCI: 00:1f.3 resource base e0706000 size 100 align 8 gran 8 limit efffffff flags 60000201 index 10\r
611    PCI: 00:1f.5\r
612    PCI: 00:1f.6\r
613    PCI: 00:1f.6 resource base e0704000 size 1000 align 12 gran 12 limit efffffff flags 60000201 index 10\r
614 Done allocating resources.\r
615 BS: Exiting BS_DEV_RESOURCES state.\r
616 BS: Entering BS_DEV_ENABLE state.\r
617 POST: 0x74\r
618 Enabling resources...\r
619 PCI: 00:00.0 subsystem <- 0000/0000\r
620 PCI: 00:00.0 cmd <- 06\r
621 PCI: 00:02.0 subsystem <- 0000/0000\r
622 PCI: 00:02.0 cmd <- 03\r
623 PCI: 00:16.0 subsystem <- 0000/0000\r
624 PCI: 00:16.0 cmd <- 02\r
625 PCI: 00:1a.0 subsystem <- 0000/0000\r
626 PCI: 00:1a.0 cmd <- 106\r
627 PCI: 00:1b.0 subsystem <- 0000/0000\r
628 PCI: 00:1b.0 cmd <- 102\r
629 PCI: 00:1c.0 bridge ctrl <- 0003\r
630 PCI: 00:1c.0 subsystem <- 0000/0000\r
631 PCI: 00:1c.0 cmd <- 106\r
632 PCI: 00:1c.1 bridge ctrl <- 0003\r
633 PCI: 00:1c.1 subsystem <- 0000/0000\r
634 PCI: 00:1c.1 cmd <- 107\r
635 PCI: 00:1c.2 bridge ctrl <- 0003\r
636 PCI: 00:1c.2 subsystem <- 0000/0000\r
637 PCI: 00:1c.2 cmd <- 106\r
638 PCI: 00:1d.0 subsystem <- 0000/0000\r
639 PCI: 00:1d.0 cmd <- 106\r
640 pch_decode_init\r
641 PCI: 00:1f.0 subsystem <- 0000/0000\r
642 PCI: 00:1f.0 cmd <- 107\r
643 PCI: 00:1f.2 subsystem <- 0000/0000\r
644 PCI: 00:1f.2 cmd <- 03\r
645 PCI: 00:1f.3 subsystem <- 0000/0000\r
646 PCI: 00:1f.3 cmd <- 103\r
647 PCI: 00:1f.6 subsystem <- 0000/0000\r
648 PCI: 00:1f.6 cmd <- 02\r
649 PCI: 01:00.0 cmd <- 02\r
650 PCI: 02:00.0 cmd <- 03\r
651 PCI: 03:00.0 cmd <- 02\r
652 done.\r
653 BS: Exiting BS_DEV_ENABLE state.\r
654 BS: Entering BS_DEV_INIT state.\r
655 POST: 0x75\r
656 Initializing devices...\r
657 Root Device init\r
658 Butterfly EC Init\r
659   EC version: 820DG1\r
660 Located 'keyboard_layout' in VPD\r
661 Setting Keyboard type in EC to English.\r
662 Located 'ethernet_mac' in VPD\r
663 Realtek NIC io_base = 0x1000\r
664 Programming MAC Address\r
665 POST: 0x75\r
666 CPU_CLUSTER: 0 init\r
667 start_eip=0x00001000, code_size=0x00000031\r
668 Installing SMM handler to 0xad000000\r
669 Installing IED header to 0xad400000\r
670 Initializing SMM handler... ... pmbase = 0x0500\r
671 \r
672 SMI_STS: MCSMI PM1 \r
673 PM1_STS: WAK \r
674 GPE0_STS: GPIO15 GPIO13 GPIO12 GPIO11 GPIO10 GPIO9 GPIO8 GPIO5 GPIO4 GPIO3 GPIO2 GPIO1 GPIO0 \r
675 ALT_GP_SMI_STS: GPI15 GPI13 GPI12 GPI11 GPI10 GPI9 GPI8 GPI5 GPI4 GPI3 GPI2 GPI1 GPI0 \r
676 TCO_STS: \r
677   ... raise SMI#\r
678 Initializing CPU #0\r
679 CPU: vendor Intel device 206a7\r
680 CPU: family 06, model 2a, stepping 07\r
681 POST: 0x60\r
682 Enabling cache\r
683 microcode: sig=0x206a7 pf=0x10 revision=0x28\r
684 CPU: Intel(R) Celeron(R) CPU 847 @ 1.10GHz.\r
685 MTRR: Physical address space:\r
686 0x0000000000000000 - 0x00000000000a0000 size 0x000a0000 type 6\r
687 0x00000000000a0000 - 0x00000000000c0000 size 0x00020000 type 0\r
688 0x00000000000c0000 - 0x00000000ad000000 size 0xacf40000 type 6\r
689 0x00000000ad000000 - 0x00000000d0000000 size 0x23000000 type 0\r
690 0x00000000d0000000 - 0x00000000e0000000 size 0x10000000 type 1\r
691 0x00000000e0000000 - 0x00000000ff800000 size 0x1f800000 type 0\r
692 0x00000000ff800000 - 0x0000000100000000 size 0x00800000 type 5\r
693 0x0000000100000000 - 0x000000014f600000 size 0x4f600000 type 6\r
694 MTRR addr 0x0-0x10 set to 6 type @ 0\r
695 MTRR addr 0x10-0x20 set to 6 type @ 1\r
696 MTRR addr 0x20-0x30 set to 6 type @ 2\r
697 MTRR addr 0x30-0x40 set to 6 type @ 3\r
698 MTRR addr 0x40-0x50 set to 6 type @ 4\r
699 MTRR addr 0x50-0x60 set to 6 type @ 5\r
700 MTRR addr 0x60-0x70 set to 6 type @ 6\r
701 MTRR addr 0x70-0x80 set to 6 type @ 7\r
702 MTRR addr 0x80-0x84 set to 6 type @ 8\r
703 MTRR addr 0x84-0x88 set to 6 type @ 9\r
704 MTRR addr 0x88-0x8c set to 6 type @ 10\r
705 MTRR addr 0x8c-0x90 set to 6 type @ 11\r
706 MTRR addr 0x90-0x94 set to 6 type @ 12\r
707 MTRR addr 0x94-0x98 set to 6 type @ 13\r
708 MTRR addr 0x98-0x9c set to 6 type @ 14\r
709 MTRR addr 0x9c-0xa0 set to 6 type @ 15\r
710 MTRR addr 0xa0-0xa4 set to 0 type @ 16\r
711 MTRR addr 0xa4-0xa8 set to 0 type @ 17\r
712 MTRR addr 0xa8-0xac set to 0 type @ 18\r
713 MTRR addr 0xac-0xb0 set to 0 type @ 19\r
714 MTRR addr 0xb0-0xb4 set to 0 type @ 20\r
715 MTRR addr 0xb4-0xb8 set to 0 type @ 21\r
716 MTRR addr 0xb8-0xbc set to 0 type @ 22\r
717 MTRR addr 0xbc-0xc0 set to 0 type @ 23\r
718 MTRR addr 0xc0-0xc1 set to 6 type @ 24\r
719 MTRR addr 0xc1-0xc2 set to 6 type @ 25\r
720 MTRR addr 0xc2-0xc3 set to 6 type @ 26\r
721 MTRR addr 0xc3-0xc4 set to 6 type @ 27\r
722 MTRR addr 0xc4-0xc5 set to 6 type @ 28\r
723 MTRR addr 0xc5-0xc6 set to 6 type @ 29\r
724 MTRR addr 0xc6-0xc7 set to 6 type @ 30\r
725 MTRR addr 0xc7-0xc8 set to 6 type @ 31\r
726 MTRR addr 0xc8-0xc9 set to 6 type @ 32\r
727 MTRR addr 0xc9-0xca set to 6 type @ 33\r
728 MTRR addr 0xca-0xcb set to 6 type @ 34\r
729 MTRR addr 0xcb-0xcc set to 6 type @ 35\r
730 MTRR addr 0xcc-0xcd set to 6 type @ 36\r
731 MTRR addr 0xcd-0xce set to 6 type @ 37\r
732 MTRR addr 0xce-0xcf set to 6 type @ 38\r
733 MTRR addr 0xcf-0xd0 set to 6 type @ 39\r
734 MTRR addr 0xd0-0xd1 set to 6 type @ 40\r
735 MTRR addr 0xd1-0xd2 set to 6 type @ 41\r
736 MTRR addr 0xd2-0xd3 set to 6 type @ 42\r
737 MTRR addr 0xd3-0xd4 set to 6 type @ 43\r
738 MTRR addr 0xd4-0xd5 set to 6 type @ 44\r
739 MTRR addr 0xd5-0xd6 set to 6 type @ 45\r
740 MTRR addr 0xd6-0xd7 set to 6 type @ 46\r
741 MTRR addr 0xd7-0xd8 set to 6 type @ 47\r
742 MTRR addr 0xd8-0xd9 set to 6 type @ 48\r
743 MTRR addr 0xd9-0xda set to 6 type @ 49\r
744 MTRR addr 0xda-0xdb set to 6 type @ 50\r
745 MTRR addr 0xdb-0xdc set to 6 type @ 51\r
746 MTRR addr 0xdc-0xdd set to 6 type @ 52\r
747 MTRR addr 0xdd-0xde set to 6 type @ 53\r
748 MTRR addr 0xde-0xdf set to 6 type @ 54\r
749 MTRR addr 0xdf-0xe0 set to 6 type @ 55\r
750 MTRR addr 0xe0-0xe1 set to 6 type @ 56\r
751 MTRR addr 0xe1-0xe2 set to 6 type @ 57\r
752 MTRR addr 0xe2-0xe3 set to 6 type @ 58\r
753 MTRR addr 0xe3-0xe4 set to 6 type @ 59\r
754 MTRR addr 0xe4-0xe5 set to 6 type @ 60\r
755 MTRR addr 0xe5-0xe6 set to 6 type @ 61\r
756 MTRR addr 0xe6-0xe7 set to 6 type @ 62\r
757 MTRR addr 0xe7-0xe8 set to 6 type @ 63\r
758 MTRR addr 0xe8-0xe9 set to 6 type @ 64\r
759 MTRR addr 0xe9-0xea set to 6 type @ 65\r
760 MTRR addr 0xea-0xeb set to 6 type @ 66\r
761 MTRR addr 0xeb-0xec set to 6 type @ 67\r
762 MTRR addr 0xec-0xed set to 6 type @ 68\r
763 MTRR addr 0xed-0xee set to 6 type @ 69\r
764 MTRR addr 0xee-0xef set to 6 type @ 70\r
765 MTRR addr 0xef-0xf0 set to 6 type @ 71\r
766 MTRR addr 0xf0-0xf1 set to 6 type @ 72\r
767 MTRR addr 0xf1-0xf2 set to 6 type @ 73\r
768 MTRR addr 0xf2-0xf3 set to 6 type @ 74\r
769 MTRR addr 0xf3-0xf4 set to 6 type @ 75\r
770 MTRR addr 0xf4-0xf5 set to 6 type @ 76\r
771 MTRR addr 0xf5-0xf6 set to 6 type @ 77\r
772 MTRR addr 0xf6-0xf7 set to 6 type @ 78\r
773 MTRR addr 0xf7-0xf8 set to 6 type @ 79\r
774 MTRR addr 0xf8-0xf9 set to 6 type @ 80\r
775 MTRR addr 0xf9-0xfa set to 6 type @ 81\r
776 MTRR addr 0xfa-0xfb set to 6 type @ 82\r
777 MTRR addr 0xfb-0xfc set to 6 type @ 83\r
778 MTRR addr 0xfc-0xfd set to 6 type @ 84\r
779 MTRR addr 0xfd-0xfe set to 6 type @ 85\r
780 MTRR addr 0xfe-0xff set to 6 type @ 86\r
781 MTRR addr 0xff-0x100 set to 6 type @ 87\r
782 MTRR: Fixed MSR 0x250 0x0606060606060606\r
783 MTRR: Fixed MSR 0x258 0x0606060606060606\r
784 MTRR: Fixed MSR 0x259 0x0000000000000000\r
785 MTRR: Fixed MSR 0x268 0x0606060606060606\r
786 MTRR: Fixed MSR 0x269 0x0606060606060606\r
787 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
788 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
789 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
790 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
791 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
792 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
793 call enable_fixed_mtrr()\r
794 MTRR: default type WB/UC MTRR counts: 12/8.\r
795 MTRR: UC selected as default type.\r
796 MTRR: 0 base 0x0000000000000000 mask 0x0000000f80000000 type 6\r
797 MTRR: 1 base 0x0000000080000000 mask 0x0000000fe0000000 type 6\r
798 MTRR: 2 base 0x00000000a0000000 mask 0x0000000ff0000000 type 6\r
799 MTRR: 3 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
800 MTRR: 4 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
801 MTRR: 5 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
802 MTRR: 6 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
803 MTRR: 7 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
804 \r
805 MTRR check\r
806 Fixed MTRRs   : Enabled\r
807 Variable MTRRs: Enabled\r
808 \r
809 POST: 0x93\r
810 Setting up local apic... apic_id: 0x00 done.\r
811 POST: 0x9b\r
812 Disabling VMX\r
813 model_x06ax: energy policy set to 6\r
814 model_x06ax: frequency set to 1100\r
815 Turbo is unavailable\r
816 CPU: 0 has 2 cores, 1 threads per core\r
817 CPU: 0 has core 2\r
818 CPU1: stack_base 00165000, stack_end 00165ff8\r
819 Asserting INIT.\r
820 Waiting for send to finish...\r
821 +Deasserting INIT.\r
822 Waiting for send to finish...\r
823 +#startup loops: 2.\r
824 Sending STARTUP #1 to 2.\r
825 After apic_write.\r
826 Initializing CPU #1\r
827 Startup point 1.\r
828 Waiting for send to finish...\r
829 +CPU: vendor Intel device 206a7\r
830 Sending STARTUP #2 to 2.\r
831 After apic_write.\r
832 CPU: family 06, model 2a, stepping 07\r
833 Startup point 1.\r
834 Waiting for send to finish...\r
835 +POST: 0x60After Startup.\r
836 CPU #0 initialized\r
837 \r
838 Waiting for 1 CPUS to stop\r
839 Enabling cache\r
840 microcode: sig=0x206a7 pf=0x10 revision=0x0\r
841 microcode: updated to revision 0x28 date=2012-04-24\r
842 CPU: Intel(R) Celeron(R) CPU 847 @ 1.10GHz.\r
843 MTRR: Fixed MSR 0x250 0x0606060606060606\r
844 MTRR: Fixed MSR 0x258 0x0606060606060606\r
845 MTRR: Fixed MSR 0x259 0x0000000000000000\r
846 MTRR: Fixed MSR 0x268 0x0606060606060606\r
847 MTRR: Fixed MSR 0x269 0x0606060606060606\r
848 MTRR: Fixed MSR 0x26a 0x0606060606060606\r
849 MTRR: Fixed MSR 0x26b 0x0606060606060606\r
850 MTRR: Fixed MSR 0x26c 0x0606060606060606\r
851 MTRR: Fixed MSR 0x26d 0x0606060606060606\r
852 MTRR: Fixed MSR 0x26e 0x0606060606060606\r
853 MTRR: Fixed MSR 0x26f 0x0606060606060606\r
854 call enable_fixed_mtrr()\r
855 MTRR: 0 base 0x0000000000000000 mask 0x0000000f80000000 type 6\r
856 MTRR: 1 base 0x0000000080000000 mask 0x0000000fe0000000 type 6\r
857 MTRR: 2 base 0x00000000a0000000 mask 0x0000000ff0000000 type 6\r
858 MTRR: 3 base 0x00000000ad000000 mask 0x0000000fff000000 type 0\r
859 MTRR: 4 base 0x00000000ae000000 mask 0x0000000ffe000000 type 0\r
860 MTRR: 5 base 0x00000000d0000000 mask 0x0000000ff0000000 type 1\r
861 MTRR: 6 base 0x00000000ff800000 mask 0x0000000fff800000 type 0\r
862 MTRR: 7 base 0x0000000100000000 mask 0x0000000f00000000 type 6\r
863 \r
864 MTRR check\r
865 Fixed MTRRs   : Enabled\r
866 Variable MTRRs: Enabled\r
867 \r
868 POST: 0x93\r
869 Setting up local apic... apic_id: 0x02 done.\r
870 POST: 0x9b\r
871 Disabling VMX\r
872 model_x06ax: energy policy set to 6\r
873 model_x06ax: frequency set to 1100\r
874 CPU #1 initialized\r
875 All AP CPUs stopped (4273 loops)\r
876 CPU1: stack: 00165000 - 00166000, lowest used address 00165c5c, stack used: 932 bytes\r
877 POST: 0x75\r
878 POST: 0x75\r
879 POST: 0x75\r
880 POST: 0x75\r
881 POST: 0x75\r
882 PCI: 00:00.0 init\r
883 Set BIOS_RESET_CPL\r
884 CPU TDP: 17 Watts\r
885 POST: 0x75\r
886 POST: 0x75\r
887 PCI: 00:02.0 init\r
888 GT Power Management Init\r
889 SNB GT1 Power Meter Weights\r
890 GT Power Management Init (post VBIOS)\r
891 POST: 0x75\r
892 POST: 0x75\r
893 PCI: 00:16.0 init\r
894 ME: BIOS path: S3 Wake\r
895 PCI: 00:16.0: Disabling device\r
896 POST: 0x75\r
897 POST: 0x75\r
898 POST: 0x75\r
899 POST: 0x75\r
900 POST: 0x75\r
901 PCI: 00:1a.0 init\r
902 EHCI: Setting up controller.. done.\r
903 POST: 0x75\r
904 PCI: 00:1b.0 init\r
905 Azalia: base = e0700000\r
906 Azalia: codec_mask = 09\r
907 Azalia: Initializing codec #3\r
908 Azalia: codec viddid: 80862806\r
909 Azalia: verb_size: 16\r
910 Azalia: verb loaded.\r
911 Azalia: Initializing codec #0\r
912 Azalia: codec viddid: 111d76e5\r
913 Azalia: verb_size: 460\r
914 Azalia: verb loaded.\r
915 POST: 0x75\r
916 PCI: 00:1c.0 init\r
917 Initializing PCH PCIe bridge.\r
918 POST: 0x75\r
919 PCI: 00:1c.1 init\r
920 Initializing PCH PCIe bridge.\r
921 POST: 0x75\r
922 PCI: 00:1c.2 init\r
923 Initializing PCH PCIe bridge.\r
924 POST: 0x75\r
925 POST: 0x75\r
926 POST: 0x75\r
927 POST: 0x75\r
928 POST: 0x75\r
929 POST: 0x75\r
930 PCI: 00:1d.0 init\r
931 EHCI: Setting up controller.. done.\r
932 POST: 0x75\r
933 POST: 0x75\r
934 PCI: 00:1f.0 init\r
935 pch: lpc_init\r
936 IOAPIC: Initializing IOAPIC at 0xfec00000\r
937 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
938 IOAPIC: ID = 0x02\r
939 IOAPIC: Dumping registers\r
940   reg 0x0000: 0x02000000\r
941   reg 0x0001: 0x00170020\r
942   reg 0x0002: 0x00170020\r
943 Set power off after power failure.\r
944 NMI sources enabled.\r
945 PantherPoint PM init\r
946 rtc_failed = 0x0\r
947 i8259_configure_irq_trigger: current interrupts are 0x0\r
948 i8259_configure_irq_trigger: try to set interrupts 0x200\r
949 Enabling BIOS updates outside of SMM... Locking SMM.\r
950 POST: 0x75\r
951 PCI: 00:1f.2 init\r
952 SATA: Initializing...\r
953 SATA: Controller in AHCI mode.\r
954 ABAR: E0705000\r
955 POST: 0x75\r
956 PCI: 00:1f.3 init\r
957 POST: 0x75\r
958 POST: 0x75\r
959 PCI: 00:1f.6 init\r
960 POST: 0x75\r
961 PCI: 01:00.0 init\r
962 POST: 0x75\r
963 PCI: 02:00.0 init\r
964 POST: 0x75\r
965 PCI: 03:00.0 init\r
966 POST: 0x75\r
967 POST: 0x75\r
968 PNP: 00ff.0 init\r
969 Quanta EnE KB3940Q: Initializing keyboard.\r
970 Devices initialized\r
971 Show all devs...After init.\r
972 Root Device: enabled 1\r
973 CPU_CLUSTER: 0: enabled 1\r
974 APIC: 00: enabled 1\r
975 APIC: acac: enabled 0\r
976 DOMAIN: 0000: enabled 1\r
977 PCI: 00:00.0: enabled 1\r
978 PCI: 00:01.0: enabled 0\r
979 PCI: 00:02.0: enabled 1\r
980 PCI: 00:14.0: enabled 0\r
981 PCI: 00:16.0: enabled 0\r
982 PCI: 00:16.1: enabled 0\r
983 PCI: 00:16.2: enabled 0\r
984 PCI: 00:16.3: enabled 0\r
985 PCI: 00:19.0: enabled 0\r
986 PCI: 00:1a.0: enabled 1\r
987 PCI: 00:1b.0: enabled 1\r
988 PCI: 00:1c.0: enabled 1\r
989 PCI: 00:1c.1: enabled 1\r
990 PCI: 00:1c.2: enabled 1\r
991 PCI: 00:1c.3: enabled 0\r
992 PCI: 00:1c.4: enabled 0\r
993 PCI: 00:1c.5: enabled 0\r
994 PCI: 00:1c.6: enabled 0\r
995 PCI: 00:1c.7: enabled 0\r
996 PCI: 00:1d.0: enabled 1\r
997 PCI: 00:1e.0: enabled 0\r
998 PCI: 00:1f.0: enabled 1\r
999 PNP: 00ff.1: enabled 1\r
1000 PCI: 00:1f.2: enabled 1\r
1001 PCI: 00:1f.3: enabled 1\r
1002 PCI: 00:1f.5: enabled 0\r
1003 PCI: 00:1f.6: enabled 1\r
1004 PCI: 01:00.0: enabled 1\r
1005 PCI: 02:00.0: enabled 1\r
1006 PCI: 03:00.0: enabled 1\r
1007 PNP: 00ff.0: enabled 1\r
1008 APIC: 02: enabled 1\r
1009 BS: Exiting BS_DEV_INIT state.\r
1010 BS: Entering BS_POST_DEVICE state.\r
1011 CBMEM region acec0000-acffffff (cbmem_reinit)\r
1012 ok\r
1013 POST: 0x76\r
1014 Finalize devices...\r
1015 Devices finalized\r
1016 BS: Exiting BS_POST_DEVICE state.\r
1017 BS: Entering BS_OS_RESUME_CHECK state.\r
1018 POST: 0x77\r
1019 Trying to find the wakeup vector...\r
1020 Looking on 000fdbc0 for valid checksum\r
1021 Checksum 1 passed\r
1022 Checksum 2 passed all OK\r
1023 RSDP found at 000fdbc0\r
1024 RSDT found at aced1430 ends at aced1468\r
1025 FADT found at aced48a0\r
1026 FACS found at aced1610\r
1027 OS waking vector is 0009a1d0\r
1028 BS: Exiting BS_OS_RESUME_CHECK state.\r
1029 BS: Entering BS_OS_RESUME state.\r
1030 POST: 0x78\r
1031 Restore GNVS pointer to 0xaced4a80\r
1032 POST: 0xfd\r
1033