asrock/e350m1/4.0-7061-gc21e073/2014-10-18T08:35:38Z
[board-status.git] / gizmosphere / gizmo / 4.0-5190-g892d129 / 2014-01-03T17:46:37Z / coreboot_console.txt
1 coreboot-4.0-5190-g892d129 Wed May 28 14:36:36 EEST 2014 booting...\r
2 BS: BS_PRE_DEVICE times (us): entry 0 run 0 exit 1\r
3 BS: BS_DEV_INIT_CHIPS times (us): entry 0 run 4 exit 0\r
4 Enumerating buses...\r
5 Show all devs...Before device enumeration.\r
6 Root Device: enabled 1\r
7 CPU_CLUSTER: 0: enabled 1\r
8 APIC: 00: enabled 1\r
9 DOMAIN: 0000: enabled 1\r
10 PCI: 00:00.0: enabled 1\r
11 PCI: 00:01.0: enabled 1\r
12 PCI: 00:04.0: enabled 0\r
13 PCI: 00:05.0: enabled 1\r
14 PCI: 00:06.0: enabled 0\r
15 PCI: 00:07.0: enabled 0\r
16 PCI: 00:08.0: enabled 0\r
17 PCI: 00:11.0: enabled 1\r
18 PCI: 00:12.0: enabled 1\r
19 PCI: 00:12.1: enabled 1\r
20 PCI: 00:12.2: enabled 1\r
21 PCI: 00:13.0: enabled 1\r
22 PCI: 00:13.1: enabled 1\r
23 PCI: 00:13.2: enabled 1\r
24 PCI: 00:14.0: enabled 1\r
25 PCI: 00:14.1: enabled 1\r
26 PCI: 00:14.2: enabled 1\r
27 PCI: 00:14.3: enabled 1\r
28 PCI: 00:14.4: enabled 1\r
29 PCI: 00:14.5: enabled 0\r
30 PCI: 00:15.0: enabled 1\r
31 PCI: 00:16.0: enabled 0\r
32 PCI: 00:16.2: enabled 0\r
33 PCI: 00:18.0: enabled 1\r
34 PCI: 00:18.1: enabled 1\r
35 PCI: 00:18.2: enabled 1\r
36 PCI: 00:18.3: enabled 1\r
37 PCI: 00:18.4: enabled 1\r
38 PCI: 00:18.5: enabled 1\r
39 PCI: 00:18.6: enabled 1\r
40 PCI: 00:18.7: enabled 1\r
41 Compare with tree...\r
42 Root Device: enabled 1\r
43  CPU_CLUSTER: 0: enabled 1\r
44   APIC: 00: enabled 1\r
45  DOMAIN: 0000: enabled 1\r
46   PCI: 00:00.0: enabled 1\r
47   PCI: 00:01.0: enabled 1\r
48   PCI: 00:04.0: enabled 0\r
49   PCI: 00:05.0: enabled 1\r
50   PCI: 00:06.0: enabled 0\r
51   PCI: 00:07.0: enabled 0\r
52   PCI: 00:08.0: enabled 0\r
53   PCI: 00:11.0: enabled 1\r
54   PCI: 00:12.0: enabled 1\r
55   PCI: 00:12.1: enabled 1\r
56   PCI: 00:12.2: enabled 1\r
57   PCI: 00:13.0: enabled 1\r
58   PCI: 00:13.1: enabled 1\r
59   PCI: 00:13.2: enabled 1\r
60   PCI: 00:14.0: enabled 1\r
61   PCI: 00:14.1: enabled 1\r
62   PCI: 00:14.2: enabled 1\r
63   PCI: 00:14.3: enabled 1\r
64   PCI: 00:14.4: enabled 1\r
65   PCI: 00:14.5: enabled 0\r
66   PCI: 00:15.0: enabled 1\r
67   PCI: 00:16.0: enabled 0\r
68   PCI: 00:16.2: enabled 0\r
69   PCI: 00:18.0: enabled 1\r
70   PCI: 00:18.1: enabled 1\r
71   PCI: 00:18.2: enabled 1\r
72   PCI: 00:18.3: enabled 1\r
73   PCI: 00:18.4: enabled 1\r
74   PCI: 00:18.5: enabled 1\r
75   PCI: 00:18.6: enabled 1\r
76   PCI: 00:18.7: enabled 1\r
77 Mainboard Gizmo Enable.\r
78 SLP_TYP type was 5\r
79 scan_static_bus for Root Device\r
80 setup_bsp_ramtop, TOP MEM: msr.lo = 0x3f000000, msr.hi = 0x00000000\r
81 setup_bsp_ramtop, TOP MEM2: msr.lo = 0x00000000, msr.hi = 0x00000000\r
82 setup_uma_memory: uma size 0x10000000, memory start 0x2f000000\r
83 CPU_CLUSTER: 0 enabled\r
84 DOMAIN: 0000 enabled\r
85 CPU_CLUSTER: 0 scanning...\r
86   AP siblings=1\r
87 CPU: APIC: 00 enabled\r
88 CPU: APIC: 01 enabled\r
89 DOMAIN: 0000 scanning...\r
90 PCI: pci_scan_bus for bus 00\r
91 PCI: 00:00.0 [1022/1510] ops\r
92 PCI: 00:00.0 [1022/1510] enabled\r
93 PCI: 00:01.0 [1002/9804] enabled\r
94 Capability: type 0x01 @ 0x50\r
95 Capability: type 0x10 @ 0x58\r
96 Capability: type 0x05 @ 0xa0\r
97 Capability: type 0x0d @ 0xb0\r
98 Capability: type 0x08 @ 0xb8\r
99 Capability: type 0x01 @ 0x50\r
100 Capability: type 0x10 @ 0x58\r
101 PCI: 00:05.0 subordinate bus PCI Express\r
102 PCI: 00:05.0 [1022/1513] enabled\r
103 sb800_enable() SB800 - Smbus.c - alink_ab_indx - Start.\r
104 SB800 - Smbus.c - alink_ab_indx - End.\r
105 SLP_TYP type was 5\r
106 PCI: 00:11.0 [1002/4390] enabled\r
107 sb800_enable() PCI: 00:12.0 [1002/4397] ops\r
108 PCI: 00:12.0 [1002/4397] enabled\r
109 sb800_enable() PCI: Static device PCI: 00:12.1 not found, disabling it.\r
110 sb800_enable() PCI: 00:12.2 [1002/4396] ops\r
111 PCI: 00:12.2 [1002/4396] enabled\r
112 sb800_enable() PCI: 00:13.0 [1002/4397] ops\r
113 PCI: 00:13.0 [1002/4397] enabled\r
114 sb800_enable() PCI: Static device PCI: 00:13.1 not found, disabling it.\r
115 sb800_enable() PCI: 00:13.2 [1002/4396] ops\r
116 PCI: 00:13.2 [1002/4396] enabled\r
117 sb800_enable() sm_init().\r
118 IOAPIC: Clearing IOAPIC at 0xfec00000\r
119 IOAPIC: 24 interrupts\r
120 IOAPIC: reg 0x00000000 value 0x00000000 0x00010000\r
121 IOAPIC: reg 0x00000001 value 0x00000000 0x00010000\r
122 IOAPIC: reg 0x00000002 value 0x00000000 0x00010000\r
123 IOAPIC: reg 0x00000003 value 0x00000000 0x00010000\r
124 IOAPIC: reg 0x00000004 value 0x00000000 0x00010000\r
125 IOAPIC: reg 0x00000005 value 0x00000000 0x00010000\r
126 IOAPIC: reg 0x00000006 value 0x00000000 0x00010000\r
127 IOAPIC: reg 0x00000007 value 0x00000000 0x00010000\r
128 IOAPIC: reg 0x00000008 value 0x00000000 0x00010000\r
129 IOAPIC: reg 0x00000009 value 0x00000000 0x00010000\r
130 IOAPIC: reg 0x0000000a value 0x00000000 0x00010000\r
131 IOAPIC: reg 0x0000000b value 0x00000000 0x00010000\r
132 IOAPIC: reg 0x0000000c value 0x00000000 0x00010000\r
133 IOAPIC: reg 0x0000000d value 0x00000000 0x00010000\r
134 IOAPIC: reg 0x0000000e value 0x00000000 0x00010000\r
135 IOAPIC: reg 0x0000000f value 0x00000000 0x00010000\r
136 IOAPIC: reg 0x00000010 value 0x00000000 0x00010000\r
137 IOAPIC: reg 0x00000011 value 0x00000000 0x00010000\r
138 IOAPIC: reg 0x00000012 value 0x00000000 0x00010000\r
139 IOAPIC: reg 0x00000013 value 0x00000000 0x00010000\r
140 IOAPIC: reg 0x00000014 value 0x00000000 0x00010000\r
141 IOAPIC: reg 0x00000015 value 0x00000000 0x00010000\r
142 IOAPIC: reg 0x00000016 value 0x00000000 0x00010000\r
143 IOAPIC: reg 0x00000017 value 0x00000000 0x00010000\r
144 IOAPIC: Initializing IOAPIC at 0xfec00000\r
145 IOAPIC: Bootstrap Processor Local APIC = 0x00\r
146 IOAPIC: ID = 0x02\r
147 IOAPIC: Dumping registers\r
148   reg 0x0000: 0x02000000\r
149   reg 0x0001: 0x00178021\r
150   reg 0x0002: 0x02000000\r
151 IOAPIC: 24 interrupts\r
152 IOAPIC: Enabling interrupts on FSB\r
153 IOAPIC: reg 0x00000000 value 0x00000000 0x00000700\r
154 IOAPIC: reg 0x00000001 value 0x00000000 0x00010000\r
155 IOAPIC: reg 0x00000002 value 0x00000000 0x00010000\r
156 IOAPIC: reg 0x00000003 value 0x00000000 0x00010000\r
157 IOAPIC: reg 0x00000004 value 0x00000000 0x00010000\r
158 IOAPIC: reg 0x00000005 value 0x00000000 0x00010000\r
159 IOAPIC: reg 0x00000006 value 0x00000000 0x00010000\r
160 IOAPIC: reg 0x00000007 value 0x00000000 0x00010000\r
161 IOAPIC: reg 0x00000008 value 0x00000000 0x00010000\r
162 IOAPIC: reg 0x00000009 value 0x00000000 0x00010000\r
163 IOAPIC: reg 0x0000000a value 0x00000000 0x00010000\r
164 IOAPIC: reg 0x0000000b value 0x00000000 0x00010000\r
165 IOAPIC: reg 0x0000000c value 0x00000000 0x00010000\r
166 IOAPIC: reg 0x0000000d value 0x00000000 0x00010000\r
167 IOAPIC: reg 0x0000000e value 0x00000000 0x00010000\r
168 IOAPIC: reg 0x0000000f value 0x00000000 0x00010000\r
169 IOAPIC: reg 0x00000010 value 0x00000000 0x00010000\r
170 IOAPIC: reg 0x00000011 value 0x00000000 0x00010000\r
171 IOAPIC: reg 0x00000012 value 0x00000000 0x00010000\r
172 IOAPIC: reg 0x00000013 value 0x00000000 0x00010000\r
173 IOAPIC: reg 0x00000014 value 0x00000000 0x00010000\r
174 IOAPIC: reg 0x00000015 value 0x00000000 0x00010000\r
175 IOAPIC: reg 0x00000016 value 0x00000000 0x00010000\r
176 IOAPIC: reg 0x00000017 value 0x00000000 0x00010000\r
177 PCI: 00:14.0 [1002/4385] enabled\r
178 sb800_enable() PCI: Static device PCI: 00:14.1 not found, disabling it.\r
179 sb800_enable() hda enabled\r
180 PCI: 00:14.2 [1002/4383] ops\r
181 PCI: 00:14.2 [1002/4383] enabled\r
182 sb800_enable() PCI: 00:14.3 [1002/439d] bus ops\r
183 PCI: 00:14.3 [1002/439d] enabled\r
184 sb800_enable() PCI: 00:14.4 [1002/4384] bus ops\r
185 PCI: 00:14.4 [1002/4384] enabled\r
186 sb800_enable() sb800_enable() Capability: type 0x01 @ 0x50\r
187 Capability: type 0x10 @ 0x58\r
188 Capability: type 0x0d @ 0xb0\r
189 Capability: type 0x08 @ 0xb8\r
190 Capability: type 0x01 @ 0x50\r
191 Capability: type 0x10 @ 0x58\r
192 PCI: 00:15.0 subordinate bus PCI Express\r
193 PCI: 00:15.0 [1002/43a0] enabled\r
194 sb800_enable() sb800_enable() PCI: 00:18.0 [1022/1700] enabled\r
195 PCI: 00:18.1 [1022/1701] enabled\r
196 PCI: 00:18.2 [1022/1702] enabled\r
197 PCI: 00:18.3 [1022/1703] enabled\r
198 PCI: 00:18.4 [1022/1704] enabled\r
199 PCI: 00:18.5 [1022/1718] enabled\r
200 PCI: 00:18.6 [1022/1716] enabled\r
201 PCI: 00:18.7 [1022/1719] enabled\r
202 do_pci_scan_bridge for PCI: 00:05.0\r
203 PCI: pci_scan_bus for bus 01\r
204 PCI: 01:00.0 [10ec/8168] enabled\r
205 PCI: pci_scan_bus returning with max=001\r
206 Capability: type 0x01 @ 0x40\r
207 Capability: type 0x05 @ 0x50\r
208 Capability: type 0x10 @ 0x70\r
209 Capability: type 0x01 @ 0x50\r
210 Capability: type 0x10 @ 0x58\r
211 do_pci_scan_bridge returns max 1\r
212 scan_static_bus for PCI: 00:14.3\r
213 scan_static_bus for PCI: 00:14.3 done\r
214 do_pci_scan_bridge for PCI: 00:14.4\r
215 PCI: pci_scan_bus for bus 02\r
216 PCI: pci_scan_bus returning with max=002\r
217 do_pci_scan_bridge returns max 2\r
218 do_pci_scan_bridge for PCI: 00:15.0\r
219 PCI: pci_scan_bus for bus 03\r
220 PCI: pci_scan_bus returning with max=003\r
221 do_pci_scan_bridge returns max 3\r
222 PCI: pci_scan_bus returning with max=003\r
223 scan_static_bus for Root Device done\r
224 done\r
225 BS: BS_DEV_ENUMERATE times (us): entry 0 run 75956 exit 0\r
226 found VGA at PCI: 00:01.0\r
227 Setting up VGA for PCI: 00:01.0\r
228 Setting PCI_BRIDGE_CTL_VGA for bridge DOMAIN: 0000\r
229 Setting PCI_BRIDGE_CTL_VGA for bridge Root Device\r
230 Allocating resources...\r
231 Reading resources...\r
232 Root Device read_resources bus 0 link: 0\r
233 CPU_CLUSTER: 0 read_resources bus 0 link: 0\r
234 APIC: 00 missing read_resources\r
235 APIC: 01 missing read_resources\r
236 CPU_CLUSTER: 0 read_resources bus 0 link: 0 done\r
237 \r
238 Fam14h - domain_read_resources\r
239 DOMAIN: 0000 read_resources bus 0 link: 0\r
240 \r
241 Fam14h - nb_read_resources\r
242 PCI: 00:05.0 read_resources bus 1 link: 0\r
243 PCI: 00:05.0 read_resources bus 1 link: 0 done\r
244 SB800 - Lpc.c - lpc_read_resources - Start.\r
245 SB800 - Lpc.c - lpc_read_resources - End.\r
246 PCI: 00:14.4 read_resources bus 2 link: 0\r
247 PCI: 00:14.4 read_resources bus 2 link: 0 done\r
248 PCI: 00:15.0 read_resources bus 3 link: 0\r
249 PCI: 00:15.0 read_resources bus 3 link: 0 done\r
250 DOMAIN: 0000 read_resources bus 0 link: 0 done\r
251 Root Device read_resources bus 0 link: 0 done\r
252 Done reading resources.\r
253 Show resources in subtree (Root Device)...After reading.\r
254  Root Device child on link 0 CPU_CLUSTER: 0\r
255   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
256    APIC: 00\r
257    APIC: 01\r
258   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
259   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffff flags 40040100 index 10000000\r
260   DOMAIN: 0000 resource base 0 size 0 align 0 gran 0 limit ffffffff flags 40040200 index 10000100\r
261    PCI: 00:00.0\r
262    PCI: 00:00.0 resource base f8000000 size 1000000 align 0 gran 0 limit 0 flags f0000200 index c0010058\r
263    PCI: 00:01.0\r
264    PCI: 00:01.0 resource base 0 size 10000000 align 28 gran 28 limit ffffffff flags 1200 index 10\r
265    PCI: 00:01.0 resource base 0 size 100 align 8 gran 8 limit ffff flags 100 index 14\r
266    PCI: 00:01.0 resource base 0 size 40000 align 18 gran 18 limit ffffffff flags 200 index 18\r
267    PCI: 00:04.0\r
268    PCI: 00:05.0 child on link 0 PCI: 01:00.0\r
269    PCI: 00:05.0 resource base 0 size 0 align 12 gran 12 limit ffffffff flags 80102 index 1c\r
270    PCI: 00:05.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
271    PCI: 00:05.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
272     PCI: 01:00.0\r
273     PCI: 01:00.0 resource base 0 size 100 align 8 gran 8 limit ffff flags 100 index 10\r
274     PCI: 01:00.0 resource base 0 size 1000 align 12 gran 12 limit ffffffffffffffff flags 1201 index 18\r
275     PCI: 01:00.0 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 1201 index 20\r
276     PCI: 01:00.0 resource base 0 size 10000 align 16 gran 16 limit ffffffff flags 2200 index 30\r
277    PCI: 00:06.0\r
278    PCI: 00:07.0\r
279    PCI: 00:08.0\r
280    PCI: 00:11.0\r
281    PCI: 00:11.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 10\r
282    PCI: 00:11.0 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 14\r
283    PCI: 00:11.0 resource base 0 size 8 align 3 gran 3 limit ffff flags 100 index 18\r
284    PCI: 00:11.0 resource base 0 size 4 align 2 gran 2 limit ffff flags 100 index 1c\r
285    PCI: 00:11.0 resource base 0 size 10 align 4 gran 4 limit ffff flags 100 index 20\r
286    PCI: 00:11.0 resource base 0 size 400 align 10 gran 10 limit ffffffff flags 200 index 24\r
287    PCI: 00:12.0\r
288    PCI: 00:12.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
289    PCI: 00:12.1\r
290    PCI: 00:12.2\r
291    PCI: 00:12.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
292    PCI: 00:13.0\r
293    PCI: 00:13.0 resource base 0 size 1000 align 12 gran 12 limit ffffffff flags 200 index 10\r
294    PCI: 00:13.1\r
295    PCI: 00:13.2\r
296    PCI: 00:13.2 resource base 0 size 100 align 8 gran 8 limit ffffffff flags 200 index 10\r
297    PCI: 00:14.0\r
298    PCI: 00:14.1\r
299    PCI: 00:14.2\r
300    PCI: 00:14.2 resource base 0 size 4000 align 14 gran 14 limit ffffffffffffffff flags 201 index 10\r
301    PCI: 00:14.3\r
302    PCI: 00:14.3 resource base 0 size 1 align 0 gran 0 limit ffffffff flags 200 index a0\r
303    PCI: 00:14.3 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
304    PCI: 00:14.3 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
305    PCI: 00:14.3 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
306    PCI: 00:14.4\r
307    PCI: 00:14.4 resource base 0 size 0 align 12 gran 12 limit ffff flags 80102 index 1c\r
308    PCI: 00:14.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 81202 index 24\r
309    PCI: 00:14.4 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
310    PCI: 00:14.5\r
311    PCI: 00:15.0\r
312    PCI: 00:15.0 resource base 0 size 0 align 12 gran 12 limit ffffffff flags 80102 index 1c\r
313    PCI: 00:15.0 resource base 0 size 0 align 20 gran 20 limit ffffffffffffffff flags 81202 index 24\r
314    PCI: 00:15.0 resource base 0 size 0 align 20 gran 20 limit ffffffff flags 80202 index 20\r
315    PCI: 00:16.0\r
316    PCI: 00:16.2\r
317    PCI: 00:18.0\r
318    PCI: 00:18.1\r
319    PCI: 00:18.2\r
320    PCI: 00:18.3\r
321    PCI: 00:18.4\r
322    PCI: 00:18.5\r
323    PCI: 00:18.6\r
324    PCI: 00:18.7\r
325 DOMAIN: 0000 compute_resources_io: base: 0 size: 0 align: 0 gran: 0 limit: ffff\r
326 PCI: 00:05.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffffffff\r
327 PCI: 01:00.0 10 *  [0x0 - 0xff] io\r
328 PCI: 00:05.0 compute_resources_io: base: 100 size: 1000 align: 12 gran: 12 limit: ffff done\r
329 PCI: 00:14.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff\r
330 PCI: 00:14.4 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffff done\r
331 PCI: 00:15.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffffffff\r
332 PCI: 00:15.0 compute_resources_io: base: 0 size: 0 align: 12 gran: 12 limit: ffffffff done\r
333 PCI: 00:05.0 1c *  [0x0 - 0xfff] io\r
334 PCI: 00:01.0 14 *  [0x1000 - 0x10ff] io\r
335 PCI: 00:11.0 20 *  [0x1400 - 0x140f] io\r
336 PCI: 00:11.0 10 *  [0x1410 - 0x1417] io\r
337 PCI: 00:11.0 18 *  [0x1418 - 0x141f] io\r
338 PCI: 00:11.0 14 *  [0x1420 - 0x1423] io\r
339 PCI: 00:11.0 1c *  [0x1424 - 0x1427] io\r
340 DOMAIN: 0000 compute_resources_io: base: 1428 size: 1428 align: 12 gran: 0 limit: ffff done\r
341 DOMAIN: 0000 compute_resources_mem: base: 0 size: 0 align: 0 gran: 0 limit: ffffffff\r
342 PCI: 00:05.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
343 PCI: 01:00.0 20 *  [0x0 - 0x3fff] prefmem\r
344 PCI: 01:00.0 18 *  [0x4000 - 0x4fff] prefmem\r
345 PCI: 00:05.0 compute_resources_prefmem: base: 5000 size: 100000 align: 20 gran: 20 limit: ffffffffffffffff done\r
346 PCI: 00:05.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
347 PCI: 01:00.0 30 *  [0x0 - 0xffff] mem\r
348 PCI: 00:05.0 compute_resources_mem: base: 10000 size: 100000 align: 20 gran: 20 limit: ffffffff done\r
349 PCI: 00:14.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
350 PCI: 00:14.4 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
351 PCI: 00:14.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
352 PCI: 00:14.4 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
353 PCI: 00:15.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff\r
354 PCI: 00:15.0 compute_resources_prefmem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffffffffffff done\r
355 PCI: 00:15.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff\r
356 PCI: 00:15.0 compute_resources_mem: base: 0 size: 0 align: 20 gran: 20 limit: ffffffff done\r
357 PCI: 00:01.0 10 *  [0x0 - 0xfffffff] prefmem\r
358 PCI: 00:05.0 24 *  [0x10000000 - 0x100fffff] prefmem\r
359 PCI: 00:05.0 20 *  [0x10100000 - 0x101fffff] mem\r
360 PCI: 00:01.0 18 *  [0x10200000 - 0x1023ffff] mem\r
361 PCI: 00:14.2 10 *  [0x10240000 - 0x10243fff] mem\r
362 PCI: 00:12.0 10 *  [0x10244000 - 0x10244fff] mem\r
363 PCI: 00:13.0 10 *  [0x10245000 - 0x10245fff] mem\r
364 PCI: 00:11.0 24 *  [0x10246000 - 0x102463ff] mem\r
365 PCI: 00:12.2 10 *  [0x10246400 - 0x102464ff] mem\r
366 PCI: 00:13.2 10 *  [0x10246500 - 0x102465ff] mem\r
367 PCI: 00:14.3 a0 *  [0x10246600 - 0x10246600] mem\r
368 DOMAIN: 0000 compute_resources_mem: base: 10246601 size: 10246601 align: 28 gran: 0 limit: ffffffff done\r
369 avoid_fixed_resources: DOMAIN: 0000\r
370 avoid_fixed_resources:@DOMAIN: 0000 10000000 limit 0000ffff\r
371 avoid_fixed_resources:@DOMAIN: 0000 10000100 limit ffffffff\r
372 constrain_resources: DOMAIN: 0000\r
373 constrain_resources: PCI: 00:00.0\r
374 constrain_resources: PCI: 00:01.0\r
375 constrain_resources: PCI: 00:05.0\r
376 constrain_resources: PCI: 01:00.0\r
377 constrain_resources: PCI: 00:11.0\r
378 constrain_resources: PCI: 00:12.0\r
379 constrain_resources: PCI: 00:12.2\r
380 constrain_resources: PCI: 00:13.0\r
381 constrain_resources: PCI: 00:13.2\r
382 constrain_resources: PCI: 00:14.0\r
383 constrain_resources: PCI: 00:14.2\r
384 constrain_resources: PCI: 00:14.3\r
385 constrain_resources: PCI: 00:14.4\r
386 constrain_resources: PCI: 00:15.0\r
387 constrain_resources: PCI: 00:18.0\r
388 constrain_resources: PCI: 00:18.1\r
389 constrain_resources: PCI: 00:18.2\r
390 constrain_resources: PCI: 00:18.3\r
391 constrain_resources: PCI: 00:18.4\r
392 constrain_resources: PCI: 00:18.5\r
393 constrain_resources: PCI: 00:18.6\r
394 constrain_resources: PCI: 00:18.7\r
395 avoid_fixed_resources2: DOMAIN: 0000@10000000 limit 0000ffff\r
396         lim->base 00001000 lim->limit 0000ffff\r
397 avoid_fixed_resources2: DOMAIN: 0000@10000100 limit ffffffff\r
398         lim->base 00000000 lim->limit f7ffffff\r
399 Setting resources...\r
400 DOMAIN: 0000 allocate_resources_io: base:1000 size:1428 align:12 gran:0 limit:ffff\r
401 Assigned: PCI: 00:05.0 1c *  [0x1000 - 0x1fff] io\r
402 Assigned: PCI: 00:01.0 14 *  [0x2000 - 0x20ff] io\r
403 Assigned: PCI: 00:11.0 20 *  [0x2400 - 0x240f] io\r
404 Assigned: PCI: 00:11.0 10 *  [0x2410 - 0x2417] io\r
405 Assigned: PCI: 00:11.0 18 *  [0x2418 - 0x241f] io\r
406 Assigned: PCI: 00:11.0 14 *  [0x2420 - 0x2423] io\r
407 Assigned: PCI: 00:11.0 1c *  [0x2424 - 0x2427] io\r
408 DOMAIN: 0000 allocate_resources_io: next_base: 2428 size: 1428 align: 12 gran: 0 done\r
409 PCI: 00:05.0 allocate_resources_io: base:1000 size:1000 align:12 gran:12 limit:ffff\r
410 Assigned: PCI: 01:00.0 10 *  [0x1000 - 0x10ff] io\r
411 PCI: 00:05.0 allocate_resources_io: next_base: 1100 size: 1000 align: 12 gran: 12 done\r
412 PCI: 00:14.4 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
413 PCI: 00:14.4 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
414 PCI: 00:15.0 allocate_resources_io: base:ffff size:0 align:12 gran:12 limit:ffff\r
415 PCI: 00:15.0 allocate_resources_io: next_base: ffff size: 0 align: 12 gran: 12 done\r
416 DOMAIN: 0000 allocate_resources_mem: base:e0000000 size:10246601 align:28 gran:0 limit:f7ffffff\r
417 Assigned: PCI: 00:01.0 10 *  [0xe0000000 - 0xefffffff] prefmem\r
418 Assigned: PCI: 00:05.0 24 *  [0xf0000000 - 0xf00fffff] prefmem\r
419 Assigned: PCI: 00:05.0 20 *  [0xf0100000 - 0xf01fffff] mem\r
420 Assigned: PCI: 00:01.0 18 *  [0xf0200000 - 0xf023ffff] mem\r
421 Assigned: PCI: 00:14.2 10 *  [0xf0240000 - 0xf0243fff] mem\r
422 Assigned: PCI: 00:12.0 10 *  [0xf0244000 - 0xf0244fff] mem\r
423 Assigned: PCI: 00:13.0 10 *  [0xf0245000 - 0xf0245fff] mem\r
424 Assigned: PCI: 00:11.0 24 *  [0xf0246000 - 0xf02463ff] mem\r
425 Assigned: PCI: 00:12.2 10 *  [0xf0246400 - 0xf02464ff] mem\r
426 Assigned: PCI: 00:13.2 10 *  [0xf0246500 - 0xf02465ff] mem\r
427 Assigned: PCI: 00:14.3 a0 *  [0xf0246600 - 0xf0246600] mem\r
428 DOMAIN: 0000 allocate_resources_mem: next_base: f0246601 size: 10246601 align: 28 gran: 0 done\r
429 PCI: 00:05.0 allocate_resources_prefmem: base:f0000000 size:100000 align:20 gran:20 limit:f7ffffff\r
430 Assigned: PCI: 01:00.0 20 *  [0xf0000000 - 0xf0003fff] prefmem\r
431 Assigned: PCI: 01:00.0 18 *  [0xf0004000 - 0xf0004fff] prefmem\r
432 PCI: 00:05.0 allocate_resources_prefmem: next_base: f0005000 size: 100000 align: 20 gran: 20 done\r
433 PCI: 00:05.0 allocate_resources_mem: base:f0100000 size:100000 align:20 gran:20 limit:f7ffffff\r
434 Assigned: PCI: 01:00.0 30 *  [0xf0100000 - 0xf010ffff] mem\r
435 PCI: 00:05.0 allocate_resources_mem: next_base: f0110000 size: 100000 align: 20 gran: 20 done\r
436 PCI: 00:14.4 allocate_resources_prefmem: base:f7ffffff size:0 align:20 gran:20 limit:f7ffffff\r
437 PCI: 00:14.4 allocate_resources_prefmem: next_base: f7ffffff size: 0 align: 20 gran: 20 done\r
438 PCI: 00:14.4 allocate_resources_mem: base:f7ffffff size:0 align:20 gran:20 limit:f7ffffff\r
439 PCI: 00:14.4 allocate_resources_mem: next_base: f7ffffff size: 0 align: 20 gran: 20 done\r
440 PCI: 00:15.0 allocate_resources_prefmem: base:f7ffffff size:0 align:20 gran:20 limit:f7ffffff\r
441 PCI: 00:15.0 allocate_resources_prefmem: next_base: f7ffffff size: 0 align: 20 gran: 20 done\r
442 PCI: 00:15.0 allocate_resources_mem: base:f7ffffff size:0 align:20 gran:20 limit:f7ffffff\r
443 PCI: 00:15.0 allocate_resources_mem: next_base: f7ffffff size: 0 align: 20 gran: 20 done\r
444 Root Device assign_resources, bus 0 link: 0\r
445 \r
446 Fam14h - domain_set_resources\r
447   amsr - incoming dev = 0027d9ac\r
448 adsr: (before) basek = 0, limitk = 3effffff.\r
449 adsr: (after) basek = 0, limitk = fbfff, sizek = fc000.\r
450 adsr - 0xa0000 to 0xbffff resource.\r
451 adsr: mmio_basek=00380000, basek=00000300, limitk=000fbfff\r
452 0: mmio_basek=00380000, basek=00000300, limitk=000fbfff\r
453   adsr - mmio_basek = 380000.\r
454 dword=2f000000\r
455 nvram_pos=f8, dword>>(8*i)=0\r
456 nvram_pos=f9, dword>>(8*i)=0\r
457 nvram_pos=fa, dword>>(8*i)=0\r
458 nvram_pos=fb, dword>>(8*i)=2f\r
459 CBMEM region 2e14f000-2effffff (cbmem_late_set_table)\r
460 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
461 \r
462 Fam14h - nb_set_resources\r
463 \r
464 Fam14h - create_vga_resource\r
465 \r
466 Fam14h - set_resource\r
467 PCI: 00:00.0 c0010058 <- [0x00f8000000 - 0x00f8ffffff] size 0x01000000 gran 0x00 mem <mmconfig>\r
468 PCI: 00:01.0 10 <- [0x00e0000000 - 0x00efffffff] size 0x10000000 gran 0x1c prefmem\r
469 PCI: 00:01.0 14 <- [0x0000002000 - 0x00000020ff] size 0x00000100 gran 0x08 io\r
470 PCI: 00:01.0 18 <- [0x00f0200000 - 0x00f023ffff] size 0x00040000 gran 0x12 mem\r
471 PCI: 00:05.0 1c <- [0x0000001000 - 0x0000001fff] size 0x00001000 gran 0x0c bus 01 io\r
472 PCI: 00:05.0 24 <- [0x00f0000000 - 0x00f00fffff] size 0x00100000 gran 0x14 bus 01 prefmem\r
473 PCI: 00:05.0 20 <- [0x00f0100000 - 0x00f01fffff] size 0x00100000 gran 0x14 bus 01 mem\r
474 PCI: 00:05.0 assign_resources, bus 1 link: 0\r
475 PCI: 01:00.0 10 <- [0x0000001000 - 0x00000010ff] size 0x00000100 gran 0x08 io\r
476 PCI: 01:00.0 18 <- [0x00f0004000 - 0x00f0004fff] size 0x00001000 gran 0x0c prefmem64\r
477 PCI: 01:00.0 20 <- [0x00f0000000 - 0x00f0003fff] size 0x00004000 gran 0x0e prefmem64\r
478 PCI: 01:00.0 30 <- [0x00f0100000 - 0x00f010ffff] size 0x00010000 gran 0x10 romem\r
479 PCI: 00:05.0 assign_resources, bus 1 link: 0\r
480 PCI: 00:11.0 10 <- [0x0000002410 - 0x0000002417] size 0x00000008 gran 0x03 io\r
481 PCI: 00:11.0 14 <- [0x0000002420 - 0x0000002423] size 0x00000004 gran 0x02 io\r
482 PCI: 00:11.0 18 <- [0x0000002418 - 0x000000241f] size 0x00000008 gran 0x03 io\r
483 PCI: 00:11.0 1c <- [0x0000002424 - 0x0000002427] size 0x00000004 gran 0x02 io\r
484 PCI: 00:11.0 20 <- [0x0000002400 - 0x000000240f] size 0x00000010 gran 0x04 io\r
485 PCI: 00:11.0 24 <- [0x00f0246000 - 0x00f02463ff] size 0x00000400 gran 0x0a mem\r
486 PCI: 00:12.0 10 <- [0x00f0244000 - 0x00f0244fff] size 0x00001000 gran 0x0c mem\r
487 PCI: 00:12.2 10 <- [0x00f0246400 - 0x00f02464ff] size 0x00000100 gran 0x08 mem\r
488 PCI: 00:13.0 10 <- [0x00f0245000 - 0x00f0245fff] size 0x00001000 gran 0x0c mem\r
489 PCI: 00:13.2 10 <- [0x00f0246500 - 0x00f02465ff] size 0x00000100 gran 0x08 mem\r
490 PCI: 00:14.2 10 <- [0x00f0240000 - 0x00f0243fff] size 0x00004000 gran 0x0e mem64\r
491 SB800 - Lpc.c - lpc_set_resources - Start.\r
492 PCI: 00:14.3 a0 <- [0x00f0246602 - 0x00f0246602] size 0x00000001 gran 0x00 mem\r
493 SB800 - Lpc.c - lpc_set_resources - End.\r
494 PCI: 00:14.4 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 02 io\r
495 PCI: 00:14.4 24 <- [0x00f7ffffff - 0x00f7fffffe] size 0x00000000 gran 0x14 bus 02 prefmem\r
496 PCI: 00:14.4 20 <- [0x00f7ffffff - 0x00f7fffffe] size 0x00000000 gran 0x14 bus 02 mem\r
497 PCI: 00:15.0 1c <- [0x000000ffff - 0x000000fffe] size 0x00000000 gran 0x0c bus 03 io\r
498 PCI: 00:15.0 24 <- [0x00f7ffffff - 0x00f7fffffe] size 0x00000000 gran 0x14 bus 03 prefmem\r
499 PCI: 00:15.0 20 <- [0x00f7ffffff - 0x00f7fffffe] size 0x00000000 gran 0x14 bus 03 mem\r
500 DOMAIN: 0000 assign_resources, bus 0 link: 0\r
501   adsr - leaving this lovely routine.\r
502 Root Device assign_resources, bus 0 link: 0\r
503 Done setting resources.\r
504 Show resources in subtree (Root Device)...After assigning values.\r
505  Root Device child on link 0 CPU_CLUSTER: 0\r
506   CPU_CLUSTER: 0 child on link 0 APIC: 00\r
507    APIC: 00\r
508    APIC: 01\r
509   DOMAIN: 0000 child on link 0 PCI: 00:00.0\r
510   DOMAIN: 0000 resource base 1000 size 1428 align 12 gran 0 limit ffff flags 40040100 index 10000000\r
511   DOMAIN: 0000 resource base e0000000 size 10246601 align 28 gran 0 limit f7ffffff flags 40040200 index 10000100\r
512   DOMAIN: 0000 resource base 0 size a0000 align 0 gran 0 limit 0 flags e0004200 index 10\r
513   DOMAIN: 0000 resource base c0000 size 3ef3fc00 align 0 gran 0 limit 0 flags e0004200 index 20\r
514   DOMAIN: 0000 resource base 2f000000 size 10000000 align 0 gran 0 limit 0 flags f0000200 index 7\r
515    PCI: 00:00.0\r
516    PCI: 00:00.0 resource base f8000000 size 1000000 align 0 gran 0 limit 0 flags f0000200 index c0010058\r
517    PCI: 00:01.0\r
518    PCI: 00:01.0 resource base e0000000 size 10000000 align 28 gran 28 limit f7ffffff flags 60001200 index 10\r
519    PCI: 00:01.0 resource base 2000 size 100 align 8 gran 8 limit ffff flags 60000100 index 14\r
520    PCI: 00:01.0 resource base f0200000 size 40000 align 18 gran 18 limit f7ffffff flags 60000200 index 18\r
521    PCI: 00:04.0\r
522    PCI: 00:05.0 child on link 0 PCI: 01:00.0\r
523    PCI: 00:05.0 resource base 1000 size 1000 align 12 gran 12 limit ffff flags 60080102 index 1c\r
524    PCI: 00:05.0 resource base f0000000 size 100000 align 20 gran 20 limit f7ffffff flags 60081202 index 24\r
525    PCI: 00:05.0 resource base f0100000 size 100000 align 20 gran 20 limit f7ffffff flags 60080202 index 20\r
526     PCI: 01:00.0\r
527     PCI: 01:00.0 resource base 1000 size 100 align 8 gran 8 limit ffff flags 60000100 index 10\r
528     PCI: 01:00.0 resource base f0004000 size 1000 align 12 gran 12 limit f7ffffff flags 60001201 index 18\r
529     PCI: 01:00.0 resource base f0000000 size 4000 align 14 gran 14 limit f7ffffff flags 60001201 index 20\r
530     PCI: 01:00.0 resource base f0100000 size 10000 align 16 gran 16 limit f7ffffff flags 60002200 index 30\r
531    PCI: 00:06.0\r
532    PCI: 00:07.0\r
533    PCI: 00:08.0\r
534    PCI: 00:11.0\r
535    PCI: 00:11.0 resource base 2410 size 8 align 3 gran 3 limit ffff flags 60000100 index 10\r
536    PCI: 00:11.0 resource base 2420 size 4 align 2 gran 2 limit ffff flags 60000100 index 14\r
537    PCI: 00:11.0 resource base 2418 size 8 align 3 gran 3 limit ffff flags 60000100 index 18\r
538    PCI: 00:11.0 resource base 2424 size 4 align 2 gran 2 limit ffff flags 60000100 index 1c\r
539    PCI: 00:11.0 resource base 2400 size 10 align 4 gran 4 limit ffff flags 60000100 index 20\r
540    PCI: 00:11.0 resource base f0246000 size 400 align 10 gran 10 limit f7ffffff flags 60000200 index 24\r
541    PCI: 00:12.0\r
542    PCI: 00:12.0 resource base f0244000 size 1000 align 12 gran 12 limit f7ffffff flags 60000200 index 10\r
543    PCI: 00:12.1\r
544    PCI: 00:12.2\r
545    PCI: 00:12.2 resource base f0246400 size 100 align 8 gran 8 limit f7ffffff flags 60000200 index 10\r
546    PCI: 00:13.0\r
547    PCI: 00:13.0 resource base f0245000 size 1000 align 12 gran 12 limit f7ffffff flags 60000200 index 10\r
548    PCI: 00:13.1\r
549    PCI: 00:13.2\r
550    PCI: 00:13.2 resource base f0246500 size 100 align 8 gran 8 limit f7ffffff flags 60000200 index 10\r
551    PCI: 00:14.0\r
552    PCI: 00:14.1\r
553    PCI: 00:14.2\r
554    PCI: 00:14.2 resource base f0240000 size 4000 align 14 gran 14 limit f7ffffff flags 60000201 index 10\r
555    PCI: 00:14.3\r
556    PCI: 00:14.3 resource base f0246602 size 1 align 0 gran 0 limit f7ffffff flags 60000200 index a0\r
557    PCI: 00:14.3 resource base 0 size 1000 align 0 gran 0 limit 0 flags c0040100 index 10000000\r
558    PCI: 00:14.3 resource base ff800000 size 800000 align 0 gran 0 limit 0 flags c0040200 index 10000100\r
559    PCI: 00:14.3 resource base fec00000 size 1000 align 0 gran 0 limit 0 flags c0000200 index 3\r
560    PCI: 00:14.4\r
561    PCI: 00:14.4 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
562    PCI: 00:14.4 resource base f7ffffff size 0 align 20 gran 20 limit f7ffffff flags 60081202 index 24\r
563    PCI: 00:14.4 resource base f7ffffff size 0 align 20 gran 20 limit f7ffffff flags 60080202 index 20\r
564    PCI: 00:14.5\r
565    PCI: 00:15.0\r
566    PCI: 00:15.0 resource base ffff size 0 align 12 gran 12 limit ffff flags 60080102 index 1c\r
567    PCI: 00:15.0 resource base f7ffffff size 0 align 20 gran 20 limit f7ffffff flags 60081202 index 24\r
568    PCI: 00:15.0 resource base f7ffffff size 0 align 20 gran 20 limit f7ffffff flags 60080202 index 20\r
569    PCI: 00:16.0\r
570    PCI: 00:16.2\r
571    PCI: 00:18.0\r
572    PCI: 00:18.1\r
573    PCI: 00:18.2\r
574    PCI: 00:18.3\r
575    PCI: 00:18.4\r
576    PCI: 00:18.5\r
577    PCI: 00:18.6\r
578    PCI: 00:18.7\r
579 Done allocating resources.\r
580 BS: BS_DEV_RESOURCES times (us): entry 0 run 80124 exit 0\r
581 Enabling resources...\r
582 \r
583 Fam14h - domain_enable_resources\r
584 agesawrapper_amdinitmid SLP_TYP type was 5\r
585 SLP_TYP type was 5\r
586 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
587 SLP_TYP type was 5\r
588 SLP_TYP type was 5\r
589 SLP_TYP type was 5\r
590 SLP_TYP type was 5\r
591 SLP_TYP type was 5\r
592 SLP_TYP type was 5\r
593 SLP_TYP type was 5\r
594 SLP_TYP type was 5\r
595 SLP_TYP type was 5\r
596 SLP_TYP type was 5\r
597 SLP_TYP type was 5\r
598 SLP_TYP type was 5\r
599 SLP_TYP type was 5\r
600 SLP_TYP type was 5\r
601 SLP_TYP type was 5\r
602 SLP_TYP type was 5\r
603 SLP_TYP type was 5\r
604 SLP_TYP type was 5\r
605 SLP_TYP type was 5\r
606 SLP_TYP type was 5\r
607 SLP_TYP type was 5\r
608 SLP_TYP type was 5\r
609 SLP_TYP type was 5\r
610 SLP_TYP type was 5\r
611 SLP_TYP type was 5\r
612 SLP_TYP type was 5\r
613 SLP_TYP type was 5\r
614 SLP_TYP type was 5\r
615 SLP_TYP type was 5\r
616 SLP_TYP type was 5\r
617 SLP_TYP type was 5\r
618 SLP_TYP type was 5\r
619 SLP_TYP type was 5\r
620 SLP_TYP type was 5\r
621 SLP_TYP type was 5\r
622 SLP_TYP type was 5\r
623 SLP_TYP type was 5\r
624 SLP_TYP type was 5\r
625 SLP_TYP type was 5\r
626 SLP_TYP type was 5\r
627 SLP_TYP type was 5\r
628 SLP_TYP type was 5\r
629 SLP_TYP type was 5\r
630 SLP_TYP type was 5\r
631 SLP_TYP type was 5\r
632 SLP_TYP type was 5\r
633 SLP_TYP type was 5\r
634 SLP_TYP type was 5\r
635 SLP_TYP type was 5\r
636 SLP_TYP type was 5\r
637 SLP_TYP type was 5\r
638 SLP_TYP type was 5\r
639 SLP_TYP type was 5\r
640 SLP_TYP type was 5\r
641 SLP_TYP type was 5\r
642 SLP_TYP type was 5\r
643 SLP_TYP type was 5\r
644 SLP_TYP type was 5\r
645 SLP_TYP type was 5\r
646 SLP_TYP type was 5\r
647 SLP_TYP type was 5\r
648 SLP_TYP type was 5\r
649 SLP_TYP type was 5\r
650 SLP_TYP type was 5\r
651 SLP_TYP type was 5\r
652 SLP_TYP type was 5\r
653 SLP_TYP type was 5\r
654 SLP_TYP type was 5\r
655 SLP_TYP type was 5\r
656 SLP_TYP type was 5\r
657 SLP_TYP type was 5\r
658 SLP_TYP type was 5\r
659 SLP_TYP type was 5\r
660 SLP_TYP type was 5\r
661 SLP_TYP type was 5\r
662 SLP_TYP type was 5\r
663 SLP_TYP type was 5\r
664 SLP_TYP type was 5\r
665 SLP_TYP type was 5\r
666 SLP_TYP type was 5\r
667 SLP_TYP type was 5\r
668 SLP_TYP type was 5\r
669 SLP_TYP type was 5\r
670 SLP_TYP type was 5\r
671 SLP_TYP type was 5\r
672 SLP_TYP type was 5\r
673 SLP_TYP type was 5\r
674 SLP_TYP type was 5\r
675 SLP_TYP type was 5\r
676 SLP_TYP type was 5\r
677 SLP_TYP type was 5\r
678 SLP_TYP type was 5\r
679 SLP_TYP type was 5\r
680 SLP_TYP type was 5\r
681 SLP_TYP type was 5\r
682 SLP_TYP type was 5\r
683 SLP_TYP type was 5\r
684 SLP_TYP type was 5\r
685 SLP_TYP type was 5\r
686 SLP_TYP type was 5\r
687 SLP_TYP type was 5\r
688 SLP_TYP type was 5\r
689 SLP_TYP type was 5\r
690 SLP_TYP type was 5\r
691 SLP_TYP type was 5\r
692 SLP_TYP type was 5\r
693 SLP_TYP type was 5\r
694 SLP_TYP type was 5\r
695 SLP_TYP type was 5\r
696 SLP_TYP type was 5\r
697 SLP_TYP type was 5\r
698 SLP_TYP type was 5\r
699 SLP_TYP type was 5\r
700 SLP_TYP type was 5\r
701 SLP_TYP type was 5\r
702 SLP_TYP type was 5\r
703 SLP_TYP type was 5\r
704 SLP_TYP type was 5\r
705 SLP_TYP type was 5\r
706 SLP_TYP type was 5\r
707 SLP_TYP type was 5\r
708 SLP_TYP type was 5\r
709 SLP_TYP type was 5\r
710 SLP_TYP type was 5\r
711 SLP_TYP type was 5\r
712 SLP_TYP type was 5\r
713 SLP_TYP type was 5\r
714 SLP_TYP type was 5\r
715 SLP_TYP type was 5\r
716 SLP_TYP type was 5\r
717 SLP_TYP type was 5\r
718 SLP_TYP type was 5\r
719 SLP_TYP type was 5\r
720 SLP_TYP type was 5\r
721 SLP_TYP type was 5\r
722 SLP_TYP type was 5\r
723 SLP_TYP type was 5\r
724 SLP_TYP type was 5\r
725 SLP_TYP type was 5\r
726 SLP_TYP type was 5\r
727 SLP_TYP type was 5\r
728 SLP_TYP type was 5\r
729 SLP_TYP type was 5\r
730 SLP_TYP type was 5\r
731 SLP_TYP type was 5\r
732 SLP_TYP type was 5\r
733 SLP_TYP type was 5\r
734 SLP_TYP type was 5\r
735 SLP_TYP type was 5\r
736 SLP_TYP type was 5\r
737 SLP_TYP type was 5\r
738 SLP_TYP type was 5\r
739 SLP_TYP type was 5\r
740 SLP_TYP type was 5\r
741 SLP_TYP type was 5\r
742 SLP_TYP type was 5\r
743 SLP_TYP type was 5\r
744 SLP_TYP type was 5\r
745 SLP_TYP type was 5\r
746 SLP_TYP type was 5\r
747 SLP_TYP type was 5\r
748 SLP_TYP type was 5\r
749 SLP_TYP type was 5\r
750 SLP_TYP type was 5\r
751 SLP_TYP type was 5\r
752 SLP_TYP type was 5\r
753 SLP_TYP type was 5\r
754 SLP_TYP type was 5\r
755 SLP_TYP type was 5\r
756 SLP_TYP type was 5\r
757 SLP_TYP type was 5\r
758 SLP_TYP type was 5\r
759 SLP_TYP type was 5\r
760 SLP_TYP type was 5\r
761 SLP_TYP type was 5\r
762 SLP_TYP type was 5\r
763 SLP_TYP type was 5\r
764 SLP_TYP type was 5\r
765 SLP_TYP type was 5\r
766 SLP_TYP type was 5\r
767 SLP_TYP type was 5\r
768 SLP_TYP type was 5\r
769 SLP_TYP type was 5\r
770 SLP_TYP type was 5\r
771 SLP_TYP type was 5\r
772 SLP_TYP type was 5\r
773 SLP_TYP type was 5\r
774 SLP_TYP type was 5\r
775 SLP_TYP type was 5\r
776 SLP_TYP type was 5\r
777 SLP_TYP type was 5\r
778 SLP_TYP type was 5\r
779 SLP_TYP type was 5\r
780 SLP_TYP type was 5\r
781 SLP_TYP type was 5\r
782 SLP_TYP type was 5\r
783 SLP_TYP type was 5\r
784 SLP_TYP type was 5\r
785 SLP_TYP type was 5\r
786 SLP_TYP type was 5\r
787 SLP_TYP type was 5\r
788 SLP_TYP type was 5\r
789 SLP_TYP type was 5\r
790 SLP_TYP type was 5\r
791 SLP_TYP type was 5\r
792 SLP_TYP type was 5\r
793 SLP_TYP type was 5\r
794 SLP_TYP type was 5\r
795 SLP_TYP type was 5\r
796 SLP_TYP type was 5\r
797 SLP_TYP type was 5\r
798 SLP_TYP type was 5\r
799 SLP_TYP type was 5\r
800 SLP_TYP type was 5\r
801 SLP_TYP type was 5\r
802 SLP_TYP type was 5\r
803 SLP_TYP type was 5\r
804 SLP_TYP type was 5\r
805 SLP_TYP type was 5\r
806 SLP_TYP type was 5\r
807 SLP_TYP type was 5\r
808 SLP_TYP type was 5\r
809 SLP_TYP type was 5\r
810 SLP_TYP type was 5\r
811 SLP_TYP type was 5\r
812 SLP_TYP type was 5\r
813 SLP_TYP type was 5\r
814 SLP_TYP type was 5\r
815 SLP_TYP type was 5\r
816 SLP_TYP type was 5\r
817 SLP_TYP type was 5\r
818 SLP_TYP type was 5\r
819 SLP_TYP type was 5\r
820 SLP_TYP type was 5\r
821 SLP_TYP type was 5\r
822 SLP_TYP type was 5\r
823 SLP_TYP type was 5\r
824 SLP_TYP type was 5\r
825 SLP_TYP type was 5\r
826 SLP_TYP type was 5\r
827 SLP_TYP type was 5\r
828 SLP_TYP type was 5\r
829 SLP_TYP type was 5\r
830 SLP_TYP type was 5\r
831 SLP_TYP type was 5\r
832 SLP_TYP type was 5\r
833 SLP_TYP type was 5\r
834 SLP_TYP type was 5\r
835 SLP_TYP type was 5\r
836 SLP_TYP type was 5\r
837 SLP_TYP type was 5\r
838 SLP_TYP type was 5\r
839 SLP_TYP type was 5\r
840 SLP_TYP type was 5\r
841 SLP_TYP type was 5\r
842 SLP_TYP type was 5\r
843 SLP_TYP type was 5\r
844 SLP_TYP type was 5\r
845 SLP_TYP type was 5\r
846 SLP_TYP type was 5\r
847 SLP_TYP type was 5\r
848 SLP_TYP type was 5\r
849 SLP_TYP type was 5\r
850 SLP_TYP type was 5\r
851 SLP_TYP type was 5\r
852 SLP_TYP type was 5\r
853 SLP_TYP type was 5\r
854 SLP_TYP type was 5\r
855 SLP_TYP type was 5\r
856 SLP_TYP type was 5\r
857 SLP_TYP type was 5\r
858 SLP_TYP type was 5\r
859 SLP_TYP type was 5\r
860 SLP_TYP type was 5\r
861 SLP_TYP type was 5\r
862 SLP_TYP type was 5\r
863 SLP_TYP type was 5\r
864 SLP_TYP type was 5\r
865 SLP_TYP type was 5\r
866 SLP_TYP type was 5\r
867 SLP_TYP type was 5\r
868 SLP_TYP type was 5\r
869 SLP_TYP type was 5\r
870 SLP_TYP type was 5\r
871 SLP_TYP type was 5\r
872 SLP_TYP type was 5\r
873 SLP_TYP type was 5\r
874 SLP_TYP type was 5\r
875 SLP_TYP type was 5\r
876 SLP_TYP type was 5\r
877 SLP_TYP type was 5\r
878 SLP_TYP type was 5\r
879 SLP_TYP type was 5\r
880 SLP_TYP type was 5\r
881 SLP_TYP type was 5\r
882 SLP_TYP type was 5\r
883 SLP_TYP type was 5\r
884 SLP_TYP type was 5\r
885 SLP_TYP type was 5\r
886 SLP_TYP type was 5\r
887 SLP_TYP type was 5\r
888 SLP_TYP type was 5\r
889 SLP_TYP type was 5\r
890 SLP_TYP type was 5\r
891 SLP_TYP type was 5\r
892 SLP_TYP type was 5\r
893 SLP_TYP type was 5\r
894 SLP_TYP type was 5\r
895 SLP_TYP type was 5\r
896 SLP_TYP type was 5\r
897 SLP_TYP type was 5\r
898 SLP_TYP type was 5\r
899 SLP_TYP type was 5\r
900 SLP_TYP type was 5\r
901 SLP_TYP type was 5\r
902 SLP_TYP type was 5\r
903 SLP_TYP type was 5\r
904 SLP_TYP type was 5\r
905 SLP_TYP type was 5\r
906 SLP_TYP type was 5\r
907 SLP_TYP type was 5\r
908 SLP_TYP type was 5\r
909 SLP_TYP type was 5\r
910 SLP_TYP type was 5\r
911 SLP_TYP type was 5\r
912 SLP_TYP type was 5\r
913 SLP_TYP type was 5\r
914 SLP_TYP type was 5\r
915 SLP_TYP type was 5\r
916 SLP_TYP type was 5\r
917 SLP_TYP type was 5\r
918 SLP_TYP type was 5\r
919 SLP_TYP type was 5\r
920 SLP_TYP type was 5\r
921 SLP_TYP type was 5\r
922 SLP_TYP type was 5\r
923 SLP_TYP type was 5\r
924 SLP_TYP type was 5\r
925 SLP_TYP type was 5\r
926 SLP_TYP type was 5\r
927 SLP_TYP type was 5\r
928 SLP_TYP type was 5\r
929 SLP_TYP type was 5\r
930 SLP_TYP type was 5\r
931 SLP_TYP type was 5\r
932 SLP_TYP type was 5\r
933 SLP_TYP type was 5\r
934 SLP_TYP type was 5\r
935 SLP_TYP type was 5\r
936 SLP_TYP type was 5\r
937 SLP_TYP type was 5\r
938 SLP_TYP type was 5\r
939 SLP_TYP type was 5\r
940 SLP_TYP type was 5\r
941 SLP_TYP type was 5\r
942 SLP_TYP type was 5\r
943 SLP_TYP type was 5\r
944 SLP_TYP type was 5\r
945 SLP_TYP type was 5\r
946 SLP_TYP type was 5\r
947 SLP_TYP type was 5\r
948 SLP_TYP type was 5\r
949 SLP_TYP type was 5\r
950 SLP_TYP type was 5\r
951 SLP_TYP type was 5\r
952 SLP_TYP type was 5\r
953 SLP_TYP type was 5\r
954 SLP_TYP type was 5\r
955 SLP_TYP type was 5\r
956 SLP_TYP type was 5\r
957 SLP_TYP type was 5\r
958 SLP_TYP type was 5\r
959 SLP_TYP type was 5\r
960 SLP_TYP type was 5\r
961 SLP_TYP type was 5\r
962 SLP_TYP type was 5\r
963 SLP_TYP type was 5\r
964 SLP_TYP type was 5\r
965 SLP_TYP type was 5\r
966 SLP_TYP type was 5\r
967 SLP_TYP type was 5\r
968 SLP_TYP type was 5\r
969 SLP_TYP type was 5\r
970 SLP_TYP type was 5\r
971 SLP_TYP type was 5\r
972 SLP_TYP type was 5\r
973 SLP_TYP type was 5\r
974 SLP_TYP type was 5\r
975 SLP_TYP type was 5\r
976 SLP_TYP type was 5\r
977 SLP_TYP type was 5\r
978 SLP_TYP type was 5\r
979 SLP_TYP type was 5\r
980 SLP_TYP type was 5\r
981 SLP_TYP type was 5\r
982 SLP_TYP type was 5\r
983 SLP_TYP type was 5\r
984 SLP_TYP type was 5\r
985 SLP_TYP type was 5\r
986 SLP_TYP type was 5\r
987 passed.\r
988   ader - leaving domain_enable_resources.\r
989 PCI: 00:00.0 cmd <- 06\r
990 PCI: 00:01.0 subsystem <- 1022/1510\r
991 PCI: 00:01.0 cmd <- 07\r
992 PCI: 00:05.0 bridge ctrl <- 0003\r
993 PCI: 00:05.0 cmd <- 07\r
994 PCI: 00:11.0 subsystem <- 1022/1510\r
995 PCI: 00:11.0 cmd <- 03\r
996 PCI: 00:12.0 subsystem <- 1022/1510\r
997 PCI: 00:12.0 cmd <- 02\r
998 PCI: 00:12.2 subsystem <- 1022/1510\r
999 PCI: 00:12.2 cmd <- 02\r
1000 PCI: 00:13.0 subsystem <- 1022/1510\r
1001 PCI: 00:13.0 cmd <- 02\r
1002 PCI: 00:13.2 subsystem <- 1022/1510\r
1003 PCI: 00:13.2 cmd <- 02\r
1004 PCI: 00:14.0 subsystem <- 1022/1510\r
1005 PCI: 00:14.0 cmd <- 403\r
1006 PCI: 00:14.2 subsystem <- 1022/1510\r
1007 PCI: 00:14.2 cmd <- 02\r
1008 PCI: 00:14.3 subsystem <- 1022/1510\r
1009 PCI: 00:14.3 cmd <- 0f\r
1010 PCI: 00:14.4 bridge ctrl <- 0003\r
1011 PCI: 00:14.4 subsystem <- 1022/1510\r
1012 PCI: 00:14.4 cmd <- 21\r
1013 PCI: 00:15.0 bridge ctrl <- 0003\r
1014 PCI: 00:15.0 cmd <- 00\r
1015 PCI: 00:18.0 subsystem <- 1022/1510\r
1016 PCI: 00:18.0 cmd <- 00\r
1017 PCI: 00:18.1 subsystem <- 1022/1510\r
1018 PCI: 00:18.1 cmd <- 00\r
1019 PCI: 00:18.2 subsystem <- 1022/1510\r
1020 PCI: 00:18.2 cmd <- 00\r
1021 PCI: 00:18.3 subsystem <- 1022/1510\r
1022 PCI: 00:18.3 cmd <- 00\r
1023 PCI: 00:18.4 subsystem <- 1022/1510\r
1024 PCI: 00:18.4 cmd <- 00\r
1025 PCI: 00:18.5 subsystem <- 1022/1510\r
1026 PCI: 00:18.5 cmd <- 00\r
1027 PCI: 00:18.6 subsystem <- 1022/1510\r
1028 PCI: 00:18.6 cmd <- 00\r
1029 PCI: 00:18.7 subsystem <- 1022/1510\r
1030 PCI: 00:18.7 cmd <- 00\r
1031 PCI: 01:00.0 cmd <- 03\r
1032 done.\r
1033 BS: BS_DEV_ENABLE times (us): entry 0 run 51247 exit 0\r
1034 Initializing devices...\r
1035 Root Device init\r
1036 Root Device init 70 usecs\r
1037 CPU_CLUSTER: 0 init\r
1038 start_eip=0x00001000, code_size=0x00000031\r
1039 Initializing CPU #0\r
1040 CPU: vendor AMD device 500f20\r
1041 CPU: family 14, model 02, stepping 00\r
1042 Model 14 Init.\r
1043 \r
1044 MTRR check\r
1045 Fixed MTRRs   : Enabled\r
1046 Variable MTRRs: Enabled\r
1047 \r
1048 Enabling cache\r
1049 Setting up local apic... apic_id: 0x00 done.\r
1050 model_14_init done.\r
1051 CPU #0 initialized\r
1052 CPU1: stack_base 00298000, stack_end 00298ff8\r
1053 Asserting INIT.\r
1054 Waiting for send to finish...\r
1055 +Deasserting INIT.\r
1056 Waiting for send to finish...\r
1057 +#startup loops: 2.\r
1058 Sending STARTUP #1 to 1.\r
1059 After apic_write.\r
1060 Startup point 1.\r
1061 Waiting for send to finish...\r
1062 +Sending STARTUP #2 to 1.\r
1063 After apic_write.\r
1064 Startup point 1.\r
1065 Waiting for send to finish...\r
1066 +After Startup.\r
1067 Initializing CPU #1\r
1068 Waiting for 1 CPUS to stop\r
1069 CPU: vendor AMD device 500f20\r
1070 CPU: family 14, model 02, stepping 00\r
1071 Model 14 Init.\r
1072 \r
1073 MTRR check\r
1074 Fixed MTRRs   : Enabled\r
1075 Variable MTRRs: Enabled\r
1076 \r
1077 Enabling cache\r
1078 Setting up local apic... apic_id: 0x01 done.\r
1079 model_14_init done.\r
1080 CPU #1 initialized\r
1081 All AP CPUs stopped (275 loops)\r
1082 CPU1: stack: 00298000 - 00299000, lowest used address 00298d88, stack used: 632 bytes\r
1083 CPU_CLUSTER: 0 init 18541 usecs\r
1084 PCI: 00:00.0 init\r
1085 Northbridge init\r
1086 PCI: 00:00.0 init 105 usecs\r
1087 PCI: 00:01.0 init\r
1088 PCI: 00:01.0 init 54 usecs\r
1089 PCI: 00:11.0 init\r
1090 PCI: 00:11.0 init 54 usecs\r
1091 PCI: 00:14.0 init\r
1092 PCI: 00:14.0 init 54 usecs\r
1093 PCI: 00:14.3 init\r
1094 SB800 - Late.c - lpc_init - Start.\r
1095 RTC Init\r
1096 SB800 - Late.c - lpc_init - End.\r
1097 PCI: 00:14.3 init 303 usecs\r
1098 PCI: 00:14.4 init\r
1099 PCI: 00:14.4 init 55 usecs\r
1100 PCI: 00:18.0 init\r
1101 PCI: 00:18.0 init 54 usecs\r
1102 PCI: 00:18.1 init\r
1103 PCI: 00:18.1 init 54 usecs\r
1104 PCI: 00:18.2 init\r
1105 PCI: 00:18.2 init 54 usecs\r
1106 PCI: 00:18.3 init\r
1107 PCI: 00:18.3 init 54 usecs\r
1108 PCI: 00:18.4 init\r
1109 PCI: 00:18.4 init 54 usecs\r
1110 PCI: 00:18.5 init\r
1111 PCI: 00:18.5 init 54 usecs\r
1112 PCI: 00:18.6 init\r
1113 PCI: 00:18.6 init 54 usecs\r
1114 PCI: 00:18.7 init\r
1115 PCI: 00:18.7 init 54 usecs\r
1116 PCI: 01:00.0 init\r
1117 PCI: 01:00.0 init 53 usecs\r
1118 Devices initialized\r
1119 Show all devs...After init.\r
1120 Root Device: enabled 1\r
1121 CPU_CLUSTER: 0: enabled 1\r
1122 APIC: 00: enabled 1\r
1123 DOMAIN: 0000: enabled 1\r
1124 PCI: 00:00.0: enabled 1\r
1125 PCI: 00:01.0: enabled 1\r
1126 PCI: 00:04.0: enabled 0\r
1127 PCI: 00:05.0: enabled 1\r
1128 PCI: 00:06.0: enabled 0\r
1129 PCI: 00:07.0: enabled 0\r
1130 PCI: 00:08.0: enabled 0\r
1131 PCI: 00:11.0: enabled 1\r
1132 PCI: 00:12.0: enabled 1\r
1133 PCI: 00:12.1: enabled 0\r
1134 PCI: 00:12.2: enabled 1\r
1135 PCI: 00:13.0: enabled 1\r
1136 PCI: 00:13.1: enabled 0\r
1137 PCI: 00:13.2: enabled 1\r
1138 PCI: 00:14.0: enabled 1\r
1139 PCI: 00:14.1: enabled 0\r
1140 PCI: 00:14.2: enabled 1\r
1141 PCI: 00:14.3: enabled 1\r
1142 PCI: 00:14.4: enabled 1\r
1143 PCI: 00:14.5: enabled 0\r
1144 PCI: 00:15.0: enabled 1\r
1145 PCI: 00:16.0: enabled 0\r
1146 PCI: 00:16.2: enabled 0\r
1147 PCI: 00:18.0: enabled 1\r
1148 PCI: 00:18.1: enabled 1\r
1149 PCI: 00:18.2: enabled 1\r
1150 PCI: 00:18.3: enabled 1\r
1151 PCI: 00:18.4: enabled 1\r
1152 PCI: 00:18.5: enabled 1\r
1153 PCI: 00:18.6: enabled 1\r
1154 PCI: 00:18.7: enabled 1\r
1155 APIC: 01: enabled 1\r
1156 PCI: 01:00.0: enabled 1\r
1157 BS: BS_DEV_INIT times (us): entry 0 run 24585 exit 0\r
1158 CBMEM region 2e14f000-2effffff (cbmem_reinit)\r
1159 CBMEM region 2e14f000-2effffff (cbmem_init)\r
1160 Adding CBMEM entry as no. 1\r
1161 Moving GDT to 2e14f200...ok\r
1162 Adding CBMEM entry as no. 2\r
1163 Finalize devices...\r
1164 Devices finalized\r
1165 Adding CBMEM entry as no. 3\r
1166 BS: BS_POST_DEVICE times (us): entry 560 run 198 exit 0\r
1167 BS: BS_OS_RESUME_CHECK times (us): entry 0 run 1 exit 0\r
1168 CBMEM Base is 2e14f000.\r
1169 SLP_TYP type was 5\r
1170 SLP_TYP type was 5\r
1171 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
1172 agesawrapper_amdinitlate: AmdLateParamsPtr = 220B2\r
1173 SLP_TYP type was 5\r
1174 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
1175 SLP_TYP type was 5\r
1176 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
1177 SLP_TYP type was 5\r
1178 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
1179 SLP_TYP type was 5\r
1180 SLP_TYP type was 5\r
1181 In agesawrapper_amdinitlate, AGESA generated ACPI tables:\r
1182    DmiTable:00000000\r
1183    AcpiPstate: 00022165\r
1184    AcpiSrat:00000000\r
1185    AcpiSlit:00000000\r
1186    Mce:0002254f\r
1187    Cmc:000225f5\r
1188    Alib:00022693\r
1189 SLP_TYP type was 5\r
1190 SLP_TYP type was 5\r
1191 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
1192 SLP_TYP type was 5\r
1193 SLP_TYP type was 5\r
1194 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
1195 SLP_TYP type was 5\r
1196 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
1197 SLP_TYP type was 5\r
1198 SLP_TYP type was 5\r
1199 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
1200 SLP_TYP type was 5\r
1201 SLP_TYP type was 5\r
1202 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
1203 SLP_TYP type was 5\r
1204 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
1205 SLP_TYP type was 5\r
1206 SLP_TYP type was 5\r
1207 SLP_TYP type was 5\r
1208 SLP_TYP type was 5\r
1209 SLP_TYP type was 5\r
1210 SLP_TYP type was 5\r
1211 BiosAllocateBuffer BiosHeapBaseAddr: 10000\r
1212 SLP_TYP type was 5\r
1213 SLP_TYP type was 5\r
1214 SLP_TYP type was 5\r
1215 SLP_TYP type was 5\r
1216 SLP_TYP type was 5\r
1217 SLP_TYP type was 5\r
1218 SLP_TYP type was 5\r
1219 SLP_TYP type was 5\r
1220 SLP_TYP type was 5\r
1221 SLP_TYP type was 5\r
1222 SLP_TYP type was 5\r
1223 SLP_TYP type was 5\r
1224 SLP_TYP type was 5\r
1225 SLP_TYP type was 5\r
1226 SLP_TYP type was 5\r
1227 SLP_TYP type was 5\r
1228 SLP_TYP type was 5\r
1229 SLP_TYP type was 5\r
1230 SLP_TYP type was 5\r
1231 SLP_TYP type was 5\r
1232 SLP_TYP type was 5\r
1233 SLP_TYP type was 5\r
1234 SLP_TYP type was 5\r
1235 SLP_TYP type was 5\r
1236 SLP_TYP type was 5\r
1237 SLP_TYP type was 5\r
1238 SLP_TYP type was 5\r
1239 SLP_TYP type was 5\r
1240 SLP_TYP type was 5\r
1241 SLP_TYP type was 5\r
1242 SLP_TYP type was 5\r
1243 SLP_TYP type was 5\r
1244 SLP_TYP type was 5\r
1245 SLP_TYP type was 5\r
1246 SLP_TYP type was 5\r
1247 SLP_TYP type was 5\r
1248 SLP_TYP type was 5\r
1249 SLP_TYP type was 5\r
1250 SLP_TYP type was 5\r
1251 SLP_TYP type was 5\r
1252 SLP_TYP type was 5\r
1253 SLP_TYP type was 5\r
1254 SLP_TYP type was 5\r
1255 SLP_TYP type was 5\r
1256 SLP_TYP type was 5\r
1257 SF: Detected W25Q16 with page size 1000, total 200000\r
1258 SF: Successfully erased 4096 bytes @ 0xffff7000\r
1259 SF: Detected W25Q16 with page size 1000, total 200000\r
1260 SF: Successfully erased 24576 bytes @ 0xffff0000\r
1261 SF: Detected W25Q16 with page size 1000, total 200000\r
1262 SF: Successfully erased 4096 bytes @ 0xffff6000\r
1263 SLP_TYP type was 5\r
1264 SLP_TYP type was 5\r
1265 SLP_TYP type was 5\r
1266 SLP_TYP type was 5\r
1267 SLP_TYP type was 5\r
1268 SLP_TYP type was 5\r
1269 SLP_TYP type was 5\r
1270 SLP_TYP type was 5\r
1271 SLP_TYP type was 5\r
1272 Writing IRQ routing tables to 0xf0000...write_pirq_routing_table done.\r
1273 Adding CBMEM entry as no. 4\r
1274 Writing IRQ routing tables to 0x2e15f600...write_pirq_routing_table done.\r
1275 PIRQ table: 48 bytes.\r
1276 Wrote the mp table end at: 000f0410 - 000f051c\r
1277 Adding CBMEM entry as no. 5\r
1278 Wrote the mp table end at: 2e160610 - 2e16071c\r
1279 MP table: 284 bytes.\r
1280 Adding CBMEM entry as no. 6\r
1281 ACPI: Writing ACPI tables at 2e161600...\r
1282 ACPI:  * DSDT at 2e1616c8\r
1283 ACPI:  * DSDT @ 2e1616c8 Length 29cc\r
1284 ACPI:  * FACS at 2e164098\r
1285 ACPI:  * FADT at 2e1640d8\r
1286 ACPI_BLK_BASE: 0x0800\r
1287 ACPI: added table 1/32, length now 40\r
1288 ACPI:  * HPET at 2e1641d0\r
1289 ACPI: added table 2/32, length now 44\r
1290 ACPI:  * MADT at 2e164208\r
1291 ACPI: added table 3/32, length now 48\r
1292 ACPI: added table 4/32, length now 52\r
1293 ACPI:  * SRAT at 2e164400\r
1294   AGESA SRAT table NULL. Skipping.\r
1295 ACPI:  * SLIT at 2e164400\r
1296   AGESA SLIT table NULL. Skipping.\r
1297 ACPI:  * AGESA ALIB SSDT at 2e164400\r
1298 ACPI: added table 5/32, length now 56\r
1299 ACPI:  * AGESA SSDT Pstate at 2e165a90\r
1300 ACPI: added table 6/32, length now 60\r
1301 ACPI:  * coreboot TOM SSDT2 at 2e165da0\r
1302 ACPI: added table 7/32, length now 64\r
1303 ACPI: done.\r
1304 ACPI tables: 18405 bytes.\r
1305 Adding CBMEM entry as no. 7\r
1306 smbios_write_tables: 2e16ca00\r
1307 Root Device (GizmoSphere Gizmo)\r
1308 CPU_CLUSTER: 0 (AMD Family 14h Root Complex)\r
1309 APIC: 00 (AMD CPU Family 14h)\r
1310 DOMAIN: 0000 (AMD Family 14h Root Complex)\r
1311 PCI: 00:00.0 (AMD Family 14h Northbridge)\r
1312 PCI: 00:01.0 (AMD Family 14h Northbridge)\r
1313 PCI: 00:04.0 (AMD Family 14h Northbridge)\r
1314 PCI: 00:05.0 (AMD Family 14h Northbridge)\r
1315 PCI: 00:06.0 (AMD Family 14h Northbridge)\r
1316 PCI: 00:07.0 (AMD Family 14h Northbridge)\r
1317 PCI: 00:08.0 (AMD Family 14h Northbridge)\r
1318 PCI: 00:11.0 (ATI SB800)\r
1319 PCI: 00:12.0 (ATI SB800)\r
1320 PCI: 00:12.1 (ATI SB800)\r
1321 PCI: 00:12.2 (ATI SB800)\r
1322 PCI: 00:13.0 (ATI SB800)\r
1323 PCI: 00:13.1 (ATI SB800)\r
1324 PCI: 00:13.2 (ATI SB800)\r
1325 PCI: 00:14.0 (ATI SB800)\r
1326 PCI: 00:14.1 (ATI SB800)\r
1327 PCI: 00:14.2 (ATI SB800)\r
1328 PCI: 00:14.3 (ATI SB800)\r
1329 PCI: 00:14.4 (ATI SB800)\r
1330 PCI: 00:14.5 (ATI SB800)\r
1331 PCI: 00:15.0 (ATI SB800)\r
1332 PCI: 00:16.0 (ATI SB800)\r
1333 PCI: 00:16.2 (ATI SB800)\r
1334 PCI: 00:18.0 (AMD Family 14h Northbridge)\r
1335 PCI: 00:18.1 (AMD Family 14h Northbridge)\r
1336 PCI: 00:18.2 (AMD Family 14h Northbridge)\r
1337 PCI: 00:18.3 (AMD Family 14h Northbridge)\r
1338 PCI: 00:18.4 (AMD Family 14h Northbridge)\r
1339 PCI: 00:18.5 (AMD Family 14h Northbridge)\r
1340 PCI: 00:18.6 (AMD Family 14h Northbridge)\r
1341 PCI: 00:18.7 (AMD Family 14h Northbridge)\r
1342 APIC: 01 (unknown)\r
1343 PCI: 01:00.0 (unknown)\r
1344 SMBIOS tables: 285 bytes.\r
1345 Adding CBMEM entry as no. 8\r
1346 Adding CBMEM entry as no. 9\r
1347 Adding CBMEM entry as no. 10\r
1348 Writing table forward entry at 0x00000500\r
1349 Wrote coreboot table at: 00000500, 0x10 bytes, checksum eee0\r
1350 Table forward entry ends at 0x00000528.\r
1351 ... aligned to 0x00001000\r
1352 Writing coreboot table at 0x2efde200\r
1353 rom_table_end = 0x2efde200\r
1354 ... aligned to 0x2efe0000\r
1355  0. 0000000000000000-0000000000000fff: CONFIGURATION TABLES\r
1356  1. 0000000000001000-000000000009ffff: RAM\r
1357  2. 00000000000c0000-000000002e14efff: RAM\r
1358  3. 000000002e14f000-000000002effffff: CONFIGURATION TABLES\r
1359  4. 000000002f000000-000000003effffff: RESERVED\r
1360  5. 00000000f8000000-00000000f8ffffff: RESERVED\r
1361 Wrote coreboot table at: 2efde200, 0x208 bytes, checksum f1e3\r
1362 coreboot table: 544 bytes.\r
1363 Multiboot Information structure has been written.\r
1364 FREE SPACE  0. 2efe6200 00019e00\r
1365 GDT         1. 2e14f200 00000200\r
1366 CONSOLE     2. 2e14f400 00010000\r
1367 TIME STAMP  3. 2e15f400 00000200\r
1368 IRQ TABLE   4. 2e15f600 00001000\r
1369 SMP TABLE   5. 2e160600 00001000\r
1370 ACPI        6. 2e161600 0000b400\r
1371 SMBIOS      7. 2e16ca00 00000800\r
1372 ACPI RESUME 8. 2e16d200 00e00000\r
1373 ACPISCRATCH 9. 2ef6d200 00071000\r
1374 COREBOOT   10. 2efde200 00008000\r
1375 BS: BS_WRITE_TABLES times (us): entry 0 run 4769583 exit 0\r
1376 Loading segment from rom address 0xffe98038\r
1377   code (compression=1)\r
1378   New segment dstaddr 0xed470 memsize 0x12b90 srcaddr 0xffe98070 filesize 0x9ecb\r
1379   (cleaned up) New segment addr 0xed470 size 0x12b90 offset 0xffe98070 filesize 0x9ecb\r
1380 Loading segment from rom address 0xffe98054\r
1381   Entry Point 0x000fd7af\r
1382 Loading Segment: addr: 0x00000000000ed470 memsz: 0x0000000000012b90 filesz: 0x0000000000009ecb\r
1383 lb: [0x0000000000200000, 0x000000000035a034)\r
1384 Post relocation: addr: 0x00000000000ed470 memsz: 0x0000000000012b90 filesz: 0x0000000000009ecb\r
1385 using LZMA\r
1386 [ 0x000ed470, 00100000, 0x00100000) <- ffe98070\r
1387 dest 000ed470, end 00100000, bouncebuffer 2de9af98\r
1388 Loaded segments\r
1389 BS: BS_PAYLOAD_LOAD times (us): entry 0 run 27056 exit 0\r
1390 Jumping to boot code at 000fd7af\r
1391 CPU0: stack: 00299000 - 0029a000, lowest used address 002995c4, stack used: 2620 bytes\r
1392 entry    = 0x000fd7af\r
1393 lb_start = 0x00200000\r
1394 lb_size  = 0x0015a034\r
1395 buffer   = 0x2de9af98\r
1396 ----- [ SeaBIOS rel-1.7.4-0-g96917a8-20140103_035032-obelix ] -----
1397 Found coreboot cbmem console @ 2e14f400
1398 Found mainboard GizmoSphere Gizmo
1399 Relocating init from 0x000ee231 to 0x2e138440 (size 27379)
1400 Found CBFS header at 0xfffffb90
1401 CPU Mhz=1001
1402 Found 22 PCI devices (max PCI bus is 03)
1403 Copying PIR from 0x2e15f600 to 0x000f4d00
1404 Copying MPTABLE from 0x2e160600/2e160610 to 0x000f4be0
1405 Copying ACPI RSDP from 0x2e161600 to 0x000f4bc0
1406 Copying SMBIOS entry point from 0x2e16ca00 to 0x000f4ba0
1407 Using pmtimer, ioport 0x808
1408 Scan for VGA option rom
1409 Running option rom at c000:0003
1410 Changing serial settings was ff/ff now 3/0
1411 Turning on vga text mode console
1412 SeaBIOS (version rel-1.7.4-0-g96917a8-20140103_035032-obelix)
1413 EHCI init on dev 00:12.2 (regs=0xf0246420)
1414 EHCI init on dev 00:13.2 (regs=0xf0246520)
1415 Found 0 serial ports
1416 AHCI controller at 11.0, iobase f0246000, irq 0
1417 Searching bootorder for: /pci@i0cf8/usb@12,2/storage@1/*@0/*@0,0
1418 Searching bootorder for: /pci@i0cf8/usb@12,2/usb-*@1
1419 USB MSC vendor='SanDisk' product='U3 Cruzer Micro' rev='3.21' type=0 removable=1
1420 USB MSC blksize=512 sectors=2006673
1421 All threads complete.
1422 Scan for option roms
1423
1424 Press F12 for boot menu.
1425
1426 Searching bootorder for: HALT
1427 drive 0x000f4b50: PCHS=0/0/0 translation=lba LCHS=995/32/63 s=2006673
1428 Space available for UMB: ce800-ee800, f0000-f4b50
1429 Returned 57344 bytes of ZoneHigh
1430 e820 map has 6 items:
1431   0: 0000000000000000 - 000000000009fc00 = 1 RAM
1432   1: 000000000009fc00 - 00000000000a0000 = 2 RESERVED
1433   2: 00000000000f0000 - 0000000000100000 = 2 RESERVED
1434   3: 0000000000100000 - 000000002e14d000 = 1 RAM
1435   4: 000000002e14d000 - 000000003f000000 = 2 RESERVED
1436   5: 00000000f8000000 - 00000000f9000000 = 2 RESERVED
1437 Changing serial settings was ff/ff now 3/0
1438 enter handle_19:
1439   NULL
1440 Booting from Hard Disk...
1441 Booting from 0000:7c00
1442